Функциональная структура параллельного сумматора для умножителя, в котором аргументы слагаемых частичных произведений являются аргументами троичной системы счисления f(+1, 0, -1) в позиционно-знаковом ее формате f(+/-) (варианты)

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств и выполнения арифметических операций суммирования частичных произведений в комбинационном умножителе. Техническим результатом является повышение быстродействия устройства. Каждый разряд сумматора в первом варианте реализации выполнен в виде положительного и условно отрицательного каналов суммирования, каждый из которых содержит два логических элемента И-НЕ, логический элемент И, два логических элемента ИЛИ. 2 н.п. ф-лы, 11 ил.

 

Текст описания приведен в факсимильном виде.

1. Функциональная структура параллельного сумматора для умножителя, в которой условно «i» разряд включает логическую функцию f1(&)-И-HE, в которой две функциональные входные связи являются функциональными входными связями разряда для приема аргументов слагаемых ni и mi, a функциональная выходная связь является выходной функциональной связью разряда для формирования аргумента второй промежуточной суммы S 2i с измененным уровнем аналогового сигнала и является первой функциональной входной связью логической функции f1(&)-И и включает логическую функцию f1(})-ИЛИ, а также включает логическую функцию f2(&)-И, в которой функциональные входные связи являются функциональными выходными связями логических функций f3(})-ИЛИ и f4(})-ИЛИ, отличающаяся тем, что условно «i» разряд структуры параллельного сумматора выполнен в виде положительного и условно отрицательного канала для формирования аргумента положительной суммы +Si и аргумента условно отрицательной суммы -Si, при этом в положительный канал введены логические функции f2(})-ИЛИ, f2(&)-И-НЕ, а в условно отрицательный канал введены логические функции f3(&)-И-НЕ и f4(&)-И-НЕ, при этом функциональные связи логических функций в структуре сумматора выполнены в соответствии с математической моделью вида

2. Функциональная структура параллельного сумматора для умножителя, в которой условно «i» разряд включает логическую функцию f1(}&)-ИЛИ-НЕ, в которой две функциональные входные связи являются функциональными входными связями разряда для приема аргументов слагаемых ni и mi и включает логические функции f1(&)-И, f2(&)-И, f1(})-ИЛИ, f2(})-ИЛИ, отличающаяся тем, что условно «i» разряд структуры параллельного сумматора выполнен в виде положительного и условно отрицательного канала для формирования аргумента положительной суммы +Si и аргумента условно отрицательной суммы -Si, при этом в положительный канал введены логические функции f2(}&)-ИЛИ-НЕ и f3(}&)-ИЛИ-НЕ, а в условно отрицательный канал введены логические функции f4(}&)-ИЛИ-НЕ, f5(}&)-ИЛИ-НЕ и f6(}&)-ИЛИ-HE, при этом функциональные связи логических функций в структуре сумматора выполнены в соответствии с математической моделью вида



 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано в процессорах ЭВМ и в устройствах цифровой автоматики. .

Изобретение относится к вычислительной технике и может быть использовано для построения сумматоров. .

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств и выполнения арифметических операций суммирования и вычитания, в позиционно-знаковых кодах.

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств и выполнения арифметических операций суммирования частичных произведений в комбинационном умножителе.

Изобретение относится к области цифровой вычислительной техники и предназначено для моделирования комбинаторных задач при проектировании вычислительных систем (ВС).

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств для выполнения арифметических операций в позиционно-знаковых кодах.

Изобретение относится к системам хранения данных, в частности к системам и способам для управления данными с использованием статистических списков. .

Изобретение относится к вычислительной технике и может быть использовано для реализации как логических, так и арифметических операций с дискретными и аналоговыми значениями нулей и единиц.

Изобретение относится к идентификации атрибутов схем баз данных web

Изобретение относится к вычислительной технике и может быть использовано в процессорных устройствах ЭВМ

Изобретение относится к области кодирования информации и может быть использовано в вычислительной технике и в системах защиты информации от несанкционированного доступа

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств и выполнения арифметических операций суммирования и вычитания

Изобретение относится к области кодирования информации и может быть использовано в системах защиты информации от несанкционированного доступа

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления и др

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления

Изобретение относится к области вычислительной техники и может быть использовано в процессорных устройствах ЭВМ и в устройствах цифровой автоматики
Наверх