Устройство для управления цифросинтезирующим

 

249094

ОПИСАНИЕ

И ЗОБ Р ЕТЕН ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социалистических

Республик боо "- " и;оттен со-т-. :и:ч=

1 .и с. Q i-<:,- °

Зависимое от авт. свидетельства №вЂ”

Кл. 42птз, 15/18

Заявлено 17.V.1968 (№ 1240168/18-24) с присоединением заявки ¹â€”

Приоритет

Опубликовано 18Х!1,1969. Бюллетень № 24

Дата опубликования описания 13.1.1970

МПК С 061т

УДК 621.317.722(088.8) Комитет по делам изобретений и открытий при Совете Министров

СССР

Авторы изобретения

Б. И. Вайнблат, Л. Б. Константиновский, Г. Г. Кузнецов, Ю. В. Переверзев и В. А. Плоткин

Заявитель Украинский государственный проектный институт комплексной автоматизации производственных процессов в тяжелой промышленности

УСТРОЙСТВО ДЛЯ УПРАВЛЕНИЯ ЦИФРОСИНТЕЗИРУЮЩИМ

И НДИ КАТОРОМ

Настоящее изобретение относится к области вычислительной техники.

Известны устройства управления цифросинтезирующим индикатором, содержащие входное устройство, устройство управления, запоминающее устройство, дешифратор, устройство питания цифрового индикатора, панель управления, цифровой индикатор.

Указанное устройство обеспечивает индикацию только одного числа, набранного на панели управления. Чтобы индицировать другое число, необходимо с помощью аппаратуры панели управления снять индикацию первого числа и задать индикацию нового числа. Для передачи, произвольного ряда чисел необходимо выполнять последовательные переключения, выдерживая требуемую длительность индикации каждого числа. При повторении индикации переключения Heîáõîäè ìî,ïîâòoðÿòü в том же порядке.

Целью изобретения является упрощение управления цифросинтезирующим индикатором при передаче произвольного ряда чисел, заключающееся в обеспечении автоматической последовательной индикации каждого числа в течение заданного времени, при одновременном наборе этих чисел на панели управления, Это достигается тем, что предлагаемое устройство содержит схему запрета, распределитель сигналов, содержащий, последовательно соединенные двоично-десятичный счетчик, дешифратор кода счетчика, числовой дешифратор, блок формирования длительности индикации. По входу распределитель через схему запрета подключен к генератору импульсов, по первому выходу через панель управления подключен ко входу блока формирования длительности индикации, а по второму выходу через выходной блок, блок формирования дли10 тельности индикации подключен к схеме запрет а.

На фиг. 1 изображена блок-схема устройства; на фиг. 2 — структурная схема распредели15; на фиг. 3 — структурная схема блока формирования длительности индикации.

Устройство содержит генератор 1 импульсов, схему 2 запрета, распределитель 8, панели 4 управления с коммутирующей аппарату20 рой, блок 5 формирования длительности индикации и выходной блок б. Распределитель 8 содержит двоично-десятичный счетчик 7, дешифратор 8 кода счетчика и числовой дешифратор 9.

25 В качестве генератора 1 импульсов использован мультивибратор (или блокинг-генератор) с выходной частотой, величина которой (в герцах) несколько выше величины числовой емкости цифросинтезирующего индикатора, 30 определяемой его разрядностью. Схема 2 зп249094 прета собрана на двух инверторах, реализующих логическую функцию «ИЛИ вЂ” НЕ».

Двоично-десятичный счетчик 7 (см. фиг. 2) состоит из счетчика 10 разряда единиц, счетчика 11 разряда десятков и т. д. до счетчика 12 и-го разряда.

Количество счетчиков равно количеству разрядов цифросинтезирующего индикатора.

Каждый из указанных счетчиков собран по обычной схеме и состоит из триггерной тетрады с обратными связями, обеспечивающими коэффициент пересчета, равный десяти. Прямые и инверсные выходы каждого триггера подключены на входы дешифратора 8 кода счетчика, который состоит из отдельных дешифраторов 18 и 14 соответственно разряда единиц, разряда десятков и т. д. до дешифратора 15. Указанные поразрядные дешифраторы 18 — 15 собраны на логических элементах, реализующих логическую функцию «И». Количество этих элементов в каждом поразрядном дешифраторе 18 — 15 равно десяти. Каждый элемент соответствует одной цифре данного разряда и имеет по четыре входа, подключенных к выходам триггеров поразрядных счетчиков 10 — 12 соответственно двоично-десятичному коду этой цифры. Выходы дешифратора 8 кода счетчика подключены ко входам числового дешифратора 9 и выходного блока б. Последний состоит из усилителей и подключенных к ним выходных реле — по одному на каждый усилитель. Выходные реле предназначены для включения элементов индикатора, синтезирующих цифру, соответствующую каждому реле. На каждый разряд индикатора выходной блок б имеет по десять усилителей и выходных реле. Входы усилителей подсоединены к выходам соответствующих элементо з поразрядных дешифраторов 18 — 15 дешифратора 8 кода счетчика.

Числовой дешифратор 9 состоит из отдельных числовых ячеек, соответствующих набираемым на панели 4 управления числам и также собранных:на логических элементах, реализующих логическую функцию «И». Каждая числовая ячейка соответствует одному числу и имеет количество входов, равное количеству поразрядных дешифраторов 18 — 15, причем подключены они к выходам тех элементов в поразрядных дешифраторах 18 — 15, которые соответствуют цифрам, образующим число данной ячейки. Выход каждой числовой ячейки подключен к коммутирующей ап паратуре панели 4 управления, представляющей собой набор ключей, каждый из которых соответствует одному числу. Количество ключей и числовых ячеек равно количеству высвечиваемых на индикаторе чисел.

Ключи панели 4 управления подключены также ко входам блока 5 формирования длительности индикации. Блок включает в себя входную схему 16, реализующую логическую функцию «ИЛИ»,,потенциально-импульсный вентиль 17, схему 18 памяти, схему 19 выдержки времени и выходную схему 20, состоящую из усилителя и подключенного к нему реле. Входная схема 1б имеет количество входов, равное количеству ключей панели 4 управления. Выход ее подключен ко входу потенциально-иипульсного вентиля 17. Подключенная к выходу последнего схема 18 памяти собрана

«!а двух инверторах, реализующих логическую функцию «ИЛИ вЂ” НЕ». Выходы схемы 18 памяти подключены ко входам схемы 2 запрета, выходной схемы 20 и схемы 19 выдержки времени, построенной на элементах времени таким образом, что сигнал на ее выходе появляется после подачи сигнала на вход через заданное время, которое можно изменять в,необходимых,пределах.

Выход схемы 19 выдержки времени подключен к сбрасывающему входу схемы 18 памяти.

Выходная схема 20 служит для управления цепями, питания выходного блока 5.

Устройство работает следующим образом.

Импульсы с генератора 1 поступают на вход схемы 2 запрета. При отсутствии сигнала на другом ее входе с выхода схемы 2 запрета импульсы поступают на вход двоично-десятичного счетчика 7, который отсчитывает их до полного своего заполнения,,после чего происходит его сброс в,нулевое положение, .и начинается следующий цикл отсчета. Выходные сигналы состояния каждого триггера,поразрядных счетчиков 10 — 12 поступают на входы соответствующих поразрядных дешифраторов

18 — 15. При этом на выходах дешифратора 8 кода счетчика появляются сигналы, соответствующие числу импульсо в,,поступившему в д|вончно-десятичный счетчик 7. В,каждом пораз.рядном дешифраторе 18 — 15 сигнал появляется на выходе того элемента,,который соответствует цифре, записанной в каждом поразрядном счетчике 10 — 12, так как импульсы в дво4о ично-десятичный счетчик 7 поступают непрерывно, то соответственно меняются сигналы на ,выходах поразрядных дешифраторо в 18 — 15, отображая в каждый данный момент времени число, записанное в двоично-десятичном счет4> чике 7.

Сигналы с выходов дешифратора 8 кода счетчика поступают на входы числовых ячеек числового дешифратора 9. Поскольку кажда: из ячеек соответствует определенному числу, то выходной сигнал появляется на выходе той числовой ячей ки, которая соответствует числу, -"-аписанному в данный момент B двоично-десятичном счетчике 7.

За один цикл работы двоично-десятичного счетчика 7 выходные сигналы поочередно,появляются на выходах всех числовых ячеек, начиная от ячейки младшего числа и кончая ячейкой старшего числа.

Для индикации какого-либо числа на панебо ли 4 управления замыкают ключ, соответствующий этому числу. После отсчета счетчиком 7 количества импульсов, равного задан.ному ключом числу, сигнал, появляющийся на выходе числовой ячейки числового дешифра65 тора 9, соответствующей этому числу, через

249094 замкнутый ключ поступает на входную схему 1б блока формирования длительности индикации 5.

Потенциальный сигнал с выхода входной схемы 1б поступает на вход потенциально-импульсного вентиля 17, который преобразует его в импульс, включающий схему 18,памяти.

Это преобразование необходимо для исключения повторного срабатывания блока 5 внутри одного цикла отсчета двоично-десятичного счетчика 7 от одного и того же сигнала, т. е. для обеспечения обегания всех числовых ячеек числового дешифратора 9.

Сигнал с выхода схемы 18 памяти поступает на схему 2 запрета, в результате чего прекращается поступление импульсов в двоично-десятичный счетчик 7. Кроме того, сигнал .поступает на входы схемы 19 выдержки времени и выходной схемы 20. Последняя включает цепи питания выходного блока б, в котором срабатывают выходные реле, подключенные к выходам элементов поразрядных дешифраторов

18 — 15, соответствующих цифр ам, обр азующим заданное число.

Выходные реле выходного блока б включают на цифросинтезирующем индикаторе необходимые сочетания элементов, синтезирующих цифры з аданного числа. С окончанием выдер>кки времени появляется выходной сигнал на выходе схемы 19 выдержки времени, который отключает схему 18 памяти, что вызывает исчезновение сигнала на входе схемы 2 запрета. После этого импульсы вновь начинают поступать в двоично-десятичный счетчик 7.

Изменение его состояния вызывает исчезновение в поразрядных дешифр атор ах 18 — 15 выходных сигналов, соответствующих заданному числу, в результате чего отпадают выходные реле выходного блока б, прекращая индикацию этого числа. Исчезает также выходной сигнал числовой ячейки числового дешифратора 9, соответствующей заданному числу.

Кроме того, отключение выходной схемы 20 блока 5 формирования длительности индикапии вызывает отключение выходного блока б.

Двоична-десятичный счетчик 7 отсчитывает импульсы до,полного заполнения, после чего происходит сброс его, и в новом цикле отсчета описанный процесс повторяется. Таким образом, если для индикации выбрано одно число, то в каждом цикле отсчета индикатор высвечивает его изображение на время, определяемое схемой 19 выдержки времени. Если для индикации выбрано несколько чисел, т. е.

10 замкнуты соответствующие им ключи на панели 4 управления, то внутри одного цикла отсчета двоично-десятичного счетчика 7 происходит автоматическая последовательная их индикация, начиная от младшего выбранного

15 числа и кончая старшим, по мере отсчета соответствующего количества импульсов. В следующем цикле отсчета индикация выбранных чисел повторяется. Для индикации можно избирать любое количество чисел в пределах, 20 определяемых разрядностью индикатора и количеством ключей, установленных на панели 4 управления, причем в процессе индикации можно подключать или отключать любое число.

Предмет изобретения

Устройство для управления цифросинтезирующим индикатором, содержащее дешифратор, генератор импульсов, выходной блок, па30 нель управления, отличающееся тем, что, с целью упрощения управления индикатором ,при передаче произвольного ряда чисел, оно содержит схему запрета, распределитель сигналов, состоящий из последовательно соеди35 ненных двоично-десятичного счетчика, дешифратора кода счетчика и числового дешифратора, блок формирования длительности,индикации, причем по входу распределитель через схему запрета подключен к генератору им40 пульсов, по первому выходу через панель управления подключен ко входу блока формирования длительности индикации, а по второму выходу через выходной блок, блок формирования длительности индикации подключен

45 к схеме запрета.

249094

9 иг. 2

Составитель Е. В. Максимов

Техред 3. Н. Тараненко

Корректор О. Б. Тюрина

Редактор Э. Рубан

Типография, пр. Сапунова, 2

Заказ 3580/5 Тираж 480 Подписное

ЦНИИПИ Комитета по делам изобрегеиий и открытий при Совет. Министров СССР

Москва )К-35, Раушская нзб., д. 4(5

Устройство для управления цифросинтезирующим Устройство для управления цифросинтезирующим Устройство для управления цифросинтезирующим Устройство для управления цифросинтезирующим 

 

Похожие патенты:

Изобретение относится к воспроизведению изображений

Изобретение относится к представлению данных многоцветного изображения побитового отображения на точечном матричном дисплее, на котором размещены в регулярной комбинации лампы трех основных цветов

Изобретение относится к устройствам коррекции качества изображения, например цветового тона

Изобретение относится к устройствам отображения графической информации

Изобретение относится к схеме преобразования развертки

Изобретение относится к схемам и устройствам управления матричными индикаторами, в которых цвет пикселя формируется из разноцветных подпикселей, выполненных из светодиодов и других элементов

Изобретение относится к матричным дисплейным устройствам

Изобретение относится к устройству обработки изображения, и в частности к процессу преобразования, предназначенному для осуществления преобразования к более высокой частоте кадров, например преобразования изображения частоты 60 Гц в изображение частоты 120 Гц
Наверх