Способ логического дифференцирования d/dn позиционных аналоговых сигналов ±[ni]f(2n) с учетом их логического знака n(±) (варианты русской логики)

Авторы патента:


Способ логического дифференцирования d/dn позиционных аналоговых сигналов ±[ni]f(2n) с учетом их логического знака n(±) (варианты русской логики)
Способ логического дифференцирования d/dn позиционных аналоговых сигналов ±[ni]f(2n) с учетом их логического знака n(±) (варианты русской логики)
Способ логического дифференцирования d/dn позиционных аналоговых сигналов ±[ni]f(2n) с учетом их логического знака n(±) (варианты русской логики)
Способ логического дифференцирования d/dn позиционных аналоговых сигналов ±[ni]f(2n) с учетом их логического знака n(±) (варианты русской логики)
Способ логического дифференцирования d/dn позиционных аналоговых сигналов ±[ni]f(2n) с учетом их логического знака n(±) (варианты русской логики)
Способ логического дифференцирования d/dn позиционных аналоговых сигналов ±[ni]f(2n) с учетом их логического знака n(±) (варианты русской логики)
Способ логического дифференцирования d/dn позиционных аналоговых сигналов ±[ni]f(2n) с учетом их логического знака n(±) (варианты русской логики)
Способ логического дифференцирования d/dn позиционных аналоговых сигналов ±[ni]f(2n) с учетом их логического знака n(±) (варианты русской логики)
Способ логического дифференцирования d/dn позиционных аналоговых сигналов ±[ni]f(2n) с учетом их логического знака n(±) (варианты русской логики)
Способ логического дифференцирования d/dn позиционных аналоговых сигналов ±[ni]f(2n) с учетом их логического знака n(±) (варианты русской логики)
Способ логического дифференцирования d/dn позиционных аналоговых сигналов ±[ni]f(2n) с учетом их логического знака n(±) (варианты русской логики)
Способ логического дифференцирования d/dn позиционных аналоговых сигналов ±[ni]f(2n) с учетом их логического знака n(±) (варианты русской логики)
Способ логического дифференцирования d/dn позиционных аналоговых сигналов ±[ni]f(2n) с учетом их логического знака n(±) (варианты русской логики)
Способ логического дифференцирования d/dn позиционных аналоговых сигналов ±[ni]f(2n) с учетом их логического знака n(±) (варианты русской логики)
Способ логического дифференцирования d/dn позиционных аналоговых сигналов ±[ni]f(2n) с учетом их логического знака n(±) (варианты русской логики)
Способ логического дифференцирования d/dn позиционных аналоговых сигналов ±[ni]f(2n) с учетом их логического знака n(±) (варианты русской логики)
Способ логического дифференцирования d/dn позиционных аналоговых сигналов ±[ni]f(2n) с учетом их логического знака n(±) (варианты русской логики)
Способ логического дифференцирования d/dn позиционных аналоговых сигналов ±[ni]f(2n) с учетом их логического знака n(±) (варианты русской логики)
Способ логического дифференцирования d/dn позиционных аналоговых сигналов ±[ni]f(2n) с учетом их логического знака n(±) (варианты русской логики)

 


Владельцы патента RU 2417430:

Петренко Лев Петрович (UA)

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств и выполнении

арифметических операций суммирования и вычитания в позиционно-знаковых кодах. Техническим результатом является повышение быстродействия выполнения арифметических операций. Способ осуществляется с использованием элементов, реализующих логические функции И, ИЛИ и НЕ, и включает одновременный анализ в условно «i»-м разряде активности системы входных аналоговых сигналов ni «i»-го разряда и ni-1 «i-1»-го разряда с учетом аналогового сигнала их логического знака n(±) как в положительной функциональной логической структуре +f(&) с формированием положительного аргумента +mi результирующего аналогового сигнала, так и в условно отрицательной функциональной логической структуре -f(&) с формированием условно отрицательного аргумента -mi результирующего аналогового сигнала. 2 н.п. ф-лы.

 

Текст описания приведен в факсимильном виде.

1. Способ логического дифференцирования d/dn позиционных аналоговых сигналов ±[ni]f(2n) с учетом их логического знака n(±), включающий одновременный анализ в условно «i» разряде активности системы входных аналоговых сигналов ni условно «i» разряда и ni-1 условно «i-1» разряда с формированием положительного аргумента +mi результирующего аналогового сигнала, так и с формированием условно отрицательного аргумента -mi результирующего аналогового сигнала, отличающийся тем, что одновременный анализ в условно «i» разряде выполняют посредством функциональной логической структуры с учетом аналогового сигнала логического знака n(±), который включает либо условно низкий уровень аналогового сигнала n(+), либо условно высокий уровень аналогового сигнала n(-), при этом в неактивном условно «i» разряде позиционно-знаковой структуры активизируют либо положительный аргумент +mi, либо условно отрицательный аргумент -mi, если в результате анализа посредством функциональной логической структуры предыдущий аргумент ni-1 аналогового сигнала условно «i-1» разряда того же знака также активен, а при активности аргумента в условно «i» разряде и не активности предыдущего аргумента ni-1 аналогового сигнала условно «i-1» разряда того же знака активизируют в условно «i» разряде позиционно-знаковой структуры аргумент противоположного знака в соответствии с логико-динамическими процессами преобразования аргументов вида

где и - активный положительный аргумент и активный условно отрицательный аргумент в позиционно-знаковой структуре.

2. Способ логического дифференцирования d/dn позиционных аналоговых сигналов ±[ni]f(2n) с учетом их логического знака n(±), включающий одновременный анализ в условно «j» разряде активности системы входных аналоговых сигналов ni условно «i» разряда и ni-1 условно "i-1" разряда как в положительной функциональной логической структуре +f(&)-И с формированием положительного аргумента +mi результирующего аналогового сигнала, так и в условно отрицательной функциональной логической структуре -f(&)-И с формированием условно отрицательного аргумента -mi результирующего аналогового сигнала, отличающийся тем, что в условно «j» разряде анализ активности аналоговых сигналов ni условно «i» разряда и ni-1 условно «i-1» разряда выполняют с учетом аналогового сигнала их логического знака n(±), который включает либо условно низкий уровень аналогового сигнала n(+), либо условно высокий уровень аналогового сигнала n(-), при этом положительный аргумент +mi результирующего аналогового сигнала формируют посредством логической функции f1(})-ИЛИ из сигнала, сформированного посредством логической функции f1(&)-И из не активного аргумента ni условно «i» разряда, полученного посредством изменения активности входного аргумента ni логической функцией f2(&)-И, активного аргумента ni-1 условно «i-1» разряда и аналогового сигнала положительного знака n(±), полученного посредством изменения логической функцией f1(&)-НЕ активности аналогового сигнала знака n(±), и сигнала, сформированного посредством логической функции f2(&)-И из активного аргумента ni условно «i» разряда, неактивного аргумента ni-1 условно «i-1» разряда и аналогового сигнала условно отрицательного знака n(-), а условно отрицательный аргумент -mi результирующего аналогового сигнала формируют посредством логической функции f2(})-ИЛИ из сигнала, сформированного посредством логической функции f3(&)-И из активного аргумента ni условно «i» разряда, неактивного аргумента ni-1 условно «i-1» разряда и аналогового сигнала положительного знака n(+), и сигнала, сформированного посредством логической функции f4(&)-И из неактивного аргумента ni условно «i» разряда, активного аргумента ni-1 условно «i-1» разряда и аналогового сигнала условно отрицательного знака n(-), при этом математическая модель процесса логического дифференцирования d/dn позиционных аналоговых сигналов имеет вид

где - логическая функция f1(&)-И; - логическая функция f1(})-ИЛИ; «=& 1=» - логическая функция f1(&)-HE, изменяющая активность или уровень входного аналогового сигнала; и последовательность логических функций f1(&)-И, f1(&)-НЕ, f2(&)-И и f1(})-ИЛИ формируют положительную функциональную логическую структуру +f(&)-И, а последовательность логических функций f2(&)-НЕ, f3(&)-И, f4(&)-И и f2(})-ИЛИ формируют отрицательную функциональную логическую структуру -f(&)-И.



 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств и выполнении арифметических операций суммирования и вычитания в позиционно-знаковых кодах.

Изобретение относится к средствам вычислительной техники и может быть использовано в оптических устройствах обработки информации при разработке и создании оптических вычислительных машин и приемопередающих устройств.

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств и выполнения арифметических операций, в частности процессов суммирования и вычитания, в позиционно-знаковых кодах.

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств для выполнения арифметических операций суммирования и вычитания в позиционно-знаковых кодах.

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств и выполнении арифметических операций, в частности процессов суммирования и вычитания, в позиционно-знаковых кодах.

Изобретение относится к области радиотехники и связи и может быть использовано при реализации дискретно-аналоговых устройств обработки: фильтров, усилителей, корректоров.

Изобретение относится к области автоматического регулирования и может быть использовано в корректирующих устройствах следящих систем и измерительных приборах. .

Изобретение относится к автоматике, вычислительной технике, в частности к электроизмерительной технике. .

Изобретение относится к приборостроительной технике и может быть использовано в системах автоматического регулирования. .

Изобретение относится к автоматике, вычислительной технике, в частности к электроизмерительной технике. .

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств и выполнения арифметических операций суммирования и вычитания в позиционно-знаковых кодах

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств и выполнения арифметических операций суммирования и вычитания в позиционно-знаковых кодах

Изобретение относится к измерительной технике и может быть использовано в системах измерения и автоматического регулирования

Группа изобретений относится к автоматике и аналоговой вычислительной технике и предназначено для построения прецизионных аналоговых устройств управления в аэрокосмической технике, функциональных узлов аналоговых вычислительных машин, аналоговых процессоров. Техническим результатом является повышение точности вычисления интегральной функции входного напряжения. Устройство содержит интегратор, коммутатор, два замыкающих ключа, два блока аналоговой памяти, два сумматора. 2 н.п. ф-лы, 2 ил.

Группа изобретений относится к автоматике и аналоговой вычислительной технике и предназначена для создания прецизионных интеграторов аналоговых сигналов инерциальных приборов систем навигации и автоматического управления в ракетно-космических системах. Техническим результатом является повышение точности вычисления интегральной функции. Устройство содержит две одинаковые секции интегрирования, выполняющие интегрирование на двух последовательных временных участках, и сумматор, при этом каждая секция интегрирования содержит интегратор, два замыкающих ключа, коммутатор, два блока аналоговой памяти, сумматор. 2 н.п. ф-лы, 3 ил.

Изобретение относится к автоматике и аналоговой вычислительной технике и предназначено для создания прецизионных интеграторов аналоговых сигналов для инерциальных приборов систем навигации и автоматического управления в ракетно-космических системах. Техническим результатом является уменьшение габаритов устройства и повышение точности непрерывного интегрирования аналогового сигнала произвольной формы. Поставленная задача достигается за счет периодического сброса интеграторов в процессе интегрирования и суммирования интервальных значений интегральной функции входного напряжения, что позволяет значительно уменьшить емкости конденсаторов в цепях обратной связи операционных усилителей. 2 ил.

Изобретение относится к электронной измерительной технике и аналитическому приборостроению. Технический результат - повышение точности интегрирования входного напряжения за счет максимально возможного устранения перерывов в интегрировании напряжения входного источника. Аналоговый интегратор напряжения содержит источники входного и эталонного напряжений, два ключа, интегрирующий усилитель, суммирующий хронометр, блок управления, дифференцирующая RC-цепь, при этом основной и дополнительный ключи выполнены в виде выключателей. 2 з.п. ф-лы, 2 ил.

Изобретение относится к электронной измерительной технике и аналитическому приборостроению. Технический результат заключается в снижении нелинейности и повышении точности при интегрировании в широком диапазоне величин входных сигналов. Аналоговый интегратор содержит источники входного и эталонного напряжений, переключатель, основной интегрирующий усилитель, дополнительный интегрирующий усилитель, основной компаратор, суммирующий хронометр и блок управления, дополнительный компаратор и конденсатор, при этом первый и второй входы дополнительного компаратора подключены соответственно к выходу основного интегрирующего усилителя и к источнику входного напряжения, первый вход основного компаратора подключен к точке с нулевым потенциалом, выходы основного и дополнительного компараторов соединены с входами блока управления, выходы последнего соединены с переключателем и суммирующим хронометром, а конденсатор включен между второй выходной клеммой источника эталонного напряжения и входом основного интегрирующего усилителя. 3 з.п. ф-лы, 2 табл., 2 ил.
Наверх