Функциональная входная структура параллельно-последовательного умножителя f ( ) в позиционном формате множимого [mj]f(2n) и множителя [ni]f(2n) (варианты)

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств для выполнения арифметических операций умножения аргументов множимого [mj]f(2n) и множителя [ni]f(2n) в позиционном формате. Техническим результатом является упрощение структуры умножителя и повышение быстродействия. В одном варианте устройство содержит две логические структуры, каждая из которых состоит из j логических элементов И, логическую структуру, состоящую из j+2 логических элементов И, логическую структуру, состоящую из j+2 логических элементов ИЛИ. 4 н.п. ф-лы.

 

Текст описания приведен в факсимильном виде.

1. Функциональная входная структура параллельно-последовательного умножителя fΣ(Σ) в позиционном формате множимого [mj]f(2n) и множителя [ni]f(2n), которая включает сумматор для формирования промежуточной суммы [Sj+2]0 и линейные логические структуры f1([&j])-И и f2([&j])-И из «j» логических функций f(&)-И для формирования двух условно «i+1» и «i» частичных произведений, в которых первые функциональные входные связи являются функциональными входными связями входной структуры для приема аргумента ni и ni+1 множителя [ni]f(2n), а вторые функциональные входные связи являются функциональными входными связями входной структуры для приема соответствующего аргумента [mj] множимого [mj]f(2n), отличающаяся тем, что во входную структуру дополнительно введена линейная логическая структура f([&j+2])-И из «j+2» логических функций f(&)-И и линейная логическая структура f([}j+2])-ИЛИ из «j+2» логических функций f(})-ИЛИ для формирования результирующей суммы [Sj+2](i+1&i) двух условно «i+1» и «i» последовательных частичных произведений, при этом функциональные связи во входной структуре параллельно-последовательного умножителя fΣ(Σ) выполнены в соответствии с математической моделью вида

где - линейная логическая структура f1-8([&j])-И, которая включает «j» логических функций f(&)-И - линейная логическая структура f([}j+2])-ИЛИ, которая включает «j+2» логических функций f(})-ИЛИ.

2. Функциональная входная структура параллельно-последовательного умножителя fΣ(Σ) в позиционном формате множимого [mj]f(2n) и множителя [ni]f(2n), которая включает сумматор для формирования промежуточной суммы [Sj+2]0, отличающаяся тем, что во входную структуру дополнительно введены линейные логические структуры f1([& j])-И-НЕ, f2([& j])-И-НЕ из «j» логических функций f(&)-И-НЕ, f1([& j+2])-И-НЕ из «j+2» логических функций f(&)-И-НЕ и линейная логическая структура f1([& j+2])-И-НЕ из «j+2» логических функций f(&)-И-НЕ для формирования результирующей суммы [Sj+2](i+1&i) двух условно «i+1» и «i» последовательных частичных произведений, при этом функциональные связи во входной структуре параллельно-последовательного умножителя fΣ(Σ) выполнены в соответствии с математической моделью вида

где - линейная логическая структура f([& j])-И-НЕ, которая включает «j» логических функций f(&)-И-НЕ.

3. Функциональная входная структура параллельно-последовательного умножителя fΣ(Σ) в позиционном формате множимого [mj]f(2n) и множителя [ni]f(2n), которая включает сумматор для формирования промежуточной суммы [S j+2]0 с измененным уровнем аналогового сигнала, отличающаяся тем, что во входную структуру дополнительно введены линейные логические структуры f1([}j])-ИЛИ, f2([}j])-ИЛИ из «j» логических функций f(})-ИЛИ, линейная логическая структура f1([}j+2])-ИЛИ из «j+2» логических функций f(})-ИЛИ и линейная логическая структура f1([& j+2])-И-НЕ из «j+2» логических функций f(&)-И-НЕ для формирования результирующей суммы [Sj+2](i+1&i) двух условно «i+1» и «i» последовательных частичных произведений, при этом функциональные связи во входной структуре параллельно-последовательного умножителя fΣ(Σ) выполнены в соответствии с математической моделью вида

4. Функциональная входная структура параллельно-последовательного умножителя fΣ(Σ) в позиционном формате множимого [mj]f(2n) и множителя [ni]f(2n), которая включает сумматор для формирования промежуточной суммы [S j+2]0 с измененным уровнем аналогового сигнала, отличающаяся тем, что во входную структуру дополнительно введены линейные логические структуры f1([}& j])-ИЛИ-НЕ, f2([}& j])-ИЛИ-НЕ из «j» логических функций f(}&)-ИЛИ-НЕ, линейная логическая структура f([}& j+2])-ИЛИ-НЕ из «j+2» логических функций f(}&)-ИЛИ-НЕ и линейная логическая структура f([}j+2])-ИЛИ из «j+2» логических функций f(})-ИЛИ для формирования результирующей суммы [Sj+2](i+1&i) двух условно «i+1» и «i» последовательных частичных произведений, при этом функциональные связи во входной структуре параллельно-последовательного умножителя fΣ(Σ) выполнены в соответствии с математической моделью вида

где - линейная логическая структура f1,2([}& j])-ИЛИ-НЕ, которая включает «j» логических функций f(}&)-ИЛИ-НЕ.



 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройствах для выполнении арифметических операций умножения аргументов множимого [mj]f(2n) и множителя [ni]f(2 n) в позиционном формате.

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств и выполнения арифметических операций суммирования частичных произведений.

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств и выполнении арифметических операций суммирования и вычитания.

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств и выполнении арифметических операций суммирования и вычитания в позиционно-знаковых кодах.

Изобретение относится к процессорам, предназначенным для выполнения различных математических операций с данными. .

Изобретение относится к области вычислительной техники. .

Изобретение относится к вычислительной технике и может быть использовано как средство преобразования кодов. .

Изобретение относится к вычислительной технике и может быть использовано для реализации как логических, так и арифметических операций с дискретными и аналоговыми значениями нулей и единиц

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств для выполнения арифметических операций суммирования и вычитания в позиционно-знаковых кодах

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств и выполнения арифметических операций суммирования частичных произведений

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств для выполнения арифметических операций суммирования в параллельно-последовательном умножителе

Изобретение относится к способам обеспечения передачи данных между устройствами

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств и выполнения арифметических операций суммирования и вычитания в позиционно-знаковых кодах

Изобретение относится к вычислительной технике и может быть использовано для реализации как логических, так и арифметических операций с дискретными и аналоговыми значениями нулей и единиц

Изобретение относится к способу, устройству и системе управления логикой окончания инструкций

Изобретение относится к области обработки данных, а более конкретно к высокопроизводительному и при этом очень гибкому механизму синтаксического анализа/компоновки
Наверх