Функциональная структура сумматора f3( cd)max старших условно "k" разрядов параллельно-последовательного умножителя f ( cd), реализующая процедуру "дешифрирования" аргументов слагаемых [1,2sg h1] и [1,2sg h2] в "дополнительном коде ru" посредством арифметических аксиом троичной системы счисления f(+1,0,-1) и логического дифференцирования d1/dn f1(+ -)d/dn (варианты русской логики)

Изобретения относятся к вычислительной технике и могут быть использованы при реализации арифметических устройств параллельно-последовательного умножителя. Техническим результатом является повышение быстродействия. В одном из вариантов функциональная структура реализована с использованием логических элементов И, ИЛИ. 2 н.п. ф-лы.

 

Текст описания приведен в факсимильном виде.

1. Функциональная структура сумматора f3CD)max старших условно «k» разрядов параллельно-последовательного умножителя fΣCD), реализующая процедуру «дешифрирования» аргументов слагаемых [1,2Sgh1] и [1,2Sgh2] в «Дополнительном коде RU» посредством арифметических аксиом троичной системы счисления f(+1,0,-1) и логического дифференцирования d1/dn → f1(+←↓-)d/dn, выполненная в виде последовательных старшего разряда «kmin+4» с формированием результирующего аргумента (1Skh1)max+4 «Уровня 1», средних разрядов «kmin+2,3» с формированием результирующего аргумента ((1Skh1)max+2 и (1Skh1)max+3) → (1Skh1)max+2,3 «Уровня 1» и двух младших разрядов «kmin+1» и «kmin→1» с формированием результирующего аргумента (1Skh1)max+1 и (1Skh1)max→1 «Уровня 1» соответственно, которые включают логическую функцию f1(})-ИЛИ, f3(})-ИЛИ, f5(})-ИЛИ и f2(&)-И, f8(&)-И, f14(&)-И, и логическую функцию f1(&)-И и f9(&)-И, в которой функциональная входная связь является функциональной входной связью функциональной структуры для приема аргумента max(1Skh1) «Уровня 1» структуры аргументов слагаемых [1Sgh1] и логическую функцию f15(&)-И, в которой функциональная входная связь является функциональной входной связью функциональной структуры для приема аргумента max(2Skh1) «Уровня 1» структуры аргументов слагаемых [2Sgh1], отличающаяся тем, что функциональные структуры средних разрядов «kmin+2,3» выполнены с формированием дополнительного результирующего аргумента (2Skh1)max+2,3 «Уровня 2» и в них введены дополнительные логические функции f3(&)-И и f4(&)-И, при этом функциональные связи логических функций выполнены в соответствии с математической моделью вида

где 1(2Skh1)max+1↑, 1(1Skh1)max+1↑, 2(1Skh1)max+1↑ и 3(1Skh1)max+1↑ - преобразованные аргументы без изменения уровня аналогового сигнала, которые являются входными аргументами функциональной структуры второго младшего «kmin+1» разряда, которая также выполнена с формированием дополнительного результирующего аргумента (2Skh1)max+1 «Уровня 2» и в нее введены дополнительные логические функции f5(&)-И, f6(&)-И, f7(&)-И и f2(})-ИЛИ, при этом функциональные связи логических функций выполнены в соответствии с математической моделью

а функциональная структура первого младшего «kmin→1» разряда также выполнена с формированием дополнительного результирующего аргумента (2Skh1)max→1 «Уровня 2» и в нее введены дополнительные логические функции f10(&)-И, f11(&)-И, f12(&)-И, f13(&)-И и f4(})-ИЛИ, при этом функциональные связи логических функций выполнены в соответствии с математической моделью вида

- логическая функция f1(&)-И; - логическая функция f1(})-ИЛИ.

2. Функциональная структура сумматора fΣCD)max старших условно «k» разрядов параллельно-последовательного умножителя fΣCD), реализующая процедуру «дешифрирования» аргументов слагаемых [1,2Sgh1] и [1,2Sgh2] в «Дополнительном коде RU» посредством арифметических аксиом троичной системы счисления f(+1,0,-1) и логического дифференцирования d1/dn → f1(+←↓-)d/dn, выполненная в виде последовательных разрядов старшего разряда «kmin+4» с формированием результирующего аргумента (1Skh1)max+4 «Уровня 1», функциональных структур средних разрядов «kmin+2,3» с формированием результирующего аргумента ((1Skh1)max+2 и (1Skh1)max+3) → (1Skh1)max+2,3 «Уровня 1» и двух младших разрядов «kmin+1» и «kmin→1» с формированием результирующего аргумента (1Skh1)max+1 и (1Skh1)max→1 «Уровня 1» и двух младших разрядов «kmin+1» и «kmin→1» с формированием результирующего аргумента (1Skh1)max+1 и (1Skh1)max→1 «Уровня 1» соответственно, отличающаяся тем, что функциональные структуры средних разрядов «kmin+2,3» выполнены с формированием дополнительного результирующего аргумента (2Skh1)max+2,3 «Уровня 2» и в них введены дополнительные логические функции f1(}&)-ИЛИ-НЕ, f1(&)-И-НЕ, f2(&)-И-НЕ, f3(&)-И-НЕ и f4(&)-И-НЕ, при этом функциональные связи логических функций выполнены в соответствии с математической моделью вида

где 1(1Skh1)max+1↑, 2(1Skh1)max+1↑ и 3(1Skh1)max+1↑ - преобразованные аргументы с измененным уровнем аналогового сигнала, которые являются входными аргументами функциональной структуры второго младшего «kmin+1» разряда, которая также выполнена с формированием дополнительного результирующего аргумента (2Skh1)max+1 «Уровня 2» и в нее введены дополнительные логические функции f5(&)-И-НЕ, f6(&)-И-НЕ, f7(&)-И-НЕ, f8(&)-И-НЕ, f9(&)-И-НЕ, f10(&)-И-НЕ, f11(&)-И-НЕ и f12(&)-И-НЕ, при этом функциональные связи логических функций выполнены в соответствии с математической моделью вида

а функциональная структура первого младшего «kmin→1» разряда также выполнена с формированием дополнительного результирующего аргумента (2Skh1)max→1 «Уровня 2» и в нее введены дополнительные логические функции f13(&)-И-НЕ, f14(&)-И-НЕ, f15(&)-И-НЕ, f16(&)-И-НЕ, f17(&)-И-НЕ, f18(&)-И-НЕ, f19(&)-И-НЕ и f20(&)-И-НЕ, при этом функциональные связи логических функций выполнены в соответствии с математической моделью вида

- логическая функция f1(}&)-ИЛИ-НЕ; - логическая функция f1(&)-И-НЕ.



 

Похожие патенты:

Изобретение относится к вычислительной технике и предназначено для построения однородных вычислительных сред, выполняющих функцию суммирования m n-разрядных операндов путем подсчета единичных бит в разрядных срезах операндов.

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления и др. .

Изобретение относится к вычислительной технике, в частности к специализированным процессорам с высокой степенью параллелизма. .

Изобретение относится к компьютерной обработке цифровых данных, точнее к способам сжатия массивов цифровой информации путем нахождения совпадающих фрагментов последовательности данных.

Изобретение относится к области информационных технологий, в частности к обработке сообщений электронной почты, и может быть использовано для организации коммуникаций между различными лицами.

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления и др. .

Изобретение относится к сельскому хозяйству, в частности к технологиям и автоматизированным устройствам регулирования технологических процессов производства агропродукции в растениеводстве.
Изобретение относится к кодированию числовых данных и передачи структур данных в телекоммуникационной системе, основанной на IP-протоколе. .

Функциональная структура сумматора f2( cd) условно "k" разряда параллельно-последовательного умножителя f ( cd), реализующая процедуру "дешифрирования" входных структур аргументов слагаемых [1,2sj h1]f(2n) и [1,2sj h2]f(2n) позиционного формата "дополнительный код ru" посредством применения арифметических аксиом троичной системы счисления f(+1,0,-1) и логического дифференцирования d1/dn f1(+ -)d/dn аргументов в объединенной их структуре (вариант русской логики) // 2480817
Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств и выполнении арифметических процедур суммирования позиционных аргументов аналоговых сигналов слагаемых [ni]f(2n) и [mi ]f(2n) с применением арифметических аксиом троичной системы счисления f(+1,0,-1)

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств для выполнения арифметической операции умножения аргументов множимого ±[mj]f(2n) и аргументов множителя ±[ni]f(2n) - «Дополнительный код»

Изобретение относится к вычислительной технике и может быть использовано для достоверной параллельной реализации систем булевых функций в средствах криптографической защиты информации, искусственного интеллекта, системах автоматизированного проектирования интегральных схем

Изобретение относится к прогнозируемым торговым системам, более конкретно к способам и системам для приближенного сравнения строк в базе данных с добавляемой записью в базу данных, находящуюся в сети обслуживания банковских карт

Изобретение относится к системам и способам расчета и назначения приоритета антивирусной проверки различных объектов

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления

Изобретения относятся к области информатики и вычислительной техники и могут быть использованы в различных технологиях, требующих обработки сигналов, например в технологиях обработки и преобразования информационных сообщений. Техническим результатом является повышение быстродействия обработки сигналов при сохранении достоверности результатов обработки. В одном из вариантов способ содержит параллельно-последовательную обработку сигнала в блоке триггеров входного регистра; матричном устройстве; блоке логических элементов, преимущественно логических элементов «И»; блоке триггеров выходного регистра. При этом обработку сигнала в матричном устройстве выполняют в соответствии с геометрической моделью обработки сигнала, представляющей собой совокупность графов, образующей, по меньшей мере, один прямоугольный треугольник, который разделяют на три части линиями, исходящими из вершин углов треугольника. 5 н. и 24 з.п. ф-лы, 3 ил., 3 табл.

Изобретение относится к вычислительной технике и может быть использовано в арифметических устройствах для осуществления вычислений в формате с плавающей запятой. Техническим результатом является увеличение точности запоминаемых результатов интервальных вычислений в формате с плавающей запятой при сохранении суммарной разрядности кода верхней и нижней границ арифметического интервала. Устройство содержит шифратор, блок дешифраторов, ПЗУ, сдвигатели, вычитатели, мультиплексоры, сумматор, сумматоры по модулю два, инвертор, элементы И, ИЛИ. 5 ил.

Изобретение относится к вычислительной технике и может быть использовано в арифметических устройствах для осуществления вычислений в формате с плавающей запятой. Техническим результатом является увеличение точности запоминаемых результатов интервальных вычислений в формате с плавающей запятой, при сохранении суммарной разрядности кода верхней и нижней границ арифметического интервала. Устройство содержит триггеры, регистры, ПЗУ, вычитатели, сумматоры, мультиплексоры, сдвигатели, блоки сравнения, сумматоры по модулю два, элементы И, ИЛИ, приоритетный шифратор. 5 ил.

Изобретение предназначено для реализации симметричных логических функций и может быть использовано в системах цифровой вычислительной техники как средство преобразования кодов. Техническим результатом является обеспечение реализации любой из трех простых симметричных булевых функций, зависящих от трех аргументов - входных двоичных сигналов, либо сложения по модулю 2 тех же трех аргументов. Логический модуль содержит шесть замыкающих и шесть размыкающих ключей. 1 ил.
Наверх