Одноразрядный релейный сумматор

 

ОПИСАН И Е

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советскик

Социалистическик

Реслублик

Зависимое от авт. свидетельства ¹

Kë. 42птз, 7/42

Заявлено 03.VI.1968 (№ 1245195/18-24) МПК G 06f

УД1 681.325.54 (088.8) Пр,иоритет

Опубликовано 30.1Х.1969. Бюллетень № 35

Дата опубликования описания 2,IV.1970

Комитет ло делам изобретений и открытий дри Совете Министров

СССР

Автор изобретения

С. П. Величко

Заявитель

ОДНОРАЗРЯДНЪ|Й РЕЛЕЙНЫЙ СУММАТОР с присоединением заявки №

Предлагаемое устройство относится к области автоматики и вычислительной техники.

Известны одноразрядные релейные сумматоры, содержащие двухобмоточные реле с противоположно включенными по отношению к источнику питания обмотками с группой нормально замкнутых и .нормально разомкнутых контактов. Известные сумматоры ненадежны и, кроме того, их выходные цепи нельзя использовать без дополнительных реле. 10

Предложенное устройство отличается от известных тем, что в нем вход сигнала переноса из младшего разряда соединен с концом одной обмотки реле, начало которой соединено с анодом диода, катод его соединен с входом запрета переноса из младшего разряда и через резистор — с м инусом источника питания. Выход сигнала переноса в следующий разряд через нормально замкнутый контакт соединен с началом другой обмотки реле, ко- 20 нец которой через две цепочки последовательно включенных диодов и резисторов соединен с минусом источника питания. Вход каждого слагаемого непосредственно и через диод подключен к точке соединения диода и резистора упомянутых цепочек и через диоды — к началу этой же обмотки. Вход инверсного значения одного из слагаемых через нормально разомнутый контакт связан с выходом сигнаЛа запрета переноса в следующий разряд, à 30 выходы сигналов суммы и инверсии суммы образованы соединением через нормально замкнутый и нормально разомкнутые контакты соответственно с плюсом источника питания. Это позволяет повыоить надежность сумматора и разделить его входные и выходные цепи.

На чертеже показан» принципиальная схема одноразрядного двоичного сумматора на три входа.

Схема состоит из суммирующего двухобмоточного реле P диодно-рсостатной схемы, осуществляющей промежуточное суммирование чисел (оигналов) а„и 1т„(диоды Д,— Д„, резисторы Ri R; ), цепей переноса — контакты

Р„и диода Д-„служащего для предохранения остальных диодов от перенапряжений, вызванHbIx коммутацией обмоток реле.

Одноразрядный двоичный сумматор работает следующим образом.

Суммирование трех двоичных чисел a„, и b„ и сигнала переноса из младшего разряда производится на двухобмоточном реле Р, обмотки которого относительно источника питания включены встречно. Обмотка 1 служит для ввода сигнала переноса из младшего разряда, обмотка 11 — сигнала суммы чисел а„и

b,. Суммирован не сигналов а„и Ь„производится диодно-реостатной схемой, 257149 ключено. Одновременно появляется сигнал переноса C„, который, так как нет сигнала С„ переходит в старший р азряд. При наличии одного из сигналов а„или b„„ и сигнала переноса C i =1, C„„> =О (если ток в обмотке 1) реле P оказывается выключенным (происходит перенос в старший разряд). При наличии трех сигналов а„, б„и сигнала переноса реле P оказывается включенным по обмотке 1 и происходит перенос в старший разряд, так как сигнал С„при этом отсутствует.

Таблица иллюстрирует состояние одноразрядного сумматора в зависимости от входных сиги алов.

Перенос в старший разряд

Jj п/п.

Примечания сп

Сп — 1 сп через нормально замкнутый контакт соединен с началом другой обмотки реле, конец которой через две цепочки последовательно включенных диодов и резисторов соединен с минусом источника питания, вход каждого слагаемого непосредственно и через диод подключен к точке соединения диода и резистора упомянутых цепочек и через диоды — к началу этой же обмотки, вход инверсного значения одного из слагаемых через нормально разомкнутый контакт связан с выходом сигнала запрета переноса в следующий разряд, а выходы сигналов суммы и инверсии суммы образованы соединением через нормально замкнутый и нормально разомкнутые контакты соответственно с полюсом источника питан ия.

При отсутствии сигнала переноса (тока в обмотке 1 нет) схема работает следующим образом.

При отсутствии сигналов а„и Ь„тока в обмотке 11 нет, реле P выключено, т. е. сигнал суммы «О». При наличи и только сигнала ав диод Д2 запирается по цепи: диод Дз и резистор R3 реле P включается по обмотке 11, т. е. сигнал суммы равен 1; одновременно с этим через замыкающий контакт реле P появляется сигнал переноса в старший разряд С„и сигнал С„, запрещающий этот перенос. Сигналом б„реле P включается по цепи: диод Д„-, диод

Д2 и резистор R3 по обмотке II.

При наличии сигналов а„и b„äèîäû Д2 и

Дз заперты, тока в обмотке 11 нет, реле P вы1

3

5

7

9

11

12

13

14

Предмет изобретения

Одноразрядный релейный сумматор, содержащий двухобмоточные реле с прот ивоположно включенными по отношению к источнику питания обмотками с группой нормально замкнутых и нормально разомкнутых контактов, отличающийся тем, что, с целью повышения его надежности и разделения входных и выходных цепей, в нем вход сигнала переноса из младшего разряда соединен с концом одной обмотки реле, начало которой соединено с анодом диода, катод его соединен со входом запрета переноса из младшего разряда и через резистор — с минусом .источника питания, выход сигнала переноса в следующий разряд

0

0

1

0

0

0

0

0

0

1

1

0

0

1

0

257149

rnСоставитель Б. К, Волчков

Рсдактор Е. В. Семанова Техрсд Т. П, Курилко Корректор Л. В. Юшина

Заказ 706) I3 Тираж 480 Подписное

LIIIHHHH Комитета по делам изобретений и открытий при Совете Министров СССР

Москва Ж-35, Раушская наб., д. 4 5

Типография, пр. Сапунова, 2

Одноразрядный релейный сумматор Одноразрядный релейный сумматор Одноразрядный релейный сумматор 

 

Похожие патенты:

Изобретение относится к области цифровой вычислительной техники и может быть использовано в процессорных устройствах ЭВМ и устройствах цифровой автоматики

Изобретение относится к вычислительной технике и может быть использовано в цифровых вычислительных устройствах, а также в устройствах цифровой обработки сигналов и в криптографических приложениях

Изобретение относится к области вычислительной техники, автоматики, связи и может использоваться в различных цифровых структурах и системах автоматического управления, передачи и обработки цифровой информации и т.п. Технический результат - повышение быстродействия устройств преобразования информации. Многозначный сумматор по модулю k содержит три токовых входов, три выходных транзисторов с объединенными базами, два источника напряжения смещения, три выходных транзисторов другого типа проводимости с объединенными базами, пять токовых зеркал, две шины источника питания. 4 ил.
Наверх