Аналоговый селектор



Аналоговый селектор
Аналоговый селектор
Аналоговый селектор

 


Владельцы патента RU 2514786:

Общество с ограниченной ответственностью "ИВЛА-ОПТ" (RU)

Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано в системах аналоговой вычислительной техники как средство предварительной обработки информации. Техническим результатом является обеспечение воспроизведения двойственных операций выделения минимального и максимального либо двойственных операций выделения супраминимального и субмаксимального их четырех входных аналоговых сигналов. Устройство содержит два сортировщика (11, 12), два элемента МАХ (21, 22) и два элемента MIN (31, 32), причем каждый сортировщик содержит компаратор (4), элемент исключающее или (5) и два переключателя (61, 62). 1 ил.

 

Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано для построения функциональных узлов аналоговых вычислительных машин, средств автоматического регулирования и управления, аналоговых процессоров и др.

Известны аналоговые селекторы (см., например, авт.св. СССР 1322325, кл. G06G 7/25, 1987 г.), которые воспроизводят двойственные операции выделения минимального и максимального из двух входных аналоговых сигналов.

К причине, препятствующей достижению указанного ниже технического результата при использовании известных аналоговых селекторов, относятся ограниченные функциональные возможности, обусловленные тем, что не допускается обработка четырех аналоговых сигналов.

Наиболее близким устройством того же назначения к заявленному изобретению по совокупности признаков является принятый за прототип аналоговый селектор (фиг.2 в описании изобретения к авт.св. СССР 1718237, кл. G06G 7/12, 1992 г.), который содержит сортировщик и воспроизводит двойственные операции выделения минимального и максимального из двух входных аналоговых сигналов.

К причине, препятствующей достижению указанного ниже технического результата при использовании прототипа, относятся ограниченные функциональные возможности, обусловленные тем, что не допускается обработка четырех аналоговых сигналов.

Техническим результатом изобретения является расширение функциональных возможностей за счет обеспечения воспроизведения двойственных операций выделения минимального и максимального либо двойственных операций выделения супраминимального и субмаксимального из четырех входных аналоговых сигналов.

Указанный технический результат при осуществлении изобретения достигается тем, что в аналоговом селекторе, содержащем сортировщик, который содержит компаратор, подсоединенный неинвертирующим и инвертирующим входами соответственно к первому и второму входам сортировщика, и 1-й ( i = 1,2 ) ¯ переключатель, подсоединенный нормально замкнутым, нормально разомкнутым и коммутационным контактами соответственно к i-му, (3-i)-му входам и i-му выходу сортировщика, особенность заключается в том, что в него дополнительно введены аналогичный упомянутому сортировщик, два элемента МАХ, два элемента MIN и в каждый сортировщик дополнительно введен элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, первый, второй входы и выход которого соединены соответственно с выходом компаратора, входом управления сортировщика и управляющим входом переключателей, причем первый и второй выходы j-го ( j = 1,2 ) ¯ сортировщика соединены соответственно с j-ми входами первых элементов МАХ и MIN, подключенных выходами соответственно к объединенным первым и объединенным вторым входам вторых элементов MAX, MIN, выходы которых являются соответственно первым, вторым выходами аналогового селектора, подсоединенного настроечным и ((j-1)×2+i)-ым информационным входами соответственно к входу управления и i-му входу j-го сортировщика.

На чертеже представлена схема предлагаемого аналогового селектора.

Аналоговый селектор содержит сортировщики 11, 12, элементы МАХ 21, 22 и элементы MIN 31, 32. Каждый сортировщик содержит компаратор 4, подключенный неинвертирующим, инвертирующим входами и выходом соответственно к первому, второму входам сортировщика и первому входу элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 5, второй вход и выход которого соединены соответственно с входом управления сортировщика и управляющим входом переключателей 61, 62, причем нормально замкнутый, нормально разомкнутый и коммутационный контакты переключателя 6i ( i = 1,2 ) ¯ соединены соответственно с i-ым, (3-i)-ым входами и i-ым выходом сортировщика. Первый и второй выходы сортировщика 1j ( j = 1,2 ) ¯ соединены соответственно с j-ми входами элементов 21 и 31, подключенных выходами соответственно к объединенным первым и объединенным вторым входам элементов 22, 32, выходы которых являются соответственно первым, вторым выходами аналогового селектора, подсоединенного настроечным и ((j-1)× 2+i)-ым информационным входами соответственно к входу управления и i-му входу сортировщика 1j.

Работа предлагаемого аналогового селектора осуществляется следующим образом. На его первый,…,четвертый информационные и настроечный входы подаются соответственно подлежащие обработке аналоговые сигналы (напряжения) х1,…,х4 и управляющий сигнал f∈{0,l}. Если на входе управления сортировщика присутствует лог. «0» (лог. «1») и сигнал на его первом входе меньше либо больше сигнала на его втором входе, то нормально замкнутый контакт каждого его переключателя соответственно замкнут (разомкнут) либо разомкнут (замкнут), а нормально разомкнутый контакт соответственно разомкнут (замкнут) либо замкнут (разомкнут). Следовательно, если f=0 (f=1), то на первом и втором выходах каждого сортировщика выделяются соответственно минимальный (максимальный) и максимальный (минимальный) из сигналов, поданных на его первый, второй входы. Таким образом, на первом, втором выходах предлагаемого аналогового селектора имеем

Z 1 = { x 1 v x 2 v x 3 v x 4 v x 1 x 2 x 3 x 4 = x 1 v x 2 v x 3 v x 4 = max ( x 1 , x 2 , x 3 , x 4 )  при f = 1 x 1 x 2 v x 3 x 4 v ( x 1 v x 2 ) ( x 3 v x 4 ) =                                                               , = x 1 x 2 v x 1 x 3 v x 1 x 4 v x 2 x 3 v x 2 x 4 v x 3 x 4 = s u b max ( x 1 , x 2 , x 3 , x 4 )  при f = 0 Z 2 = { ( x 1 v x 2 v x 3 v x 4 ) x 1 x 2 x 3 x 4 = x 1 x 2 x 3 x 4 = min ( x 1 , x 2 , x 3 , x 4 )  при f = 1 ( x 1 x 2 v x 3 x 4 ) ( x 1 v x 2 ) ( x 3 v x 4 ) =                                                               , = x 1 x 2 x 3 v x 1 x 2 x 3 x 4 v x 1 x 3 x 4 v x 2 x 4 = sup r a min ( x 1 , x 2 , x 3 , x 4 )  при f = 0

где символами ·, v обозначены операции min, max. То есть, при f=1 либо f=0 воспроизводятся соответственно двойственные операции min(x1, x2, x3, x4) и max(x1, x2, x3, x4) либо двойственные операции supramin(x1, x2, x3, x4) и submax (x1, х2, х3, х4).

Вышеизложенные сведения позволяют сделать вывод, что предлагаемый аналоговый селектор обладает более широкими по сравнению с прототипом функциональными возможностями, поскольку обеспечивает воспроизведение двойственных операций выделения минимального и максимального либо двойственных операций выделения супраминимального и субмаксимального из четырех входных аналоговых сигналов.

Аналоговый селектор, предназначенный для выделения минимального и максимального либо супраминимального и субмаксимального из четырех входных аналоговых сигналов, содержащий сортировщик, который содержит компаратор, подсоединенный неинвертирующим и инвертирующим входами соответственно к первому и второму входам сортировщика, и i-й переключатель, подсоединенный нормально замкнутым, нормально разомкнутым и коммутационным контактами соответственно к i-му, (3-i)-му входам и i-му выходу сортировщика, отличающийся тем, что в него дополнительно введены аналогичный упомянутому сортировщик, два элемента МАХ, два элемента MIN и в каждый сортировщик дополнительно введен элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, первый, второй входы и выход которого соединены соответственно с выходом компаратора, входом управления сортировщика и управляющим входом переключателей, причем первый и второй выходы j-го сортировщика соединены соответственно с j-ми входами первых элементов МАХ и MIN, подключенных выходами соответственно к объединенным первым и объединенным вторым входам вторых элементов MAX, MIN, выходы которых являются соответственно первым, вторым выходами аналогового селектора, подсоединенного настроечным и ((j-1)×2+i)-ым информационным входами соответственно к входу управления и i-му входу j-го сортировщика.



 

Похожие патенты:

Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано для построения функциональных узлов аналоговых вычислительных машин, средств автоматического регулирования и управления, аналоговых процессоров.

Изобретение предназначено для воспроизведения функций непрерывной логики и может быть использовано в системах вычислительной техники как средство логической обработки континуальных данных.

Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано в системах аналоговой вычислительной техники как средство предварительной обработки информации.

Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано для построения функциональных узлов аналоговых вычислительных машин, средств автоматического регулирования и управления и др.

Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано для построения функциональных узлов аналоговых вычислительных машин, средств автоматического регулирования и управления, аналоговых процессоров и др.

Изобретение относится к автоматике и многозначной вычислительной технике и может быть использовано для построения функциональных узлов многозначных вычислительных машин, средств автоматического регулирования и управления, многозначных процессоров.

Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано для построения функциональных узлов аналоговых вычислительных машин, средств автоматического регулирования и управления, аналоговых процессоров и др.

Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано для построения функциональных узлов аналоговых вычислительных машин, средств автоматического регулирования и управления, аналоговых процессоров и др.

Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано для воспроизведения бесповторных функций бесконечнозначной логики, зависящих от трех аргументов - входных аналоговых сигналов.

Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано для построения функциональных узлов аналоговых вычислительных машин, средств автоматического регулирования и управления, аналоговых процессоров и др.

Изобретение относится к области средств информационного обеспечения испытаний и исследований летательных аппаратов (ЛА) и их систем и может быть использовано для контроля и управления ходом испытательного (исследовательского) полета воздушных судов (ВС).

Изобретение относится к автоматике и вычислительной технике и может быть использовано для прогнозирования стационарных и нестационарных случайных процессов, повышения качества и точности управления в цифровых системах контроля и наведения различных объектов.

Изобретение относится к области аналоговой вычислительной техники и может использоваться в системах управления при автоматизации технологических процессов. .

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления и др. .

Изобретение относится к вычислительной технике, а именно к силовой преобразовательной технике, и может использоваться в регуляторах температуры с автоматическим резервированием каналом управления.

Изобретение относится к частотно-широтно-импульсным преобразователям аналоговых сигналов. .

Изобретение относится к области радиотехники и связи и может быть использовано в структуре радиоприемных устройств ВЧ- и СВЧ-диапазонов. .

Изобретение относится к области радиотехники и связи и может быть использовано в структуре радиоприемных устройств ВЧ и СВЧ диапазонов. .

Изобретение относится к цифровому прогнозирующему и дифференцирующему устройству. Технический результат заключается в упрощении аппаратной реализации и расширении функциональных возможностей устройства. Прогнозирующее и дифференцирующее устройство содержит блок сглаживания, блок прогноза, первый субблок расчета первой производной (у'n-1) из одного сумматора, второй субблок расчета первой производной (у'n-1) из одного сумматора, третий субблок расчета первой производной (у'n-2) из инвертора и сумматора, при этом на вход первого слагаемого сумматора третьего субблока расчета первой производной через блок инверторов заведен информационный выход первого субблока расчета первой производной, а на вход второго слагаемого сумматора третьего субблока заведен информационный выход второго субблока расчета первой производной, причем со сдвигом входных шин слагаемого на один разряд в сторону старших разрядов. 5 ил.
Наверх