Способ дискретного задания фазового сдвига между двумя монохроматическими гармоническими изначально синхронными сигналами, и устройство для его осуществления



Способ дискретного задания фазового сдвига между двумя монохроматическими гармоническими изначально синхронными сигналами, и устройство для его осуществления

 


Владельцы патента RU 2534929:

Закрытое акционерное общество "Научно-производственная компания "Мера" (ЗАО НПК "МЕРА") (RU)

Изобретение относится к способам фазовых измерений электрических сигналов и может быть использовано для аттестации и поверки фазометров, компараторов фазы в диапазоне частот. Достигаемый технический результат - расширение диапазона рабочих частот, повышение точности задания угла фазового сдвига и уменьшение дискретности его воспроизведения. Способ дискретного задания фазового сдвига между двумя монохроматическими гармоническими, изначально синхронными сигналами основан на линейной зависимости текущей фазы периодического сигнала от времени, получаемого в результате сдвига частоты сигнала, при этом манипуляции с частотой производятся непосредственно при цифровом синтезе сдвигаемого по частоте сигнала, а величина сдвига частоты сдвигаемого сигнала и длительность интервала времени, на которое он производится, могут меняться и контролируются. Устройство содержит блок опорных частот, формирователь стробов, центральный процессор, два идентичных канала, выполненных на основе вычислительного синтезатора. 2 н. и 7 з.п. ф-лы, 1 ил.

 

Изобретение относится к способам фазовых измерений электрических гармонических сигналов и может быть использовано для аттестации и поверки фазометров, компараторов фазы в диапазоне частот от 1 мкГц до 100 МГц и фазовых сдвигов от 0 до 360 град и более с минимальной дискретностью воспроизведения не более 0,0001 град.

Известен [1] способ сдвига фазы первого периодического колебания к одному значению, выбранному из как минимум нескольких различных дискретных значений, включающий в себя привнесение задержки на периодическое колебание, время которой определяется выбранным дискретным значением, с получением другого периодического колебания, которое сдвинуто по фазе относительно первого периодического колебания так, что при изменении выбранного значения изменяется привносимая задержка, отличающийся тем, что выбранное дискретное значение повторно устанавливается на начальное значение в ответ на первое периодическое колебание, которое сдвигается указанной задержкой на целое число, кратное примерно одному циклу первого периодического колебания.

Недостатками этого способа являются необходимость учета значения частоты сдвигаемого сигнала, относительная сложность реализации, невысокая точность задания угла фазового сдвига, низкое быстродействие.

Наиболее близким к изобретению по сущности является способ дискретного задания фазового сдвига [2], основанный на линейной зависимости текущей фазы от времени, получаемой в результате преобразования частоты сигналов, которое осуществляют после частотной манипуляции одного из сигналов в моменты совпадения синфазных переходов через уровень манипулируемого и сдвинутого по частоте сигналов, а значение угла фазового сдвига определяют как произведение частотного сдвига на интервал времени, равный суммарному времени посылок манипуляций, деленному на коэффициент деления частоты.

Недостатком этого способа является невысокая точность задания угла фазового сдвига и относительно большая дискретность его воспроизведения. Кроме того, необходимо отметить относительную сложность реализации этого способа. В частности, использование аналоговых цепей в устройстве, реализующем способ, приводит к отсутствию повторяемости параметров при изготовлении и эксплуатации (без применения дополнительных настройки и регулировки), низкому выходу годной продукции и т.п.

Цель изобретения - расширение диапазона рабочих частот, повышение точности задания угла фазового сдвига и уменьшение дискретности его воспроизведения.

На фиг.1 изображена структурная схема устройства.

Устройство для задания фазового сдвига содержит опорный генератор 1, блок опорных частот 2, два идентичных цифровых вычислительных синтезатора 3.1 и 3.2, каждый из которых состоит из последовательно соединенных: аккумулятора фазы 4; преобразователя фаза-амплитуда 5; цифроаналогового преобразователя 6 и фильтра нижних частот 7, формирователя стробов 8 и центрального процессора 9. Цифровые вычислительные синтезаторы 3 содержат также некоторое количество памяти (на Фиг.1 не показано), служащей для хранения параметров синтезируемого сигнала, таких как "приращения фазы", "начальная фаза" и др. Выходы фильтров нижних частот 7 являются выходами 3а и 3б каждого из цифрового вычислительного синтезатора 3 и устройства для задания фазового сдвига в целом. Выход опорного генератора 1 соединен с входом блока опорных частот 2. Выход блока опорных частот 2 соединен с входами "синхроимпульс" устройств непосредственного цифрового синтеза частоты 3, а именно входами "синхроимпульс" аккумуляторов фазы 4 и цифроаналоговых преобразователей 6, и входом "синхроимпульс" формирователя стробов 8. Работой устройства управляет центральный процессор 9, с выходов которого подаются соответствующие управляющие слова в виде битов на входы регистра "приращения фазы" и регистра "задания начальной фазы" аккумуляторов фазы 4 цифрового вычислительного синтезатора 3 и на вход "Пуск" формирователя стробов 8. Выходы формирователя стробов 8 соединены с входами "Пуск" аккумуляторов фазы 4 цифрового вычислительного синтезатора 3.

Устройство для задания фазового сдвига работает следующим образом. В процессе формирования устройством для задания фазового сдвига заданного фазового сдвига между двумя монохроматическими гармоническими сигналами частота сигнала, синтезируемого цифровым вычислительным синтезатором 3.1, не изменяется, а частота сигнала, синтезируемого цифровым вычислительным синтезатором 3.2, изменяется. Для определенности будем цифровой вычислительный синтезатор 3.1 называть опорным, а цифровой вычислительный синтезатор 3.2 - ведомым.

Сигнал опорного генератора 1 с частотой, например, f0=10 МГц поступает на блок опорных частот 2, где он преобразуется в последовательность синхроимпульсов частотой, например, f1=300 МГц. Сигнал f1 подается на один из входов формирователя стробов 8, а на другой вход формирователя стробов 8 с центрального процессора 9 подаются, последовательно во времени, три импульса А, Б и В длительностью, например, 1,5 нс. Передний фронт первого импульса соответствует команде "Пуск", второго - команде на начало, а третьего - команде на окончание манипуляций с частотой. Формирователь стробов 8 имеет два выхода I и II, первый из которых соединен с входом аккумулятора фазы 4 первого из цифровых вычислительных синтезаторов 3, а второй - с входом аккумулятора фазы 4 второго из цифровых вычислительных синтезаторов 3. При совпадении во времени с фронтом первого из синхроимпульсов с импульсом А формирователь стробов 8 генерирует на каждом из двух своих выходов I и II одиночные импульсы, которые подаются на входы аккумуляторов фазы 4 каждого из цифровых вычислительных синтезаторов 3. Для импульсов Б и В формирователь стробов 8 генерирует выходной импульс только на выходе I, т.е. на выходе, который соединен с входом аккумулятора фазы 4 цифрового вычислительного синтезатора 3 сдвигаемого по частоте сигнала. Генерирование выходных импульсов формирователя стробов 8 в этих случаях происходит также при совпадении во времени фронта первого из синхроимпульсов с импульсом Б и импульсом В. Выходные импульсы формирователя стробов 8 имеют и длительность, например, 1,5 нс. Импульсы с формирователя стробов 8 дают команду на запись установочных параметров по регистру "приращения фазы" и регистру "задания начальной фазы" аккумуляторов фазы 4 цифровых вычислительных синтезаторов 3.

В каждом такте опорной частоты f1 аккумулятор фазы 4 увеличивает свое значение R на величину M - кода "приращения фазы", записанную в ячейку памяти аккумулятора фазы 4: Ri=Ri-1+M. В результате, значение аккумулятора фазы 4 линейно увеличивается со временем. Аккумулятор фазы 4 работает с периодическими переполнениями, обеспечивая арифметику по модулю 2N, где N - разрядность аккумулятора фазы 4 по входу регистра "приращения фазы". Частота переполнения аккумулятора фазы 4 равна частоте сигнала на выходе цифрового вычислительного синтезатора 3 - F. Она определяется формулой:

F=М f1/2N [Гц].

Минимальный шаг возможной перестройки F - частоты сигнала на выходах 3а и 3б цифровых вычислительных синтезаторов 3 - зависит не от значения F, а от разрядности цифрового вычислительного синтезатора 3, по входу регистра "приращения фазы" и от тактовой частоты f1. Минимальный шаг возможной перестройки частоты сигнала равен δF=f1/2N. Например, если разрядность цифрового вычислительного синтезатора 3 (по входу регистра "приращения фазы") равна 48 бит, а тактовая частота f1=300 МГц, то частотное разрешение δF будет порядка 1,0685∙10-6 Гц.

Минимальный шаг перестройки частоты сигнала на выходах За и 36 цифровых вычислительных синтезаторов 3 определяет нижнюю границу диапазона рабочих частот устройства для задания фазового сдвига.

Максимально возможное значение рабочей частоты устройства для задания фазового сдвига зависит от f1 - частоты опорных синхроимпульсов подаваемых с выхода блока опорных частот 2 на входы "синхроимпульс" цифровых вычислительных синтезаторов 3. Например, при f1=300 МГц верхнее, граничное значение рабочей частоты устройства для задания фазового сдвиг будет порядка 100 МГц.

В исходном состоянии - до подачи команды "Пуск", код "приращение фазы" - M и код "начальной фазы" K в аккумуляторах фазы 4 обоих цифровых вычислительных синтезаторов 3 равны нулю (M=K=0).

При подаче команды "Пуск" на входы обоих цифровых вычислительных синтезаторов 3 поступают: 1) импульс A - с выходов I и II формирователя стробов 8; 2) одно управляющее слово в виде битов на входы регистра "приращения фазы" и другое управляющее слово в виде битов на входы регистра "задания начальной фазы" - с центрального процессора 9. В аккумуляторах фазы 4 обоих цифровых вычислительных синтезаторов 3 устанавливается одинаковое значение кода "приращения фазы" - M=M0, равное наибольшему целому числа 2NF0/f1, и одинаковый код "начальной фазы" K=K0. Здесь F0 - значение задаваемой частоты сигналов на выходах 3а и 3б устройства для задания фазового сдвига. Значение K0 может быть произвольным. В частном случае, принятом в дальнейшем по умолчанию, K0=0.

При подаче команды "на начало манипуляций с частотой" на входы аккумулятора фазы 4 ведомого цифрового вычислительного синтезатора 3.2 поступают: 1) импульс Б - с выхода I формирователя стробов 8; 2) новое управляющее слово в виде битов на входы регистра "приращения фазы" - с центрального процессора 9. В аккумуляторе фазы 4 цифрового вычислительного синтезатора 3.2, сдвигаемого по частоте сигнала, устанавливается новое значение кода "приращения фазы" - M=M1, равное наибольшему целому числа 2NF1/F1, где F1 - новое значение частоты сигнала на выходе 3б устройства для задания фазового сдвига. Значение K0 (в обоих цифровых вычислительных синтезаторах 3) и значение кода "приращения фазы" - M (в опорном цифровом вычислительном синтезаторе 3.1) не изменяются.

При подаче команды "на окончание манипуляций с частотой" на входы ведомого цифрового вычислительного синтезатора 3.2 поступают: 1) импульс В - с выхода I формирователя стробов 8; 2) новое управляющее слово в виде битов на входы регистра "приращения фазы" - с центрального процессора 9. В аккумуляторе фазы 4 цифрового вычислительного синтезатора 3, сдвигаемого по частоте сигнала, устанавливается код "приращения фазы" - М=M0. Значение K0 (в обоих цифровых вычислительных синтезаторах 3) и значение кода "приращения фазы" - M (в опорном цифровом вычислительном синтезаторе 3.1) не изменяются.

Вычисленное аккумулятором фазы 4 в каждом такте значение фазы преобразуется в каждом такте преобразователем фаза-амплитуда 5 в значение амплитуды по закону sin(xi), где x i = 2 π 2 i R / 2 N [ р а д ] = 360 2 i R / 2 N - нормированное значение фазы. В принципе, данное преобразование "фаза-амплитуда" может быть произвольным и зависит от приложения. Результат вычисления в виде цифрового сигнала подается на вход цифроаналогового преобразователя 6. Работа цифро-аналогового преобразователя 6 тактируется синхроимпульсами частотой f1. На выходе цифроаналогового преобразователя 6 формируется сложный сигнал, состоящий из «ступенек». Этот сигнал фильтруется аналоговым фильтром нижних частот 7, и на его выходе, являющимся выходом цифрового вычислительного синтезатора 3, получается синусоидальный сигнал.

Возможен еще один режим работы устройства для задания фазового сдвига, позволяющий уменьшить время установки требуемого фазового сдвига. Для реализации этого режима (до манипуляции с частотой) на вход формирователя стробов 8 с центрального процессора 9 подается команда "установка фазы" - дополнительный импульс длительностью, например, 1,5 нс, а на вход регистра «задания начальной фазы» аккумулятора фазы 4 цифрового вычислительного синтезатора 3.2 - новое управляющее слово в виде битов. В аккумуляторе фазы 4 цифрового вычислительного синтезатора 3.2 устанавливается новое значение кода "начальной фазы" K=K1 Значение кода "приращения фазы" - M (в обоих цифровых вычислительных синтезаторах 3) и значение K0 (в опорном цифровом вычислительном синтезаторе 3.1) не изменяются. В результате на выходах устройства для задания фазового сдвига формируется сдвиг фаз между двумя монохроматическими гармоническими сигналами с фиксированной частотой, пропорциональный разности начальных фаз по опорному и изменяемому каналам: δ Ф = 2 π ( 2 1 К 2 0 К ) / 2 1 N [ р а д ] = 360 ( 2 1 K 2 0 K ) / 2 1 N [ г р а д ] , где N1 - разрядности цифрового вычислительного синтезатора 3, по входу регистра "задания начальной фазы".

При всех манипуляциях с частотой и фазой выходных сигналов устройства для задания фазового сдвига значение f1 - частоты опорных синхроимпульсов, подаваемых с выхода блока опорных частот 2 на входы "синхроимпульс" цифровых вычислительных синтезаторов 3 и вход "синхроимпульс" формирователя стробов 8, остается неизменным.

Сущность предлагаемого способа поясняется следующим образом.

В исходном состоянии - до подачи команды "Пуск", код "приращение фазы" - M и код "начальной фазы" K в аккумуляторах фазы 4 обоих цифровых вычислительных синтезаторов 3 равны нулю (M=K=0). Следовательно, на выходах устройства для задания фазового сдвига будут сигналы постоянной (не зависящие от времени) амплитуды. При полной идентичности цифровых вычислительных синтезаторов 3.1 и 3.2 амплитуды этих сигналов должны быть одинаковы.

При подаче команды "Пуск" в аккумуляторах фазы 4 обоих цифровых вычислительных синтезаторов 3 одновременно устанавливается одинаковое значение кода "приращения фазы" - М=M0, равное наибольшему целому числа 2NF0/f1, и одинаковый код "начальной фазы" К=K0. Здесь F0 - значение задаваемой частоты сигналов на выходах 3а и 3б устройства для задания фазового сдвига. Значение K0 может быть произвольным. Момент времени прихода первого синхроимпульса на аккумуляторах фазы 4 после установки кода "приращения фазы" и одинакового кода "начальной фазы" примем за начало отсчета (t=0, t - время). На выходе 3а устройства для задания фазового сдвига при t>0 будет синусоидальный сигнал с частотой F01=f1M0/2N и текущей фазой Ф1=2πF01t+Ф01, где Ф01 - начальная фаза, определяемая кодом "начальной фазы" К=K0 (при К0=0-Ф01=0).

На выходе 3б устройства для задания фазового сдвига при t>0 будет синусоидальный сигнал с частотой F02=f1M0/2N и текущей фазой Ф2=2πF02t+Ф02, где Ф02 - начальная фаза, определяемая кодом "начальной фазы" К=K0. Поскольку значения кодов "приращения фазы" и значения кодов "начальной фазы" в аккумуляторах фазы 4 обоих цифровых вычислительных синтезаторов 3.1 и 3.2 одинаковы, и они установлены одновременно, то F01=F02=F0 и Ф01020. Следовательно, фазовый сдвиг между сигналами на выходах 3а и 3б устройства для задания фазового сдвига равен δФ=Ф12=2πF01t+Ф01-2πF02t-Ф02=0. Иными словами, сигналы синфазные.

При подаче команды "на начало манипуляций с частотой" в аккумуляторе фазы 4 ведомого цифрового вычислительного синтезатора 3.2 устанавливается новое значение кода "приращения фазы" - M=M1, равное наибольшему целому числа 2NF1/f1, где F1 - новое значение частоты сигнала на выходе 3б устройства для задания фазового сдвига. Значение K0 (в обоих цифровых вычислительных синтезаторах 3) и значение кода "приращения фазы" - M (в опорном цифровом вычислительном синтезаторе 3.1) не изменяются. Момент времени прихода первого синхроимпульса на аккумулятор фазы 4 после установки нового кода "приращения фазы" обозначим t1. На выходе 3а устройства для задания фазового сдвига при t>t1 будет синусоидальный сигнал с той же частотой F0, что и при 0<t<t1 и текущей фазой Ф1=2πF0t+Ф0. На выходе 3б устройства для задания фазового сдвига при t>t1 будет синусоидальный сигнал с частотой F1=f1M1/2N≠F0 и текущей фазой Ф2=2πF0t1+F1(t-t1)+Ф0. Следовательно, фазовый сдвиг между сигналами на выходах 3а и 3б устройства для задания фазового сдвига равен δФ=Ф12=2π=(F0-F1)(t-t1). При увеличении времени величина фазового сдвига прямо пропорционально возрастает с коэффициентом пропорциональности, равным разности между предыдущим и новым значениями частоты.

При подаче команды "на окончание манипуляций с частотой" в аккумуляторе фазы 4 ведомого цифрового вычислительного синтезатора 3.2 устанавливается новое значение кода "приращения фазы", равное предыдущему его значению - М=M0. Значение K0 (в обоих цифровых вычислительных синтезаторах 3) и значение кода "приращения фазы" - M (в опорном цифровом вычислительном синтезаторе 3.1) не изменяются. Момент времени прихода первого синхроимпульса на аккумулятор фазы 4 после установки нового кода "приращения фазы" обозначим t2. Частота синусоидального сигнала на выходе 3а устройства для задания фазового сдвига при t>t2 не изменится. Его текущая фаза будет определяться соотношением Ф1=2πF0t+Ф0. Частота синусоидального сигнала на выходе 3б устройства для задания фазового сдвига при t>t2 изменится и станет равной F0. Текущая фаза этого сигнала определяется соотношением Ф2=2π(F0t1+F1(t2-t1)+F1(t-t2))+Ф0. Следовательно, фазовый сдвиг между сигналами на выходах 3а и 3б устройства для задания фазового сдвига равен δФ=Ф12=2π(F0-F1)(t2-t1)=2π(F0-F1)Δt=2πΔFΔt. Величина фазового сдвига постоянна, не зависит от частоты несущего сигнала F0 и определяется произведением вариации частоты на время ее манипуляции.

Минимальная величина фазового сдвига определяется минимально возможным шагом перестройки частоты сигнала на выходах 3а и 3б цифровых вычислительных синтезаторов 3 и минимально возможным контролируемым временным промежутком, в течение которого происходит манипуляция с частотой. Например, при частотном разрешении δF порядка 1,0685.10-6 Гц (разрядность цифрового вычислительного синтезатора 3 по входу регистра "приращения фазы" 48 бит, тактовая частота f1=300 МГц) и дискретности времени манипуляции порядка 35 нс (временной интервал с десятью синхроимпульсами) получим δФмин≈2,35.10-13 рад или 1,35.10-11 град, а при дискретности времени манипуляции порядка 0,001 с (временной интервал примерно с 300000 синхроимпульсами) - δФмин≈6,70.10-9 рад или 3,84.10-7 град.

Максимальная величина фазового сдвига формально ничем не ограничена, т.к. формально неограниченно время манипуляции с частотой.

Погрешность установки фазового сдвига в предлагаемом способе может быть рассчитана по формуле: DФ=2πδFDt [рад]=360δFDt [град], где Dt - погрешность отсчета временного интервала Δt. Эта погрешность может быть уменьшена до величины порядка 5.10-6 с. Следовательно, при частотном разрешении δF порядка 1,0685.10 Гц абсолютная погрешность задания фазы будет порядка DФ≈3.10-13 [рад]=1,8.10-11 [град].

Сущность предлагаемых способов по п.2-7 формулы поясним примерами для конкретной ситуации: задаваемый фазовый сдвиг - δФ0=10°≈0,1745329251 [рад] (числовое значение задаваемого и получаемого фазового сдвига будем приводить с точностью до десятого знака после запятой); частотное разрешение - δF=1,0685.10-6 Гц; дискретность отсчета времени - δt=1 мс=1,0.10-3 с. Обозначим через δФ1=2πΔFΔt - устанавливаемый фазовый сдвиг; ΔФ=|δФ1-δФ0| - погрешность установки фазового сдвига; ΔФmin=|δФ1-δФ0-2πs|; m - коэффициент кратности устанавливаемого сдвига частоты ΔF к частотному разрешению δF: ΔF=mδF; 1 - коэффициент кратности устанавливаемого времени манипуляции частотой Δt к дискретности отсчета времени δt: Δt=lδt; s - коэффициент кратности устанавливаемого фазового сдвига δФ1 к 2π: s=[δФ1/2π]. Здесь [x] - целая часть числа x.

По п.2 формулы при m=5 получаем l=[δФ0/(2πmδFδt)]=5212499, δФ1=2πΔFΔt=2πmδFlδt=0,1745329396 [рад], ΔФ=|δФ1-δФ0|=1,44.10-8 [рад] и Δt≈5212,5 с.

По п.3 формулы при l=1000 получаем m=[δФ0/(2πmδFδt)]=26062, δФ1=2πΔFΔt=2πmδFlδt=0,1745295912 [рад], ΔФ=|δФ1-δФ0|=3,33.10-6 [рад] и Δt≈1 с.

По п.4 формулы: минимум разности величины требуемого фазового сдвига и величины получаемого фазового сдвига может реализовываться, например, при m=77 и l=338474 и при m=913 и l=28546. В первом случае Δt≈338,5 с, а во втором - Δt≈28,5 с. Величины устанавливаемого фазового сдвига и погрешность установки фазового сдвига в обоих случаях одинакова - δФ1=0,17453292624 [рад] и ΔФ=1,05.10-9 [рад].

По п.5 формулы: при m=5 получаем, что один из возможных минимумов ΔФmin реализуется при s=14 и l=2632312283. В этом случае δФ1=0,1745329184 [рад], ΔФ=6,75.10-9 [рад] и Δt≈2632312 с.

По п.6 формулы: при l=1000 получаем, что один из возможных минимумов ΔФmin реализуется при s=14 и m=13161561. В этом случае δФ1=0,1745301728 [рад], ΔФ=2,75.10-6 [рад] и Δt≈1 с.

По п.7 формулы: один из возможных минимумов ΔФmin реализуется при s=14. Тогда, например, при m=77 и l=170929369 и при m=13161561411 и l=28546. В первом случае Δt≈170929,4 с, δФ1=0,1745324229 [рад] и ΔФ=5,02.10-7 [рад]. Во втором - Δt≈0,001 c, δФ1=0,1745329251 [рад] и ΔФ=5,04.10-11 [рад].

Погрешность установки фазового сдвига по п.2-7 формулы может быть рассчитана так же, как и по п.1 формулы.

Сущность предлагаемого способа по п.8 формулы поясняется следующим образом.

При подаче команды "установка фазы" в аккумуляторе фазы 4 ведомого цифрового вычислительного синтезатора 3.2 устанавливается новое значение кода "начальной фазы" К=K1. Значение кода "приращения фазы" - M в обоих цифровых вычислительных синтезаторах 3 и значение кода "начальной фазы" - K в опорном цифровом вычислительном синтезаторе 3.1 не изменяются. Момент времени прихода первого синхроимпульса на аккумулятор фазы 4 после установки нового кода "начальной фазы" обозначим t1. На выходе 3а устройства для задания фазового сдвига при t>t1 будет синусоидальный сигнал с той же частотой F0, что и при 0<t<tj и текущей фазой Ф1=2πF0t+Ф01, где Ф01 - начальная фаза, определяемая кодом "начальной фазы" К=K0 (при K0=0-Ф01=0). На выходе 3б устройства для задания фазового сдвига при t>t1 будет синусоидальный сигнал с частотой F0 и текущей фазой Ф2=2πF0t+Ф02, где Ф02 - начальная фаза, определяемая кодом "начальной фазы" - К=K1. Следовательно, фазовый сдвиг между сигналами на выходах 3а и 3б устройства для задания фазового сдвига равен δФ=Ф12=2πF0t+Ф01-2πF0t-Ф020102. При увеличении времени величина фазового сдвига не изменяется.

Минимальный шаг возможной перестройки δφ начальной фазы сигналов на выходах 3а и 3б цифровых вычислительных синтезаторов 3 зависит от N1 - разрядности цифрового вычислительного синтезатора 3, по входу регистра "задания начальной фазы" и не зависит от тактовой частоты f1. Минимальный шаг возможной перестройки начальной фазы сигнала равен δ ϕ = 2 π / 2 1 N [ р а д ] = 360 / 2 1 N [ г р а д ] . Такое же значение имеет потенциально возможное минимальное фазовое разрешение δφ при манипуляциях с частотой. В этом смысле эти два способа задания фазового сдвига (манипуляции начальной фазой и манипуляции частотой) равнозначны. Однако реально существующие цифровые вычислительные синтезаторы имеют по входу регистра "задания начальной фазы" значительно меньшую разрядность, чем по входу регистра "приращения фазы". Например, для одного из современных цифровых вычислительных синтезаторов AD9852 разрядность по входу регистра "задания начальной фазы" равна 14 бит, а разрядность по входу регистра "приращения фазы" - 48 бит. Следовательно, при манипуляции начальной фазой максимально возможное фазовое разрешение δφ будет порядка 3,835.10-4 рад≈0,022 град, а при манипуляциях с частотой с дискретностью по времени порядка 0,001 с максимально возможное фазовое разрешение δФмин будет порядка 6,70.10-9 рад или 3,84.10-7 град.

Погрешность установки фазового сдвига по п.9 формулы может быть рассчитана так же, как и по п.1 формулы.

Предлагаемый способ по сравнению с известным, позволяет уменьшить погрешность и дискрет сдвига фаз за счет манипуляций с частотой непосредственно при цифровом синтезе сигналов, которую осуществляют соответствующим изменением управляющего слова в виде битов на входе регистра "приращения фазы" цифрового вычислительного синтезатора на время манипуляции частотой. Такой способ позволяет обеспечить постоянство абсолютной погрешности, ее независимости от величины задаваемого фазового сдвига и частоты сигналов.

Источники информации

1. Патент РФ №2141165, кл. H03L 7/081, H03H 7/20, 1999.

2. Авторское свидетельство СССР №1337818, кл. G01R 25/04, 1987.

1. Способ дискретного задания фазового сдвига между двумя монохроматическими гармоническими изначально синхронными сигналами, формируемыми непосредственным цифровым синтезом, основанный на линейности зависимости текущей фазы периодического сигнала от времени, получаемого в результате сдвига частоты сигнала, отличающийся тем, что с целью расширения диапазона рабочих частот, повышения точности задания угла фазового сдвига и уменьшения дискретности его воспроизведения манипуляции с частотой производятся непосредственно при цифровом синтезе сдвигаемого по частоте сигнала, которую осуществляют соответствующим изменением управляющего слова в виде битов на входе регистра "приращения фазы" цифрового вычислительного синтезатора на время манипуляции частотой, величина сдвига частоты сдвигаемого сигнала и длительность интервала времени, на которое он производится, могут меняться и контролируются, а значение фазового сдвига определяется как произведение величины сдвига частоты и длительности интервала времени.

2. Способ по п.1, отличающийся тем, что величина сдвига частоты сдвигаемого сигнала выбирается кратной частотному разрешению цифрового вычислительного синтезатора, а длительность интервала времени, за которое производится манипуляция с частотой, определяется как отношение требуемой величины фазового сдвига к величине сдвига частоты с округлением до ближайшей, кратной разрешению отсчета времени величины.

3. Способ по п.1, отличающийся тем, что длительность интервала времени, за которое производится манипуляция с частотой, выбирается кратной разрешению отсчета времени, а величина сдвига частоты сдвигаемого сигнала определяется как отношение величины требуемого фазового сдвига к длительности интервала времени, за которое производится манипуляция с частотой с округлением до ближайшей, кратной частотному разрешению цифрового вычислительного синтезатора величины.

4. Способ по п.1, отличающийся тем, что величина сдвига частоты сдвигаемого сигнала и длительность интервала времени, за которое производится манипуляция с частотой, выбираются из условия минимума разности величины требуемого фазового сдвига и величины получаемого фазового сдвига, обусловленного конечным частотным разрешением цифрового вычислительного синтезатора и конечным разрешением отсчета времени с округлением до величин ближайших кратным частотному разрешению цифрового вычислительного синтезатора и разрешению отсчета времени, соответственно.

5. Способ по п.1, отличающийся тем, что величина сдвига частоты сдвигаемого сигнала выбирается кратной частотному разрешению цифрового вычислительного синтезатора, а длительность интервала времени, за которое производится манипуляция с частотой, определяется из условия минимума абсолютной величины разности требуемого фазового сдвига и разности величины получаемого фазового сдвига, обусловленного конечным разрешением отсчета времени, и произведения числа 2π на целую часть величины получаемого фазового сдвига, обусловленного конечным разрешением отсчета времени, к числу 2π.

6. Способ по п.1, отличающийся тем, что длительность интервала времени, за которое производится манипуляция с частотой, выбирается кратной разрешению отсчета времени, а величина сдвига частоты сдвигаемого сигнала определяется из условия минимума абсолютной величины разности требуемого фазового сдвига и разности величины получаемого фазового сдвига, обусловленного конечным частотным разрешением цифрового вычислительного синтезатора, и произведения числа 2π на целую часть величины получаемого фазового сдвига, обусловленного конечным частотным разрешением цифрового вычислительного синтезатора, к числу 2π.

7. Способ по п.1, отличающийся тем, что величина сдвига частоты сдвигаемого сигнала и длительность интервала времени, за которое производится манипуляция с частотой, выбираются из условия минимума абсолютной величины разности требуемого фазового сдвига и разности величины получаемого фазового сдвига, обусловленного конечным частотным разрешением цифрового вычислительного синтезатора и конечным разрешением отсчета времени, и произведения числа 2π на целую часть отношения величины получаемого фазового сдвига, обусловленного конечным частотным разрешением цифрового вычислительного синтезатора и конечным разрешением отсчета времени, к числу 2π.

8. Способ по одному из пп.1-8, отличающийся тем, что с целью уменьшения времени установки требуемого фазового сдвига до манипуляции с частотой, на вход регистра «задания начальной фазы» цифрового вычислительного синтезатора подается управляющее слово в виде битов, соответствующее значению фазового сдвига, максимально близкому значению задаваемого фазового сдвига.

9. Устройство для дискретного задания фазового сдвига между двумя монохроматическими гармоническими сигналами, содержащее последовательно соединенные: опорный генератор; блок опорных частот, подключенный к двум идентичным каналам, отличающееся тем, что с целью повышения точности задания угла фазового сдвига и уменьшения дискретности его воспроизведения, в него введены формирователь стробов и центральный процессор, а каждый из идентичных каналов выполнен на основе цифрового вычислительного синтезатора, состоящего из последовательно соединенных: аккумулятора фазы; преобразователя фаза-амплитуда; цифроаналогового преобразователя и фильтра нижних частот, при этом выход блока опорных частот подключен к одному из входов формирователя стробов, к другому входу формирователя стробов подключен один из выходов центрального процессора, другие выходы центрального процессора подключены к входам регистра "приращения фазы" и регистра "задания начальной фазы" аккумуляторов фазы цифровых вычислительных синтезаторов, выходы формирователя стробов подключены к входам "Пуск" аккумуляторов фазы цифровых вычислительных синтезаторов.



 

Наверх