Псевдодифференциальный каскодный выходной буфер

Изобретение относится к области коммутационных сред для вычислительных систем и может быть использовано как выходной буферный каскад передатчика в высокоскоростных мультиканальных интерфейсах. Техническим результатом является уменьшение дрожания выходного сигнала и увеличение диапазона дифференциального размаха выходного напряжения путем обеспечения возможности передачи высокоскоростного потока данных. Устройство содержит основной управляемый источник стабильного тока, формирователь основного опорного напряжения, пару основных источников тока, пару основных ключей, дублер основного ключа, пару терминирующих резисторов, пару дифференциальных катушек, вспомогательный источник тока, пару вспомогательных ключей, дублер вспомогательного источника тока, дублер вспомогательного ключа, вспомогательный управляемый источник стабильного тока и формирователь вспомогательного опорного напряжения. 1 ил.

 

Изобретение относится к области коммутационных сред для вычислительных систем и может быть использовано как выходной буферный каскад передатчика в высокоскоростных мультиканальных интерфейсах.

Известен выходной буфер, включающий в себя общий источник тока, дифференциальную пару ключей, терминирующие резисторы (US, Заявка №007446576 В2, кл. Н01Н 73/36, опублик. 2008).

Недостаток описанного буфера связан с эффектом уменьшения размаха дифференциального напряжения выходного сигнала и увеличения потерь на отражение от величины высокого уровня входного сигнала.

Наиболее близким по технической сути и достигаемому результату является псевдодифференциальный каскодный выходной буфер, состоящий из основного управляемого источника стабильного тока, формирователя основного опорного напряжения, пары основных источников тока, пары основных ключей, дублера основного ключа, пары терминирующих резисторов и пары дифференциальных катушек (US, Патент №2013/0002311, кл. Н01Н 73/36, опублик. 2013).

Недостатками описанного буфера являются: во-первых, он провоцирует дополнительное дрожание выходного сигнала, вызванное увеличением частотно-зависимого характера и деградацией таких параметров, как время разбежки между прямым и инверсным сигналом, дисбаланс фронта и среза, во-вторых, буфер неспособен формировать выходное напряжение с большим дифференциальным размахом.

Задачей данного изобретения является обеспечение работы устройства для передачи высокоскоростного потока данных.

Указанная задача решается тем, что псевдодифференциальный каскодный выходной буфер, состоящий из основного управляемого источника стабильного тока, формирователя основного опорного напряжения, пары основных источников тока, пары основных ключей, дублера основного ключа, пары терминирующих резисторов и пары дифференциальных катушек, согласно изобретению дополнительно снабжен вспомогательным источником тока и парой вспомогательных ключей, связанных с парой основных источников тока и парой основных ключей, и содержит дублер вспомогательного источника тока и дублер вспомогательного ключа, связанные с формирователем основного опорного напряжения и дублером основного ключа, при этом каскодный выходной буфер содержит вспомогательный управляемый источник стабильного тока и формирователь вспомогательного опорного напряжения, связанные с вспомогательным источником тока и дублером вспомогательного источника тока.

Технический результат от использования данного изобретения состоит в уменьшении дрожания выходного сигнала и увеличении диапазона дифференциального размаха выходного напряжения путем обеспечения возможности передачи высокоскоростного потока данных.

Изобретение поясняется чертежом, где на фиг.1 изображена принципиальная схема псевдодифференциального каскодного выходного буфера.

Буфер состоит из формирователя основного опорного напряжения на транзисторе 1, основного источника тока на транзисторе 2, основного источника тока на транзисторе 3, дублера основного ключа на транзисторе 4, дублера вспомогательного ключа на транзисторе 5, основного ключа на транзисторе 6, вспомогательного ключа на транзисторе 7, вспомогательного ключа на транзисторе 8, основного ключа на транзисторе 9, формирователя вспомогательного опорного напряжения на транзисторе 10, дублера вспомогательного источника тока на транзисторе 11, вспомогательного источника тока на транзисторе 12, терминирующего резистора с переменным сопротивлением 13, терминирующего резистора с переменным сопротивлением 14, дифференциальной катушки 15, дифференциальной катушки 16, основного управляемого источника стабильного тока 17, вспомогательного управляемого источника стабильного тока 18, источника питания 19, источника питания 20.

Выходной буфер работает следующим образом. Основной управляемый источник стабильного тока 17 подключен к источнику питания 19, формируя стабильный опорный ток. Формирователь основного опорного напряжения 1 преобразует стабильный опорный ток в основное опорное напряжение Uсм1. Напряжение Uсм1 подается на затворы основного источника тока на транзисторе 2 и основного источника тока на транзисторе 3, формируя основной ток, величина которого в обоих плечах буфера одинакова. Исток основного источника тока на транзисторе 2 последовательно соединен с основным ключом на транзисторе 6, формируя каскод. Исток основного источника тока на транзисторе 3 последовательно соединен с основным ключом на транзисторе 9, формируя каскод. Основной ключ на транзисторе 9 работает инверсно относительно основного ключа на транзисторе 6. Если входной сигнал Uвхп открывает основной ключ на транзисторе 6, ток основного источника тока на транзисторе 2 формирует падение напряжения на терминирующем резисторе с переменным сопротивлением 13, уменьшая потенциал на выходе Uвыхм. В то же самое время входной сигнал Uвхм закрывает основной ключ на транзисторе 9, ток основного источника тока на транзисторе 3 отсутствует, падения напряжения на терминирующем резисторе с переменным сопротивлением 14 нет, потенциал на UВЫХП подтягивается к источнику питания 19.

В процессе ухода в отсечку основного ключа на транзисторе 6 или основного ключа на транзисторе 9, в узле U2 или U3, формируется остаточный заряд. Порция этого заряда, оставшаяся к моменту открытия основного ключа на транзисторе 6 или основного ключа на транзисторе 9, зависит от времени отсечки, что увеличивает частотно-зависимый характер работы выходного буфера. Для устранения этого эффекта потенциалы в узле U2 или U3 контролируются вспомогательным источником тока на транзисторе 12. Выбор плеча, в которое будет подаваться вспомогательный ток, осуществляется вспомогательным ключом на транзисторе 7 и вспомогательным ключом на транзисторе 8. Вспомогательный ключ на транзисторе 8 работает инверсно относительно вспомогательного ключа на транзисторе 7.

Таким образом, основной ключ на транзисторе 6 и вспомогательный ключ на транзисторе 7 работают в противофазе основному ключу на транзисторе 9 и вспомогательному ключу на транзисторе 8. Когда на вход Uвхп подается логический ноль, на входе Uвмм логическая единица, основной ключ на транзисторе 6 в отсечке, вспомогательный ключ на транзисторе 8 находится в насыщении, пропуская ток вспомогательного источника тока на транзисторе 12, формируя определенный потенциал в узле U1. Одновременно вспомогательный ключ на транзисторе 7 находится в отсечке, а основной ключ на транзисторе 9 в насыщении, пропуская ток основного источника тока на транзисторе 3. Если входной сигнал Uвхп/Uвмм инвертируется на противоположный, работа осуществляется с точностью до наоборот.

Для того чтобы ток вспомогательного источника тока на транзисторе 12 не приводил к уменьшению дифференциального размаха выходного напряжения, его величина должна быть, по крайней мере, на два порядка меньше, чем величина тока основного источника тока на транзисторе 2 или основного источника тока на транзисторе 3.

Контроль потенциалов в узлах U2 или U3 дает возможность увеличить напряжение источника питания 19, увеличив толстый окисел затворов формирователя основного опорного напряжения на транзисторе 1, основного источника тока на транзисторе 2 и основного источника тока на транзисторе 3, что приведет к увеличению диапазона дифференциального размаха выходного напряжения.

Для формирования вспомогательного источника тока на транзисторе 12 используется вспомогательный управляемый источник стабильного тока 18, подключенный к источнику питания 20. Формирователь вспомогательного опорного напряжения на транзисторе 10 преобразует ток вспомогательного управляемого источника стабильного тока 18 в опорное напряжение Ucм2, которое подается на затвор вспомогательного источника тока на транзисторе 12.

Необходимо уменьшить погрешность отражения тока в токовом зеркале, состоящем из формирователя основного опорного напряжения на транзисторе 1 и основного источника тока на транзисторе 2, выровняв потенциал узла U1 с потенциалом узла U2. А также необходимо уменьшить погрешность отражения тока в токовом зеркале, состоящем из формирователя основного опорного напряжения на транзисторе 1 и основного источника тока на транзисторе 3, выровняв потенциал узла U1 с потенциалом узла U3. Для этого в цепь истока формирователя основного опорного напряжения на транзисторе 1 подключен дублер основного ключа на транзисторе 4 и последовательно соединенный дублер вспомогательного ключа на транзисторе 5 и дублер вспомогательного источника тока на транзисторе 11. Дублер основного ключа на транзисторе 4 эмитирует основной ключ на транзисторе 6 или основной ключ на транзисторе 9. Дублер вспомогательного ключа на транзисторе 5 эмитирует вспомогательный ключ на транзисторе 7 или вспомогательный ключ на транзисторе 8. Дублер вспомогательного источника тока на транзисторе 11 эмитирует вспомогательный источник тока на транзисторе 12. Затворы дублера основного ключа на транзисторе 4 и дублера вспомогательного ключа на транзисторе 5 подключены к источнику питания 20, держа их постоянно в открытом состоянии.

Дифференциальная катушка 15 и дифференциальная катушка 16 необходимы для изоляции выходной емкости стоков основного источника тока на транзисторе 2 и основного источника тока на транзисторе 3, уменьшая потери на отражение.

Таким образом, предложенное изобретение позволяет уменьшить дрожание выходного сигнала за счет уменьшения своего собственного вклада в ухудшение таких характеристик, как время разбежки между прямым и инверсным сигналом, дисбаланс фронта и среза. Также в предложенном изобретении увеличен диапазон дифференциального размаха выходного напряжения.

Псевдодифференциальный каскодный выходной буфер, состоящий из основного управляемого источника стабильного тока, формирователя основного опорного напряжения, пары основных источников тока, пары основных ключей, дублера основного ключа, пары терминирующих резисторов и пары дифференциальных катушек, отличающийся тем, что он дополнительно снабжен вспомогательным источником тока и парой вспомогательных ключей, связанных с парой основных источников тока и парой основных ключей, и содержит дублер вспомогательного источника тока и дублер вспомогательного ключа, связанные с формирователем основного опорного напряжения и дублером основного ключа, при этом каскодный выходной буфер содержит вспомогательный управляемый источник стабильного тока и формирователь вспомогательного опорного напряжения, связанные с вспомогательным источником тока и дублером вспомогательного источника тока.



 

Похожие патенты:

Изобретение относится к интегральным схемам и может быть использовано для высокоскоростных входных приемных устройств. .

Изобретение относится к пересылке данных от микросхемы к микросхеме, которая использует метод токового режима вместо общепринятых методов дифференциальной передачи сигналов режима напряжения.

Изобретение относится к области цифровой и вычислительной техники и может быть использовано при приеме, демодуляции и обработке сигналов с различной структурой по модели сигнала и возможностью быстрой, автоматической настройки на сигнал при повторном выходе на него.

Изобретение относится к цифровой и вычислительной технике и может использоваться при обработке цифровых потоков. .

Изобретение относится к электротехнике и предназначено для использования в логических устройствах на биполярных и комплементарных МДП-транзисторах, его целью является повышение быстродействия преобразователя уровня ЭСЛ-КМОП, которое достигается введением в устройство первого и второго элементов смещения 19, 20 и изменением связей компонентов, позволившим реализовать в устройстве метод форсированного управления активными p- и n-канальными МДП-транзисторами 13 - 116, при котором воздействие на транзисторы осуществляется одновременно по выходам истока и затвора.

Изобретение относится к технике связи и может быть использовано в схемах синхронизации для коррекции фазы процесса за счет добавления в корректируемую последовательность, имеющую высокие требования к положению переднего фронта и длительности импульсов, дополнительных (корректирующих) импульсов.

Изобретение относится к интегральным микросхемам , построенным на базе комплементарных МОП-транзисторов (КМОП), а более конкретно к КМОП-преобразователям уровня напряжения Сущность изобретения преобразователь уровня напряжения содержит р-канальный МОП-транзистор 1 и n-канальный МОП-транзистор 2.

Изобретение относится к электротехнике, а именно к электрическим схемам логических элементов , и может быть использовано при разработке элементов ЭСЛ с защитой от воздействия дестабилизирующих фактов (ДФ).

Изобретение относится к области электроники, в частности к устройствам приема и передачи информации по проводным линиям связи. Технический результат заключается в создании простого и надежного устройства приемопередатчика с элементом гальванической развязки и малым током потребления.

Изобретение относится к вычислительной технике, информационно-измерительной технике, автоматике и промышленной электронике и может быть использовано, в частности, для коммутации резисторов в цифроаналоговых преобразователях и в мостовых цепях для определения параметров двухполюсников и параметров схемы замещения датчиков.

Изобретение относится к области электротехники и может быть использовано в коммутационной схеме управления потребителем (М) электроэнергии с мостовой схемой. .

Изобретение относится к управлению работой электронных вентилей, имеющих изолированный затвор, в частности к управлению работой биполярного транзистора с изолированным затвором (БТИЗ).

Изобретение относится к области электротехники и может быть использовано в силовых преобразователях высокой мощности, таких как биполярный транзистор с изолированным затвором (IGBT).

Изобретение относится к автоматике и вычислительной технике и предназначено для выполнения функции адресной коммутации на два цифровых информационных выхода с уровнем транзисторно-транзисторной логики множества входных цифровых дифференциальных (разностных) сигналов любого двухполярного двухуровневого или трехуровневого самосинхронизирующегося последовательного двоичного кода и может быть использовано, например, при построении многоканальных устройств для ввода информации в системах проводной цифровой связи.

Изобретение относится к автоматике и вычислительной технике и предназначено для выполнения функций адресной коммутации на два цифровых информационных выхода с уровнем транзисторно-транзисторной логики множества входных цифровых дифференциальных сигналов в сложной помеховой обстановке.

Изобретение относится к импульсной технике и может быть использовано для включения и отключения трехфазной нагрузки. .

Изобретение относится к области электротехники и электроники. .

Изобретение относится к переключающимся схемам. Технический результат заключается в уменьшении нагрузки на схему формирователя сигналов управления затвором. Переключающая схема включает в себя: первый переключающий элемент; резистор, вставленный между управляющим электродом первого переключающего элемента и схемой управления, которая выполняет управление переключением для первого переключающего элемента; и первый конденсатор и второй переключающий элемент, подключенные между управляющим электродом первого переключающего элемента и электродом на стороне с низким потенциалом первого переключающего элемента. Электрод на стороне с высоким потенциалом второго переключающего элемента подключен к управляющему электроду первого переключающего элемента. Электрод на стороне с низким потенциалом второго переключающего элемента подключен к одному электроду первого конденсатора. Другой электрод первого конденсатора подключен к электроду на стороне с низким потенциалом первого переключающего элемента. Управляющий электрод второго переключающего элемента подключен к электроду резистора, подключенного к схеме управления. 2 н. и 8 з.п. ф-лы, 16 ил.
Наверх