Аналого-цифровой преобразователь в системе остаточных классов



Аналого-цифровой преобразователь в системе остаточных классов
Аналого-цифровой преобразователь в системе остаточных классов
Аналого-цифровой преобразователь в системе остаточных классов
Аналого-цифровой преобразователь в системе остаточных классов
Аналого-цифровой преобразователь в системе остаточных классов
Аналого-цифровой преобразователь в системе остаточных классов
Аналого-цифровой преобразователь в системе остаточных классов
Аналого-цифровой преобразователь в системе остаточных классов
Аналого-цифровой преобразователь в системе остаточных классов
Аналого-цифровой преобразователь в системе остаточных классов
Аналого-цифровой преобразователь в системе остаточных классов

 

H03M1/28 - Кодирование, декодирование или преобразование кода вообще (с использованием гидравлических или пневматических средств F15C 4/00; оптические аналого-цифровые преобразователи G02F 7/00; кодирование, декодирование или преобразование кода, специально предназначенное для особых случаев применения, см. в соответствующих подклассах, например G01D,G01R,G06F,G06T, G09G,G10L,G11B,G11C;H04B, H04L,H04M, H04N; шифрование или дешифрование для тайнописи или других целей, связанных с секретной перепиской, G09C)

Владельцы патента RU 2546621:

Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Воронежский государственный технический университет" (RU)

Изобретение относится к области измерительной и вычислительной техники и может быть использовано для быстрого преобразования аналоговых электрических сигналов в цифровой код в системах, функционирующих в системе остаточных классов (СОК). Технический результат - упрощение конструкции. Аналого-цифровой преобразователь в код СОК содержит вход, первый и второй блоки слежения-хранения, аналого-цифровой преобразователь, цифроаналоговый преобразователь, блок вычитания, источник напряжения смещения, регистры-защелки, выходные шины кодов остатков в СОК. Сущность изобретения заключается в объединении функций идентичных блоков в одном АЦП, одном ЦДЛ и одном блоке вычитания. 7 ил.

 

Изобретение относится к области измерительной и вычислительной техники и может быть использовано для быстрого преобразования аналоговых электрических сигналов в цифровой код в системах, функционирующих в модулярной системе счисления.

Известно устройство (аналог) (авт. св. СССР №1368989, МКИ Н03М 1/28, БИ №3, 1988 г.), содержащее блок определения остатка по наибольшему основанию СОК, аналогово-цифровые преобразователи, сумматоры, шифраторы, блоки коррекции, коммутаторы, одновибратор, регистр, аналоговую входную шину, шину коррекции, шину управления, выходную шину «ядро числа» и выходные шины остатков по соответствующим основаниям СОК. Недостаток - большие аппаратные затраты устройства.

Известно устройство (аналог) (авт. св. СССР №1181141, МКИ Н03М 1/28, БИ №35, 1985 г.), содержащее блок определения остатка по наибольшему основанию СОК, аналогово-цифровые преобразователи, блоки коррекции, входную шину, шину коррекции, выходные шины кодов по основаниям СОК, сумматоры, шифраторы, шины кодов оснований СОК. Недостаток - большие аппаратные затраты устройства.

Известно также устройство (прототип) (патент РФ 2433527, МПК7 Н03М 1/28, заявл. 12.04.2010; опубл. 10.11.2011) содержащее блоки слежения-хранения, аналогово-цифровые преобразователи, цифроаналоговые преобразователи, блоки вычитания, выходные шины кодов остатков в СОК, вход.

Недостаток прототипа - применение большого количества параллельных аналого-цифровых преобразователей, что с увеличением их разрядности приводит к несоизмеримому росту дороговизны устройства. К тому же логика работы прототипа обеспечивается таким же количеством других блоков, перечисленных выше, что также влияет на сложность и цену устройства.

Задача, на решение которой направлено заявляемое устройство, состоит в снижении аппаратных издержек при производстве аналого-цифровых преобразователей, функционирующих в системе остаточных классов.

Технический результат выражается в возможности сокращения в n раз, где n - число оснований системы остаточных классов, количества элементарных аналого-цифровых преобразователей, цифроаналоговых преобразователей и блоков вычитания, входящих в аналого-цифровой преобразователь, функционирующий в системе остаточных классов.

Технический результат достигается тем, что в аналого-цифровой преобразователь в системе остаточных классов, содержащий вход, n выходных шин кодов остатков в системе остаточных классов, где n - число оснований системы остаточных классов, первый блок слежения-хранения, аналогово-цифровой преобразователь, цифроаналоговый преобразователь, блок вычитания, при этом выход первого блока слежения-хранения подключен к первому входу блока вычитания и к первому входу аналого-цифрового преобразователя, а выход цифроаналогового преобразователя соединен со вторым входом блока вычитания, введены источник напряжения смещения, второй блок слежения-хранения, n регистров-защелок, при этом вход устройства объединен с входом второго блока слежения-хранения, выход которого подключен ко второму входу первого блока слежения-хранения, при этом выход блока вычитания подключен к первому входу первого блока слежения-хранения, выход источника напряжения смещения подключен ко второму входу аналого-цифрового преобразователя, выход которого подключен к цифроаналоговому преобразователю и входам n регистров-защелок, при этом выход i-гo ( i = 1, n ¯ ) регистра-защелки объединен с i-й выходной шиной кода остатков.

На фиг.1 представлена структурная схема АЦП в СОК.

На фиг.2 приведена схема источника напряжения смещения.

На фиг.3 приведена таблица 1 сочетаний трех оснований СОК.

На фиг.4 приведена таблица 2 значений напряжений, полученные при квантовании диапазона АЦП в трех режимах в устройстве по трем основаниям СОК p1=3, p2=4, р3=7.

На фиг.5 приведена таблица 3 значений напряжений на выходе ЦАП при различных уровнях сигнала до усиления.

На фиг.6 приведена таблица 4 значений кодов и уровней сигналов на выходе блоков устройства, полученные в процессе вычисления остатков по основаниям р3, р2 и p1.

На фиг.7 приведена таблица 5 опорных напряжений.

Сущность изобретения заключается в объединении функций идентичных блоков в одном АЦП, одном ЦАП и одном блоке вычитания, за счет чего и происходит сокращение аппаратных издержек по сравнению с прототипом. Каждое i-e элементарное параллельное АЦП прототипа ( i = 1, n ¯ ) содержит (без смещения нуля на 1/2 младшего разряда) pi резисторов в составе делителя опорных напряжений, pi компараторов и шифратор (Хоровиц П., Хилл У. Искусство схемотехники: Пер. с англ. - Изд. 6-е. - М.: Мир, 2003. - 704 с., ил., рис.9.49). Для объединения функций к АЦП с максимальным числом уровней квантования, т.е. pn>pi (i≠n), в цепь делителя опорных напряжений АЦП добавляется источник напряжения смещения (Авт. св. СССР №2020747. Аналого-цифровой преобразователь параллельного сравнения / МПК5 Н03М 1/36, 1989 г.), представляющий собой в данном случае (фиг.2) n-1 резисторов, n-1 аналоговых ключей, при этом выходы i-х аналоговых ключей и резисторов объединены ( i = 2, n 1 ¯ ) и подключены ко входам i-1-х аналоговых ключей и резисторов, при этом входы n-1-го аналогового ключа и резистора объединены и подключены к общей аналоговой шине, а выходы 1-го аналогового ключа и резистора также объединены и подключены к выходу источника. Таким образом, получается, что составной делитель через источник напряжения смещения подключен к общей аналоговой шине - с одной стороны, а через исходный делитель опорных напряжений АЦП - к некоторому потенциалу Е - с другой. Простой анализ показывает, что такое объединение функций возможно для оснований СОК, отвечающих условию: (pn-1)mod(pi-1)=0. Для трех оснований СОК и pn≤28 количество таких сочетаний не менее 2031, а для pn≤210 - не менее 15135. В таблице 1 (фиг.3) приводится пример сочетаний трех оснований СОК, отвечающих условию.

Источник напряжения смещения содержит n-1 сопротивлений, и для резистора Rj ( j = 1, n 1 ¯ ) источника номинал сопротивления можно рассчитать по формуле:

где R - номинал элементарного сопротивления из линейки резисторов, формирующих опорные напряжения в параллельном АЦП. Подключая посредством аналоговых ключей то или иное сопротивление Rj к делителю опорных напряжений АЦП, получаем j-e элементарное параллельное АЦП прототипа. Если все ключи замкнуты, то на делитель подается нулевой потенциал и получается n-е элементарное АЦП прототипа. Шифратор АЦП в зависимости от режима работы источника напряжения смещения будет принимать для дальнейшего преобразования значения компараторов, порядковые номера которых можно получить из рекуррентной формулы при ( i = 1, n ¯ ) , N1=1 и Nk<pn:

Объединение функций идентичных блоков в одном ЦАП и одном блоке вычитания дает возможность переключения коэффициента усиления сигнала на выходе. Поскольку схема ЦАП и блока вычитания основана на операционном усилителе (ОУ) (Хоровиц П., Хилл У. Искусство схемотехники: Пер. с англ. - Изд. 6-е. - М.: Мир, 2003. - 704 с., ил.), то переключаемый коэффициент может быть организован посредством аналоговых ключей и резисторов необходимого номинала в цепи обратной связи ОУ.

Показанный на фиг.1 АЦП в СОК содержит первый блок слежения-хранения 1, аналого-цифровой преобразователь 2, цифроаналоговый преобразователь 3, блок вычитания 4, выходные шины кодов остатков в СОК 5.1-5.n, вход 6, регистры-защелки 7.1-7.n, источник напряжения смещения 8, второй блок слежения-хранения 9.

Выход первого блока слежения-хранения 1 подключен к первому входу блока вычитания 4 и к первому входу аналого-цифрового преобразователя 2, а выход цифроаналогового преобразователя 3 соединен со вторым входом блока вычитания 4, вход устройства 6 объединен с входом второго блока слежения-хранения 9, выход которого подключен ко второму входу первого блока слежения-хранения 1, при этом выход блока вычитания 4 подключен к первому входу первого блока слежения-хранения 1, выход источника напряжения смещения 8 подключен ко второму входу аналого-цифрового преобразователя. 2, выход которого подключен к цифроаналоговому преобразователю 3 и входам регистров-защелок 7.1-7.n, при этом выход 7.i-го ( i = 1, n ¯ ) регистра-защелки объединен с 5.i-й выходной шиной кода остатков.

Представленный на фиг.2 источник напряжения смещения содержит резисторы 10.1-10.n-1, аналоговые ключи 11.1-11.n-1 и выхода источника 12.

Выходы аналоговых ключей 11.i и резисторов 10.i ( i = 2, n 1 ¯ ) объединены и подключены ко входам i-1-х аналоговых ключей и резисторов, при этом входы аналогового ключа 11.n-1 и резистора 10.n-1 объединены и подключены к общей аналоговой шине, а выходы аналогового ключа 11.1 и резистора 10.1 также объединены и подключены к выходу источника 12.

Работа АЦП в СОК осуществляется в течение n шагов для каждого i-го основания ( i = 1, n ¯ ) (т.е. всего для полного цикла - n2). АЦП в СОК по n основаниям p1, р2, …, pn, таким, что pn>pi (i≠n), состоит из первого 1 и второго 9 блоков слежения-хранения, АЦП 2, источника напряжения смещения 8, ЦАП 3, блока вычитания 4 и n регистров-защелок 7.1-7.n. Для обеспечения преобразования в код СОК устройство функционирует в n режимах r1, r2, …, rn. В зависимости от режима коэффициенты усиления ЦАП равны pn/p1, pn2, …, pn/pn=1 соответственно. Коэффициенты усиления блока вычитания в зависимости от режима равны p1, р2, …, pn соответственно. Источник напряжения смещения состоит из n-1 сопротивлений R1(10.1)…Rn(10.n-1) и n-1 аналоговых ключей 11.1…11.n-1. Режиму rj ( j = 1, n 1 ¯ ) соответствует ситуация когда ключ 11.j разомкнут, а все остальные замкнуты. При режиме rn - все ключи замкнуты. Количество уровней квантования АЦП 2 равно pn. Поскольку источник напряжения смещения подключен с одной стороны к общей аналоговой шине, то диапазон преобразуемых АЦП напряжений - от 0 до некоторой величины Е.

Полный цикл преобразования начинается с того, что преобразуемое напряжение через вход 6 поступает на вход второго блока слежения-хранения 9 и запоминается.

Для вычисления остатка по основанию ps ( s = 1, n ¯ ) аналоговый сигнал со второго блока слежения-хранения 9 поступает на второй вход первого блока слежения-хранения 1 и запоминается. В начале каждого шага устройство устанавливается в отличный от предыдущих шагов режим rt ( t = 1, n ¯ ) так, чтобы на последнем шаге выполнялось условие t=s. После установки режима на каждом шаге происходит следующее. Аналоговый сигнал с первого блока слежения-хранения 1 поступает на АЦП 2, где преобразуется в цифровой код согласно режиму. Этот код поступают на ЦАП 3. ЦАП преобразуют код в аналоговый сигнал и усиливает его согласно режима. Полученная аналоговая величина вычитается блоком 4 из уровня сигнала на выходе первого блока слежения-хранения 1 и умножаются на коэффициент согласно режиму. В результате на выходе блока 4 образуется уровень сигнала, который запоминаются первым блоком слежения-хранения 1. На последнем шаге код с АЦП 2 защелкивается регистром 7.s.

Пример.

Рассмотрим устройство по трем основаниям СОК p1=3, p2=4, р3=7. Оно будет состоять из первого и второго блоков слежения-хранения, АЦП, источника напряжения смещения, ЦАП, блока вычитания и трех регистров-защелок. Поскольку оснований три, то количество режимов работы АЦП, источника напряжения смещения, ЦАП и блока вычитания будет три; обозначим эти режимы r1, r2 и r3. Значение остатка по каждому из оснований будет рассчитываться в течение трех шагов. Коэффициенты усиления ЦАП равны в зависимости от режима 7/3, 7/4 и 1 соответственно. Коэффициенты усиления блока вычитания равны в зависимости от режима 3, 4 и 7 соответственно. Источник напряжения смещения будет состоять из двух сопротивлений R1(10.1) и R2(10.2) и двух аналоговых ключей 11.1 и 11.2. Номиналы сопротивлений соответственно равны:

где R - номинал элементарного сопротивления из линейки резисторов, формирующих опорные напряжения в параллельном АЦП 2. Режиму r1 будет соответствовать ситуация когда ключ 11.1 разомкнут, 11.2 - замкнут, режиму r2: ключ 11.1 замкнут, 11.2 - разомкнут, и r3 - оба ключа замкнуты. Количество уровней квантования АЦП равно 7. Пусть диапазон преобразуемых АЦП напряжений - от 0 до 5 В, т.е. Е=5 В. В этом случае квантование диапазона АЦП (без смещения нуля на 1/2 младшего разряда) в зависимости от режима даст следующие значения напряжений (таблица 2).

При этом шифратор параллельного АЦП будет принимать для дальнейшего преобразования значения следующих компараторов: r1 - №№ 1, 4, 7, r2 - №№ 1, 3, 5, 7, и для r3 - №№ 1-7. Пусть преобразуемое входное напряжение Uвх.=3,2 В.

Полный цикл преобразования начинается с того, что преобразуемое напряжение через вход 6 поступает на вход второго блока слежения-хранения 9 и запоминается. Рассмотрим преобразование аналогового сигнала в код СОК в обратном порядке оснований (р3, р2 и p1).

Для вычисления остатка по основанию р3 аналоговый сигнал со второго блока слежения-хранения 9 поступает на второй вход первого блока слежения-хранения 1 и запоминается.

Первый шаг. Устройство устанавливается в режим r1. Аналоговый сигнал с первого блока слежения-хранения 1 поступает на АЦП 2, где преобразуется (согласно таблице 2 на фиг.4) в код 1. Этот код поступают на ЦАП 3. ЦАП преобразуют код в аналоговый сигнал и усиливает его согласно режима (таблица 3 на фиг.5) до 1,67 В. Полученная аналоговая величина вычитается блоком 4 из уровня сигнала на выходе первого блока слежения-хранения 1 и умножаются на коэффициент 3. В результате на выходе блока 4 образуется уровень сигнала: (3,20-1,67)·3=4,59 В, который запоминаются первым блоком слежения-хранения 1.

Следующие два шага аналогичны за исключением того, что для второго шага устанавливается режим r2, а для третьего - r3. На третьем шаге код с АЦП 2 защелкивается регистром 7.3.

Для вычисления остатка по основанию р2 аналоговый сигнал со второго блока слежения-хранения 9 поступает на второй вход первого блока слежения-хранения 1 и запоминается. После чего проводятся три шага преобразования за исключением того, что в шагах меняется порядок режимов работы устройства: первый шаг - режим r3, второй шаг - r1 и третий шаг - r2. На третьем шаге код с АЦП 2 защелкивается регистром 7.2.

Для вычисления остатка по основанию p1 повторяем процедуру за исключением того, что в шагах меняется порядок режимов работы устройства: первый шаг - режим r2, второй шаг - r3 и третий шаг - r1. На третьем шаге код с АЦП 2 защелкивается регистром 7.1.

Коды и уровни сигналов на выходе блоков устройства, полученные в процессе вычисления остатков по основаниям р3, р2 и p1, представлены в таблице 4 (фиг.6). Таким образом, код в СОК по основаниям p1=3, p2=4, р3=7 равен 2, 1, 4.

Проверим полученный результат. Рассмотрим параллельный АЦП (Хоровиц П., Хилл У. Искусство схемотехники: Пер. с англ. - Изд. 6-е. - М.: Мир, 2003. - 704 с., ил., рис.9.49) (без смещения нуля на 1/2 младшего разряда), состоящий из делителя опорных напряжений, компараторов, количество которых Р=3·4·7=84, и шифратора. Измеряемое напряжение равно 3,2 В. Получив таблицу опорных напряжений (таблица 5 на фиг.7), кратных Е/84, где Е=5В, обнаруживаем, что компараторы с 1-го по 53-й установятся в «1», а все остальные в «0». Следовательно, на выходе шифратора установится код, десятичное представление которого равно 53. Целые остатки от деления числа 53 на 3, 4 и 7 соответственно равны 2, 1 и 4.

Аналого-цифровой преобразователь в системе остаточных классов, содержащий вход, n выходных шин кодов остатков в системе остаточных классов, где n - число оснований системы остаточных классов, первый блок слежения-хранения, аналогово-цифровой преобразователь, цифроаналоговый преобразователь, блок вычитания, при этом выход первого блока слежения-хранения подключен к первому входу блока вычитания и к первому входу аналого-цифрового преобразователя, а выход цифроаналогового преобразователя соединен со вторым входом блока вычитания, отличающийся тем, что введены источник напряжения смещения, второй блок слежения-хранения, n регистров-защелок, при этом вход устройства объединен с входом второго блока слежения-хранения, выход которого подключен ко второму входу первого блока слежения-хранения, при этом выход блока вычитания подключен к первому входу первого блока слежения-хранения, выход источника напряжения смещения подключен ко второму входу аналого-цифрового преобразователя, выход которого подключен к цифроаналоговому преобразователю и входам n регистров-защелок, при этом выход i-го регистра-защелки объединен с i-й выходной шиной кода остатков.



 

Похожие патенты:

Изобретение относится к области телекоммуникаций и может быть использовано для преобразования цифровых сигналов в аналоговые сигналы. Техническим результатом является повышение технологичности конструкции преобразователя.

Изобретение относится к технике прецизионного измерения однократных интервалов времени. Технический результат заключается в повышении точности цифрового преобразования интервала времени в цифровой код.

Изобретение относится к радиотехнике, предназначено для обнаружения маломощного излучения в СВЧ диапазоне радиоволн и определения источника излучения. Технический результат - расширение полосы рабочих частот, повышение чувствительности и обеспечение низкой погрешности измерения направления на источник излучения.

Группа изобретений относится к области радиоэлектроники и может быть использовано при создании высокоскоростных модуляторов/демодуляторов радиотехнических систем проводной и беспроводной цифровой передачи данных.

Изобретение относится к области автоматики и вычислительной техники и может быть использовано для управления угловым положением подвижных частей объекта регулирования.

Изобретение относится к области устройств преобразования кода в частоту. Техническим результатом является реализация различных функциональных зависимостей выходной частоты от входного кода и улучшение способности преобразователя корректировать мультипликативную составляющую погрешности датчиков.

Фотоэлектрический преобразователь угловых перемещений относится к области автоматики и вычислительной техники и может быть использован в оптико-электронных приборах.

Изобретение относится к аналого-цифровым преобразователям. Технический результат заключается в расширении предельного частотного диапазона обрабатываемых сигналов.

Изобретение относится к области гидроакустики, радиотехники и электротехники и может быть использовано для построения синхронных многоканальных систем аналого-цифрового преобразования при использовании аналого-цифровых преобразователей с избыточной частотой дискретизации (АЦП-ИЧД).

Изобретение относится к области измерительной и вычислительной техники. Технический результат - расширение частотного диапазона обрабатываемых сигналов АЦП.

Изобретение относится к электроизмерительной и вычислительной технике и может быть использовано в системах управления электроприводами для преобразования аналогового напряжения в код. Техническим результатом является совмещение в одном устройстве преобразования входного напряжения в цифровой код с выполнением определенной математической операции, ускорение и упрощение обработки информации с различных датчиков, выходной сигнал которых имеет нелинейную зависимость от входной величины. Устройство содержит генератор тактовых импульсов, счетчик, цифроаналоговый преобразователь, компаратор, два набора резисторов, ключи. 2 ил.

Изобретение относится к технике первичного измерительного преобразования физических величин в электрические сигналы и касается способа формирования функционально-интегрированных/дифференцированных (ФИД) квадратурных опорных сигналов (КОС). Технический результат заключается в повышении быстродействия за счет простоты сопряжения как с цифровыми системами, так и с аналоговыми, с одновременным формированием КОС в аналоговой форме. Предлагается усовершенствовать известный способ путем одновременного формирования функциональных, интегрированных и дифференцированных производных КОС. Предлагается синхронно по частоте и фазе вращения объекта формировать сначала последовательности "меандров" переменного периода следования, формировать короткие счетные импульсы детектированием их фронтов и производить алгебраический счет импульсов одновременно по трем каналам функций, первообразных и производных, таким образом формируя высокоинформативные ФИД КОС. 6 ил.

Изобретение относится к области вывода линейно изменяющихся сигналов, аналого-цифрового преобразования этого сигнала и формирования изображений. Достигаемый технический результат - возможность выводить линейно изменяющиеся сигналы, имеющие потенциал, варьирующийся в зависимости от времени. Устройство содержит модуль подачи напряжения, выполненный с возможностью подавать множество напряжений, имеющих разные амплитуды, модуль подачи тока, интегральную схему, выполненную с возможностью выводить линейно изменяющиеся сигналы, и емкостной элемент, при этом модуль подачи напряжения подключен к одному контактному выводу емкостного элемента, а интегральная схема и модуль подачи тока подключены к другому контактному выводу емкостного элемента. 12 н. и 8 з.п. ф-лы, 19 ил.

Изобретение относится к автоматике и вычислительной технике и может быть использовано в системе контроля энергонасыщенных объектов. Техническим результатом является повышение точности преобразования. Устройство содержит излучатель, передающий световод, оптический демультиплексор, две группы световодов, две группы граданов, излучающий световод, приемный световод, вал, кодовый диск, считывающий диск, две группы оптических аттенюаторов, два оптических мультиплексора, общий оптический кабель, фотоприемники, усилители, пороговое устройство, ключ, генератор тактового сигнала, аналого-цифровой преобразователь (АЦП), промежуточные регистры, элемент НЕ, регистр. 3 ил.
Устройство относится к области вычислительной техники и может использоваться в системах управления технологическими процессами, в частности в автоматизированном электроприводе. Техническим результатом является повышение надежности АЦП путем диагностики его работоспособности. Устройство содержит источник входного сигнала, первый и второй сумматоры, интегратор, релейный элемент, источник сигнала синхронизации, генератор пилообразного напряжения, программируемый контроллер, первый и второй преобразователи интервала времени в цифровой код, арифметико-логическое устройство, преобразователь «частота-аналоговый сигнал», пороговый элемент. 4 ил.

Изобретение относится к области аналого-цифрового преобразования с использованием кодовых шкал преобразователей угла поворота вала в код. Техническим результатом является повышение технологичности кодовой шкалы на основе нелинейных двоичных последовательностей. Кодовая шкала содержит информационную кодовую дорожку, выполненную в соответствии с символами нелинейной двоичной последовательности длиной N=2 n , посредством которой обеспечивается величина кванта шкалы δ=360°/N, и n считывающих элементов, определяющих выходную разрядность кодовой шкалы и размещенных вдоль информационной кодовой дорожки с возможностью получения с них N различных n разрядных кодовых комбинаций, где информационная кодовая дорожка выполнена в соответствии с символами инверсно-сопряженной нелинейной двоичной последовательности, а n считывающих элементов размещены вдоль информационной кодовой дорожки с постоянным, отличным от единичного, угловым шагом δ. 4 ил., 4 табл.

Изобретение относится к области автоматики и робототехники и может быть использовано в высокоточных следящих приводах с цифровыми датчиками угла (ЦДУ), в которых точность ЦДУ должна лежать в пределах нескольких угловых секунд. Техническим результатом является повышение точности. Устройство содержит двухотсчетный индукционный датчик угла типа СКВТ, состоящий из СКВТ точного отсчета и СКВТ грубого отсчета, аналого-цифровой преобразователь следящего типа, микропроцессорный контроллер с контроллером внешней системной шины с поддержкой микросхем памяти NAND Flash и с контроллером последовательного интерфейса для ввода кода угла эталонного ЦДУ, системную шину, энергонезависимую память NAND Flash, схему формирования сигнала считывания кода с АЦП в МПК по прерыванию. 2 ил.

Изобретение относится к средствам канального кодирования на основе комплексного преобразования с частотным кодированием с расширенной полосой. Технический результат заключается в улучшении качества многоканального звука. Принимают закодированные данные многоканального звука в битовом потоке, причем закодированные данные многоканального звука содержат данные кодирования с канальным расширением и данные кодирования с частотным расширением, причем данные кодирования с канальным расширением содержат комбинированный канал для множества звуковых каналов и множество параметров для представления отдельных каналов этого множества звуковых каналов в качестве модифицированных версий комбинированного канала. Определяют на основе информации в битовом потоке, содержит ли упомянутое множество параметров набор параметров, содержащий нормированную корреляционную матрицу, или набор параметров, содержащий комплексный параметр, представляющий отношение, содержащее мнимый компонент и действительный компонент, для кросс-корреляции между двумя из упомянутого множества звуковых каналов. На основе данного определения декодируют упомянутое множество параметров. Восстанавливают множество звуковых каналов с использованием данных кодирования с канальным расширением и данных кодирования с частотным расширением. 4 н. и 16 з.п. ф-лы, 42 ил., 1 табл.

Изобретение относится к прямому цифровому приемнику. Техническим результатом является упрощение схемы прямого цифрового приемника. Приемник содержит: аналого-цифровой преобразователь (214) для преобразования аналогового сигнала, принятого от радиочастотной катушки (11, 12, 13, 200), в цифровой дискретный входной сигнал, аналого-цифровой преобразователь (214) управляется локальным тактовым сигналом, локальный тактовый генератор (400), приспособленный для предоставления локального тактового сигнала во временной основе локального тактового сигнала аналого-цифровому преобразователю (214), временная основа локального тактового сигнала независима от временной основы системного тактового сигнала, фазовый детектор (402), приспособленный для определения разности (512) фаз между системным тактовым сигналом (222) и локальным тактовым сигналом, блок (224) повторной дискретизации, приспособленный для повторной дискретизации цифрового дискретного входного сигнала в цифровой дискретный выходной сигнал с помощью разности (512) фаз. 4 н. и 4 з.п. ф-лы, 9 ил.

Изобретение относится к измерительной технике, в частности к аналого-цифровому преобразованию, а именно к кодовым шкалам преобразователей угла поворота вала в код. Техническим результатом является устранение неоднозначности считывания со шкалы кодовых комбинаций. Кодовая шкала содержит m информационных кодовых дорожек, выполненных в соответствии с символами двоичной последовательности 0011 длиной 4, причем i-я информационная кодовая дорожка (i=1÷m) выполнена в соответствии с символами N=4(i-1) периодов двоичной последовательности, считывающие элементы, m двухвходовых сумматоров по модулю два, (m-1) ПЗУ на пять входов и два выхода. 5 ил., 5 табл.
Наверх