Функциональная структура предварительного сумматора f1(σcd) условно "j" разряда параллельно-последовательного умножителя fσ(σ), реализующая процедуру "дешифрирования" аргументов частичных произведений со структурами аргументов множимого [mj]f(2n) и множителя [ni]f(2n) в позиционном формате "дополнительного кода" и формирования промежуточной суммы [1,2sjh1]f(2n) в позиционном формате "дополнительного кода ru" (варианты русской логики)

Авторы патента:


Функциональная структура предварительного сумматора f1(σcd) условно j разряда параллельно-последовательного умножителя fσ(σ), реализующая процедуру дешифрирования аргументов частичных произведений со структурами аргументов множимого [mj]f(2n) и множителя [ni]f(2n) в позиционном формате дополнительного кода и формирования промежуточной суммы [1,2sjh1]f(2n) в позиционном формате дополнительного кода ru (варианты русской логики)
Функциональная структура предварительного сумматора f1(σcd) условно j разряда параллельно-последовательного умножителя fσ(σ), реализующая процедуру дешифрирования аргументов частичных произведений со структурами аргументов множимого [mj]f(2n) и множителя [ni]f(2n) в позиционном формате дополнительного кода и формирования промежуточной суммы [1,2sjh1]f(2n) в позиционном формате дополнительного кода ru (варианты русской логики)
Функциональная структура предварительного сумматора f1(σcd) условно j разряда параллельно-последовательного умножителя fσ(σ), реализующая процедуру дешифрирования аргументов частичных произведений со структурами аргументов множимого [mj]f(2n) и множителя [ni]f(2n) в позиционном формате дополнительного кода и формирования промежуточной суммы [1,2sjh1]f(2n) в позиционном формате дополнительного кода ru (варианты русской логики)
Функциональная структура предварительного сумматора f1(σcd) условно j разряда параллельно-последовательного умножителя fσ(σ), реализующая процедуру дешифрирования аргументов частичных произведений со структурами аргументов множимого [mj]f(2n) и множителя [ni]f(2n) в позиционном формате дополнительного кода и формирования промежуточной суммы [1,2sjh1]f(2n) в позиционном формате дополнительного кода ru (варианты русской логики)
Функциональная структура предварительного сумматора f1(σcd) условно j разряда параллельно-последовательного умножителя fσ(σ), реализующая процедуру дешифрирования аргументов частичных произведений со структурами аргументов множимого [mj]f(2n) и множителя [ni]f(2n) в позиционном формате дополнительного кода и формирования промежуточной суммы [1,2sjh1]f(2n) в позиционном формате дополнительного кода ru (варианты русской логики)
Функциональная структура предварительного сумматора f1(σcd) условно j разряда параллельно-последовательного умножителя fσ(σ), реализующая процедуру дешифрирования аргументов частичных произведений со структурами аргументов множимого [mj]f(2n) и множителя [ni]f(2n) в позиционном формате дополнительного кода и формирования промежуточной суммы [1,2sjh1]f(2n) в позиционном формате дополнительного кода ru (варианты русской логики)
Функциональная структура предварительного сумматора f1(σcd) условно j разряда параллельно-последовательного умножителя fσ(σ), реализующая процедуру дешифрирования аргументов частичных произведений со структурами аргументов множимого [mj]f(2n) и множителя [ni]f(2n) в позиционном формате дополнительного кода и формирования промежуточной суммы [1,2sjh1]f(2n) в позиционном формате дополнительного кода ru (варианты русской логики)
Функциональная структура предварительного сумматора f1(σcd) условно j разряда параллельно-последовательного умножителя fσ(σ), реализующая процедуру дешифрирования аргументов частичных произведений со структурами аргументов множимого [mj]f(2n) и множителя [ni]f(2n) в позиционном формате дополнительного кода и формирования промежуточной суммы [1,2sjh1]f(2n) в позиционном формате дополнительного кода ru (варианты русской логики)
Функциональная структура предварительного сумматора f1(σcd) условно j разряда параллельно-последовательного умножителя fσ(σ), реализующая процедуру дешифрирования аргументов частичных произведений со структурами аргументов множимого [mj]f(2n) и множителя [ni]f(2n) в позиционном формате дополнительного кода и формирования промежуточной суммы [1,2sjh1]f(2n) в позиционном формате дополнительного кода ru (варианты русской логики)
Функциональная структура предварительного сумматора f1(σcd) условно j разряда параллельно-последовательного умножителя fσ(σ), реализующая процедуру дешифрирования аргументов частичных произведений со структурами аргументов множимого [mj]f(2n) и множителя [ni]f(2n) в позиционном формате дополнительного кода и формирования промежуточной суммы [1,2sjh1]f(2n) в позиционном формате дополнительного кода ru (варианты русской логики)
Функциональная структура предварительного сумматора f1(σcd) условно j разряда параллельно-последовательного умножителя fσ(σ), реализующая процедуру дешифрирования аргументов частичных произведений со структурами аргументов множимого [mj]f(2n) и множителя [ni]f(2n) в позиционном формате дополнительного кода и формирования промежуточной суммы [1,2sjh1]f(2n) в позиционном формате дополнительного кода ru (варианты русской логики)
Функциональная структура предварительного сумматора f1(σcd) условно j разряда параллельно-последовательного умножителя fσ(σ), реализующая процедуру дешифрирования аргументов частичных произведений со структурами аргументов множимого [mj]f(2n) и множителя [ni]f(2n) в позиционном формате дополнительного кода и формирования промежуточной суммы [1,2sjh1]f(2n) в позиционном формате дополнительного кода ru (варианты русской логики)
Функциональная структура предварительного сумматора f1(σcd) условно j разряда параллельно-последовательного умножителя fσ(σ), реализующая процедуру дешифрирования аргументов частичных произведений со структурами аргументов множимого [mj]f(2n) и множителя [ni]f(2n) в позиционном формате дополнительного кода и формирования промежуточной суммы [1,2sjh1]f(2n) в позиционном формате дополнительного кода ru (варианты русской логики)
Функциональная структура предварительного сумматора f1(σcd) условно j разряда параллельно-последовательного умножителя fσ(σ), реализующая процедуру дешифрирования аргументов частичных произведений со структурами аргументов множимого [mj]f(2n) и множителя [ni]f(2n) в позиционном формате дополнительного кода и формирования промежуточной суммы [1,2sjh1]f(2n) в позиционном формате дополнительного кода ru (варианты русской логики)
Функциональная структура предварительного сумматора f1(σcd) условно j разряда параллельно-последовательного умножителя fσ(σ), реализующая процедуру дешифрирования аргументов частичных произведений со структурами аргументов множимого [mj]f(2n) и множителя [ni]f(2n) в позиционном формате дополнительного кода и формирования промежуточной суммы [1,2sjh1]f(2n) в позиционном формате дополнительного кода ru (варианты русской логики)
Функциональная структура предварительного сумматора f1(σcd) условно j разряда параллельно-последовательного умножителя fσ(σ), реализующая процедуру дешифрирования аргументов частичных произведений со структурами аргументов множимого [mj]f(2n) и множителя [ni]f(2n) в позиционном формате дополнительного кода и формирования промежуточной суммы [1,2sjh1]f(2n) в позиционном формате дополнительного кода ru (варианты русской логики)
Функциональная структура предварительного сумматора f1(σcd) условно j разряда параллельно-последовательного умножителя fσ(σ), реализующая процедуру дешифрирования аргументов частичных произведений со структурами аргументов множимого [mj]f(2n) и множителя [ni]f(2n) в позиционном формате дополнительного кода и формирования промежуточной суммы [1,2sjh1]f(2n) в позиционном формате дополнительного кода ru (варианты русской логики)
Функциональная структура предварительного сумматора f1(σcd) условно j разряда параллельно-последовательного умножителя fσ(σ), реализующая процедуру дешифрирования аргументов частичных произведений со структурами аргументов множимого [mj]f(2n) и множителя [ni]f(2n) в позиционном формате дополнительного кода и формирования промежуточной суммы [1,2sjh1]f(2n) в позиционном формате дополнительного кода ru (варианты русской логики)
Функциональная структура предварительного сумматора f1(σcd) условно j разряда параллельно-последовательного умножителя fσ(σ), реализующая процедуру дешифрирования аргументов частичных произведений со структурами аргументов множимого [mj]f(2n) и множителя [ni]f(2n) в позиционном формате дополнительного кода и формирования промежуточной суммы [1,2sjh1]f(2n) в позиционном формате дополнительного кода ru (варианты русской логики)
Функциональная структура предварительного сумматора f1(σcd) условно j разряда параллельно-последовательного умножителя fσ(σ), реализующая процедуру дешифрирования аргументов частичных произведений со структурами аргументов множимого [mj]f(2n) и множителя [ni]f(2n) в позиционном формате дополнительного кода и формирования промежуточной суммы [1,2sjh1]f(2n) в позиционном формате дополнительного кода ru (варианты русской логики)
Функциональная структура предварительного сумматора f1(σcd) условно j разряда параллельно-последовательного умножителя fσ(σ), реализующая процедуру дешифрирования аргументов частичных произведений со структурами аргументов множимого [mj]f(2n) и множителя [ni]f(2n) в позиционном формате дополнительного кода и формирования промежуточной суммы [1,2sjh1]f(2n) в позиционном формате дополнительного кода ru (варианты русской логики)
Функциональная структура предварительного сумматора f1(σcd) условно j разряда параллельно-последовательного умножителя fσ(σ), реализующая процедуру дешифрирования аргументов частичных произведений со структурами аргументов множимого [mj]f(2n) и множителя [ni]f(2n) в позиционном формате дополнительного кода и формирования промежуточной суммы [1,2sjh1]f(2n) в позиционном формате дополнительного кода ru (варианты русской логики)
Функциональная структура предварительного сумматора f1(σcd) условно j разряда параллельно-последовательного умножителя fσ(σ), реализующая процедуру дешифрирования аргументов частичных произведений со структурами аргументов множимого [mj]f(2n) и множителя [ni]f(2n) в позиционном формате дополнительного кода и формирования промежуточной суммы [1,2sjh1]f(2n) в позиционном формате дополнительного кода ru (варианты русской логики)
Функциональная структура предварительного сумматора f1(σcd) условно j разряда параллельно-последовательного умножителя fσ(σ), реализующая процедуру дешифрирования аргументов частичных произведений со структурами аргументов множимого [mj]f(2n) и множителя [ni]f(2n) в позиционном формате дополнительного кода и формирования промежуточной суммы [1,2sjh1]f(2n) в позиционном формате дополнительного кода ru (варианты русской логики)
Функциональная структура предварительного сумматора f1(σcd) условно j разряда параллельно-последовательного умножителя fσ(σ), реализующая процедуру дешифрирования аргументов частичных произведений со структурами аргументов множимого [mj]f(2n) и множителя [ni]f(2n) в позиционном формате дополнительного кода и формирования промежуточной суммы [1,2sjh1]f(2n) в позиционном формате дополнительного кода ru (варианты русской логики)
Функциональная структура предварительного сумматора f1(σcd) условно j разряда параллельно-последовательного умножителя fσ(σ), реализующая процедуру дешифрирования аргументов частичных произведений со структурами аргументов множимого [mj]f(2n) и множителя [ni]f(2n) в позиционном формате дополнительного кода и формирования промежуточной суммы [1,2sjh1]f(2n) в позиционном формате дополнительного кода ru (варианты русской логики)
Функциональная структура предварительного сумматора f1(σcd) условно j разряда параллельно-последовательного умножителя fσ(σ), реализующая процедуру дешифрирования аргументов частичных произведений со структурами аргументов множимого [mj]f(2n) и множителя [ni]f(2n) в позиционном формате дополнительного кода и формирования промежуточной суммы [1,2sjh1]f(2n) в позиционном формате дополнительного кода ru (варианты русской логики)
Функциональная структура предварительного сумматора f1(σcd) условно j разряда параллельно-последовательного умножителя fσ(σ), реализующая процедуру дешифрирования аргументов частичных произведений со структурами аргументов множимого [mj]f(2n) и множителя [ni]f(2n) в позиционном формате дополнительного кода и формирования промежуточной суммы [1,2sjh1]f(2n) в позиционном формате дополнительного кода ru (варианты русской логики)
Функциональная структура предварительного сумматора f1(σcd) условно j разряда параллельно-последовательного умножителя fσ(σ), реализующая процедуру дешифрирования аргументов частичных произведений со структурами аргументов множимого [mj]f(2n) и множителя [ni]f(2n) в позиционном формате дополнительного кода и формирования промежуточной суммы [1,2sjh1]f(2n) в позиционном формате дополнительного кода ru (варианты русской логики)
Функциональная структура предварительного сумматора f1(σcd) условно j разряда параллельно-последовательного умножителя fσ(σ), реализующая процедуру дешифрирования аргументов частичных произведений со структурами аргументов множимого [mj]f(2n) и множителя [ni]f(2n) в позиционном формате дополнительного кода и формирования промежуточной суммы [1,2sjh1]f(2n) в позиционном формате дополнительного кода ru (варианты русской логики)
Функциональная структура предварительного сумматора f1(σcd) условно j разряда параллельно-последовательного умножителя fσ(σ), реализующая процедуру дешифрирования аргументов частичных произведений со структурами аргументов множимого [mj]f(2n) и множителя [ni]f(2n) в позиционном формате дополнительного кода и формирования промежуточной суммы [1,2sjh1]f(2n) в позиционном формате дополнительного кода ru (варианты русской логики)
Функциональная структура предварительного сумматора f1(σcd) условно j разряда параллельно-последовательного умножителя fσ(σ), реализующая процедуру дешифрирования аргументов частичных произведений со структурами аргументов множимого [mj]f(2n) и множителя [ni]f(2n) в позиционном формате дополнительного кода и формирования промежуточной суммы [1,2sjh1]f(2n) в позиционном формате дополнительного кода ru (варианты русской логики)
Функциональная структура предварительного сумматора f1(σcd) условно j разряда параллельно-последовательного умножителя fσ(σ), реализующая процедуру дешифрирования аргументов частичных произведений со структурами аргументов множимого [mj]f(2n) и множителя [ni]f(2n) в позиционном формате дополнительного кода и формирования промежуточной суммы [1,2sjh1]f(2n) в позиционном формате дополнительного кода ru (варианты русской логики)
Функциональная структура предварительного сумматора f1(σcd) условно j разряда параллельно-последовательного умножителя fσ(σ), реализующая процедуру дешифрирования аргументов частичных произведений со структурами аргументов множимого [mj]f(2n) и множителя [ni]f(2n) в позиционном формате дополнительного кода и формирования промежуточной суммы [1,2sjh1]f(2n) в позиционном формате дополнительного кода ru (варианты русской логики)
Функциональная структура предварительного сумматора f1(σcd) условно j разряда параллельно-последовательного умножителя fσ(σ), реализующая процедуру дешифрирования аргументов частичных произведений со структурами аргументов множимого [mj]f(2n) и множителя [ni]f(2n) в позиционном формате дополнительного кода и формирования промежуточной суммы [1,2sjh1]f(2n) в позиционном формате дополнительного кода ru (варианты русской логики)
Функциональная структура предварительного сумматора f1(σcd) условно j разряда параллельно-последовательного умножителя fσ(σ), реализующая процедуру дешифрирования аргументов частичных произведений со структурами аргументов множимого [mj]f(2n) и множителя [ni]f(2n) в позиционном формате дополнительного кода и формирования промежуточной суммы [1,2sjh1]f(2n) в позиционном формате дополнительного кода ru (варианты русской логики)
Функциональная структура предварительного сумматора f1(σcd) условно j разряда параллельно-последовательного умножителя fσ(σ), реализующая процедуру дешифрирования аргументов частичных произведений со структурами аргументов множимого [mj]f(2n) и множителя [ni]f(2n) в позиционном формате дополнительного кода и формирования промежуточной суммы [1,2sjh1]f(2n) в позиционном формате дополнительного кода ru (варианты русской логики)
Функциональная структура предварительного сумматора f1(σcd) условно j разряда параллельно-последовательного умножителя fσ(σ), реализующая процедуру дешифрирования аргументов частичных произведений со структурами аргументов множимого [mj]f(2n) и множителя [ni]f(2n) в позиционном формате дополнительного кода и формирования промежуточной суммы [1,2sjh1]f(2n) в позиционном формате дополнительного кода ru (варианты русской логики)
Функциональная структура предварительного сумматора f1(σcd) условно j разряда параллельно-последовательного умножителя fσ(σ), реализующая процедуру дешифрирования аргументов частичных произведений со структурами аргументов множимого [mj]f(2n) и множителя [ni]f(2n) в позиционном формате дополнительного кода и формирования промежуточной суммы [1,2sjh1]f(2n) в позиционном формате дополнительного кода ru (варианты русской логики)

 


Владельцы патента RU 2586565:

Петренко Лев Петрович (UA)

Группа изобретений относится к вычислительной технике и может быть использована при построении параллельно-последовательного умножителя с входными аргументами слагаемых [mj]f(2n) и [ni]f(2n) в формате «дополнительный код». Техническим результатом является повышение быстродействия преобразования входных аргументов. В одном из вариантов структура реализована с использованием логических элементов И, ИЛИ, НЕ, И-НЕ, ИЛИ-НЕ. 2 н.п. ф-лы.

 

Текст описания приведен в факсимильном виде.

1. Функциональная структура предварительного сумматора f1CD) условно «j» разряда параллельно-последовательного умножителя fΣ(Σ) реализующая процедуру «дешифрирования» аргументов частичных произведений со структурами аргументов множимого [mj]f(2n) и множителя [ni]f(2n) в позиционном формате «Дополнительного кода» и формирования промежуточной суммы [1,2Sjh1]f(2n) в позиционном формате «Дополнительного кода RU», включающая входную логическую функцию f3(&)-И, в которой функциональная связь является функциональной входной связью функциональной структуры для приема аргумента mj множимого условно «j» разряда, включает также логическую функцию f4(&)-И с входной логической функцией f1( & )-НЕ, а также логическую функцию f1(})-ИЛИ, отличающаяся тем, что для активизации результирующего аргумента (1 S j)h «Уровня 1» без изменения уровня аналогового сигнала введены логические функции f2(&)-И, f5(&)-И, f6(&)-И и f2( & )-НЕ, а для активизации результирующего аргумента (1 S j)h «Уровня 1» с измененным уровнем аналогового сигнала введена логическая функция f1(}& )-ИЛИ-НЕ, при этом для активизации результирующего аргумента (2 S j)h без изменения уровня аналогового сигнала и результирующего аргумента (2 S j)h с измененным уровнем аналогового сигнала «Уровня 2» введены логические функции f1(&)-И и f1(&)-И-НЕ, при этом функциональные связи логических функций в структуре предварительного сумматора выполнены в соответствии с математической моделью вида

где 1.1(S j)h>h1↑ … 1.4(S j)h>h1↑ - дополнительные преобразованные аргументы логических функций f2(&)-И - f5(&)-И, включаемые в систему дополнительной логической функции f1(}& )-ИЛИ-НЕ для всех уровней «h»>«h1»,
- логическая функция f1(&)-И;

- логическая функция f1(})-ИЛИ;

- логическая функция f1(}& )-ИЛИ-НЕ;

- логическая функция f1(&)-И-НЕ;
«= & 1=» - логическая функция f1( & )-НЕ изменения активности входных аналоговых сигналов.

2. Функциональная структура предварительного сумматора f1CD) условно «j» разряда параллельно-последовательного умножителя fΣ(Σ) реализующая процедуру «дешифрирования» аргументов частичных произведений со структурами аргументов сомножителей [mj]f(2n) и [ni]f(2n) в позиционном формате «Дополнительного кода» и формирования промежуточной суммы [1,2Sjh1]f(2n) и [1,2Sjh2]f(2n) в позиционном формате «Дополнительного кода RU», включающая логическую функцию f1(&)-И, в которой функциональная связь является функциональной входной связью функциональной структуры для приема аргумента mj множимого условно «j» разряда, включает также логическую функцию f2(&)-И, отличающаяся тем, что для активизации результирующего аргумента (1 S j)h «Уровня 1» без изменения уровня аналогового сигнала введены логические функции f2(&)-И-НЕ, f3(&)-И-НЕ, f4(&)-И-НЕ, f5(&)-И-НЕ, f6(&)-И-НЕ и f7(&)-И-НЕ, а для активизации результирующего аргумента (1 S j)h «Уровня 1» с измененным уровнем аналогового сигнала введена логическая функция f2(&)-И, при этом для активизации результирующего аргумента (2 S j)h с измененным уровнем аналогового сигнала «Уровня 2» введена логическая функция f1(&)-И-НЕ, при этом функциональные связи логических функций в структуре предварительного сумматора выполнены в соответствии с математической моделью вида

где 1.1( S j)h>h1↑ … 1.4( S j)h>h1↑ и (1 S j)hmin - дополнительные преобразованные аргументы логических функций f2(&)-И-НЕ - f6(&)-И-НЕ, включаемые в систему дополнительной логической функции f2(&)-И для всех уровней «h»>«h1».



 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики и функциональных узлов систем управления. Технический результат заключается в обеспечении параллельной реализации четырех простых симметричных булевых функций, зависящих от четырех аргументов - входных двоичных сигналов.

Изобретение относится к области управления сельскохозяйственными машинами. Технический результат - обеспечение аутентификации вне зависимости от условий эксплуатации.

Изобретение относится к области телекоммуникации, связи и передачи данных. Технический результат заключается в увеличении скорости в обработке сетевых заголовков, что повышает скорость и достигается за счет применения устройства приема и передачи данных с возможностью осуществления взаимодействия с OpenFlow контроллером.

Изобретение относится к вычислительной технике и может быть использовано в системах цифровой вычислительной техники как средство предварительной обработки информации.

Изобретение относится к компьютерной технике. Технический результат - упрощение настройки логического преобразователя.

Изобретение относится к вычислительной технике и может быть использовано в системах цифровой вычислительной техники как средство преобразования кодов. Техническим результатом является уменьшение аппаратурных затрат и повышение быстродействия.

Изобретение относится к области представления пользователям результатов информационного поиска, а именно к формированию персонализированной модели ранжирования на электронном устройстве, связанном с пользователем.

Изобретение относится к вычислительной технике и может быть использовано для параллельной реализации систем булевых функций с функцией обеспечения контроля ошибок вычислений в средствах криптографической защиты информации.

Изобретение относится к устройствам обработки цифровых данных для сложения или вычитания и может быть использовано в устройствах вычислительной техники и систем управления.

Изобретение относится к области считывания электронных документов. Технический результат - обеспечение защиты содержимого электронного документа при считывании электронных документов.

Изобретение относится к вычислительной технике и может быть использовано как специализированный вычислитель - универсальный в классе логических вычислений. Техническим результатом является уменьшение объемов оборудования. Устройство содержит коммутатор, 2k блоков памяти хранения значений коэффициентов полиномов разложения, 2n-k блоков памяти хранения значений вычетов возведения переменной в i-тую степень (i=0, 1, …, 2n-k-1) по модулю Р, многоканальный мультиплексор выделения группы коэффициентов, многоканальный мультиплексор выделения группы вычетов, 2n-k умножителей по модулю Ρ, сумматор по модулю Ρ, n входов подачи булевых переменных устройства, управляющий вход устройства подачи значения количества переменных разложения, управляющий вход устройства подачи значений коэффициентов, управляющий вход устройства подачи значений вычетов возведения переменной в i-тую степень по модулю Р, d выходов устройства выдачи значений булевых функций. 1 ил.

Изобретение относится к области вычислительной техники и может быть использовано в цифровых вычислительных устройствах, а также в устройствах для формирования элементов конечных полей. Техническим результатом, является снижение аппаратных затрат на реализацию умножителя по модулю. Устройство содержит: 16 двухвходовых элементов И, 6 двухвходовых сумматоров по модулю два, 4 многовходовых сумматоров по модулю два и связи между ними. 1 ил., 12 табл.
Наверх