Устройство д,ля контроля пороговых-^урбвнёй полупроводниковых логических схем

 

266943

О П И С А Н И Е

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Сама Соаатокил

Социалистический

Расптблик

Зависимое от авт. свидетельства №

Заявлено 18.1.1969 (№ 1307778/18-24) Кл. 21е, 36/10 с присоединением заявки №

Приоритет

Опубликовано 01.IV.1970. Бюллетень № 12

Дата опубликования описания 8.VII.1970

МПК G 01г 31/28

УДК 621.327.53(088.8) Комитет па делам иаобретаний и открытиЯ при Совете Мииистроа

СССР

Автор изобретения

В. А. Пелипейко

Заявитель Институт электроники и вычислительной техники АН Латвийской ССР!

УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ПОРОГОВЫХ УРОВЙЕЙ

ПОЛУПРОВОДНИКОВЫХ ЛОГИЧЕСКИХ СХЕМ

Изобретение относится к контрольно-измерительной технике, в частности к технике контроля параметров полупроводниковых инте. гральных логических схем.

Известны устройства, позволяющие оценивать пороговые уровни логических схем по статистически усредненным значениям этих параметров, содержащие генератор дискретно изменяющегося или пилообразного напряжения, входной и измерительный коммутаторы аналого-цифровой преобразователь, цифропечатающее устройство, анализатор-индикатор и блок управления.

Однако такие устройства непригодны для однозначного определения пороговых уровней полупроводниковых логических схем, когда критерием оценки пороговых уровней является заданное значение дифференциального коэффициента усиления проверяемой логической схемы. Оценка пороговых уровней с помощью таких устройств производится посредством сравнения статических значений входных и выходных сигналов с соответствующими статическими усредненными уровнями пороговых логических сигналов, найденных графически, что приводит к весьма неточным результатам контроля.

Для повышения точности контроля в предлагаемом устройстве дог.олнительно установлены генератор высокочастотного сигнала, выход которого соединен с выходом генератора пилообразного напряжения и через входной коммутатор подключен ко входу контролируемой полупроводниковой логической схемы, и

5 схема фиксации высокочастотного сигнала, вход которой .подсоединен к выходу контролируемой схемы, а выход — к управляющему входу генератора пилообразного напряжения.

Это значительно упрощает процесс опреде10 ления пороговых уровней полупроводниковых логических схем, повышает точность измерения и позволяет найти конкретные значения пороговых уровней «О» и «1» для каждой отдельной логической схемы и, следовательно, 1ч повысить качество расчета проектируемых устройств на помехоустойчивость.

На черте,ке приведена функциональная блок-схема устройства.

На вход «и» проверяемой логической схемы

20 1 через входной коммутатор 2 одновременно подключаются выходы генератора 8 пилообразного напряжения и генератора 4 высокочастотного сигнала.

Контрольный высокочастотный сигнал, прой25 дя через проверяемую логическую схему 1, попадает в схему 5 фиксации высокочастотных сигналов, вход которой соединен с выходом логической схемы 1.

По мере роста напряжения пилообразного

30 сигнала и приближения его величины к допу266943

Составитель В. Комаров

Техред Т. П. Курилко Корректор М. П, Ромашова

Редактор С, Лазарева

Заказ 1740111 Тираж 480 Подписное

ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР

Москва, 5К-35, Раушскан наб., д. 4/5

Типогр афин, и р. Сапунов а, 2 стимому верхнему уровню логическото «О» возрастает дифференциальный коэффициент усиления логической схемы для высокочастотного сигнала, т. е. уровень этого сигнала на выходе логической схемы будет возрастать.

В момент, когда выходной высокочастотный сигнал достигает заданного уровня, схема 5 фиксации зафиксирует имевший при этом .место уровень возрастающего напряжения пилообразного сигнала, т. е. пороговый уровень логического «О» для первого входа «И». По команде блока б управления зафиксированное входное напряжение, подается через измерительный коммутатор 7 в аналого-цифровой .преобразователь 8. Преобразованная величина зафиксированного напряжения регистрируется с помощью цифропечатающего устройства 9.

Кроме того, зафиксированное напряжение с выхода измерительного коммутатора 7 поступает в анализатор-индикатор 10, оценивающий уровень напряжения по принципу «годен— негоден».

В дальнейшем измерительный коммутатор

7, управляемый блоком 6 управления, подключает ко входу аналого-цифрового преобразователя 8 выход логической схемы 1, для которого при этом определяется пороговый уровень логической «1». Аналогично и для других точек (например, для входов расширения функции «ИЛИ» в интегр альных схем ах ДТЛ и

ТТЛ) могут быть определены пороговые уровни логических сигналов «О» и «1».

При необходимости аналогичные контрольно-измерительные операции могут быть осу.цествлены с другими входами «И».

В случае, когда определяется пороговый уровень логической «1» на входе и «О» .на выходе, процесс контроля отличается от рассмотренного выше лишь тем, что генератор пилоооразного напряжения вырабатывает не возрастающее, а убывающее по величине напряжение пилообразной формы.

Благодаря этому высокочастотный сигнал на выходе контролируемой логической схемы всегда изменяется в одном направлении — от малых значений к большим, что позволяет для

10 обоих случаев использовать одну и ту же схему 5 фиксации высокочастотного сигнала.

Таким образом устройство осуществляет измерение пороговых уровней логических сигналов «О» и «1» для входов «И», «ИЛИ» и вы15 хода полупроводниковых логических схем и одновременно отбраковку негодных .по этим параметрам схем.

Предмет изобретения

20 Устройство для контроля пороговых уровней полупроводниковых логических схем, содержащее генератор пилообразного напряжения, входной и измерительный коммутаторы, аналого-цифровой преобразователь, цифропеча25 тающее устройство, анализатор-индикатор и блок управления, огличаюи4ееся тем, что, с целью повышения точности контроля, в нем дополнительно установлены генератор высокочастотного сигнала, выход которого соединен

80 с выходом генератора пилообразного напряжения и через входной коммутатор подключен ко входу контролируемой полупроводниковой логической схемы, и схема фиксации высокочастотного сигнала, вход которой подсоединен к

85 выходу контролируемой схемы, а выход — к управляющему входу генератора пилообразного напряжения.

Устройство д,ля контроля пороговых-^урбвнёй полупроводниковых логических схем Устройство д,ля контроля пороговых-^урбвнёй полупроводниковых логических схем 

 

Похожие патенты:

Автоматическое устройство для проведения матричных испытанийизвестны автоматические устройства для автоматического перебора параметров испытуемого устройства, содержащие счетчик импульсов, дешифратор, реле представителей определяющих параметров испытуемой схемы, блок контроля и счетчик отказовых ситуаций.предлагаемое устройство отличается от известных тем, что в нем генератор тактовых импульсов подключен к счетчику импульсов, выходы которого подсоединены к дещифратору сигналов счетчика импульсов, выходы которого подключены к счетчикам отказовых ситуаций и к реле представителей определяющих параметров испытуемой схемы, подсоединенной к блоку контроля, подключенному к счетчикам отказовых ситуаций. предлагаемое устройство позволяет производить перебор произвольных значений определяющих параметров.блок-схема предлагаемого устройства приведена на чертеже.генератор 1 тактовых импульсов подсоедипен к электронному ключу 2 прекращ^ения перебора ситуаций, соединенного со счетчиком импульсов 3. счетчик подсоединен к дещифратору 4 сигналов счетчика импульсов и реле 5 представителей определяющих парм.етров испытуемой схемы 6, подсоединенной кблоку контроля 7, в функции которого входитиндикация отказа испытуемой схемы и включение счетчиков 8 регистрации отказовых ситуаций.для проведения испытаний устанавливают 5 значения участков определяющих параметров при помощи потенциометров (для сопротивлений) и магазинов емкостей (для конденсаторов). генератор 1 тактовых импульсов, определяющий скорость перебора параметров,10 через электронный ключ 2 прекращения перебора ситуаций, последовательно переводит счетчик импульсов 3 из одного состояния в другое. счетчик импульсов 3 служит для статической записи номера ситуации в двоичном15 коде. дешифратор 4 сигналов служит для перевода номера ситуации в соответствующие сигналы, подключающие реле 5. реле 5 подключают соответствующие участки определяющих параметров, значения которых уста-20 новлены заранее, и счетчики блока регистрации отказовых ситуаций.. сигнал испытуемой схемы поступает на блок контроля 7, который проверяет его в соответствии с критерием отказа и в случае реализации отказовой25 ситуации выдает сигнал на счетчики 8 регистрации отказовых ситуаций.для проведения матричных испытаний диапазон изменения определяющих параметров разбивают на участки (кванты). количество30 квантов определяется требуемой точностью // 163822

Изобретение относится к электротехнике, в частности к диагностированию устройств релейной защиты и противоаварийного управления в системах электроснабжения (РЗА)

Изобретение относится к контрольно-измерительной технике и может быть использовано для обнаружения и указания места неисправного элемента в цифровых схемах

Изобретение относится к автоматике и вычислительной технике и может быть использовано при отладке логических блоков, микропроцессорных систем, ЭВМ и т.д

 // 411399
Наверх