Подложка матрицы, способ ее изготовления и дисплейное устройство с плоской панелью

Авторы патента:


Подложка матрицы, способ ее изготовления и дисплейное устройство с плоской панелью
Подложка матрицы, способ ее изготовления и дисплейное устройство с плоской панелью
Подложка матрицы, способ ее изготовления и дисплейное устройство с плоской панелью
Подложка матрицы, способ ее изготовления и дисплейное устройство с плоской панелью
Подложка матрицы, способ ее изготовления и дисплейное устройство с плоской панелью

 


Владельцы патента RU 2619814:

ШЭНЬЧЖЭНЬ ЧАЙНА СТАР ОПТОЭЛЕКТРОНИКС ТЕКНОЛОДЖИ КО., ЛТД. (CN)

Изобретение относится к технологиям производства дисплеев. В дисплейном устройстве каждый из веерных проводников включает первые металлические полосы в определенном количестве на стеклянной подложке, которая расположена в направлении прохождения веерного проводника и отделена; изолирующий слой, покрывающий каждую из частей первой металлической полосы и снабженный первым сквозным отверстием и вторым сквозным отверстием; и вторую металлическую полосу, расположенную на изолирующем слое и контактирующую с каждой из частей первой металлической полосы через первое сквозное отверстие и второе сквозное отверстие. При этом длины первых металлических полос веерных проводников постепенно увеличиваются в направлении от центра к краю веерной формы, так что импедансы веерных проводников остаются неизменными. Технический результат – устранение неравномерности отображения. 3 н. и 11 з.п. ф-лы, 6 ил.

 

ПРЕДПОСЫЛКИ ДЛЯ СОЗДАНИЯ ИЗОБРЕТЕНИЯ

1. Область техники

Изобретение относится к области технологии производства дисплеев с плоской панелью, в частности к подложке матрицы, способу ее изготовления и дисплейному устройству с плоской панелью.

2. Описание уровня техники

У покупателей все большим спросом пользуются дисплейные устройства, так что дисплей с плоской панелью может быть очень популярен, и области производства дисплеев LCD (жидкокристаллических) и OLED (на органических светодиодах) быстро развиваются.

Подложка матрицы является важным элементом панели дисплея, которая имеет эффективную область отображения информации (называемую АА-область, активная область) и неэффективную область отображения вокруг эффективной области отображения, при этом эффективная область отображения включает линии сигнала, линии развертки и линии данных. Неэффективная область включает проводники, распределенные в форме веера. Линии сигнала соединены соответственно с веерными проводниками и посредством таких веерных проводников с периферической микросхемой. Поскольку длина каждого верного проводника отличается от длины другого проводника, то при равной ширине веерных проводников импеданс веерных проводников в центральной части веерной формы меньше, чем импеданс веерных проводников в краевой части веерной формы. Поэтому, когда сигнал послан по линии сигнала, сигнал, выводимый микросхемой, не может поддерживать синхронизацию, этим вызывая неравномерность отображения.

Обратимся к Фиг. 1 и Фиг. 2 вместе. На Фиг. 1 представлен схематический чертеж веерных проводников, известных из уровня техники. На Фиг. 1 схематически показаны только три веерных проводника. Веерный проводник 11, веерный проводник 12 и веерный проводник 13 распределены в форме веера. Веерный проводник 12 расположен в центре веерной формы, и веерные проводники 11 и 13 расположены на краях веерной формы. Длины веерного проводника 11 и веерного проводника 13 равны. Веерный проводник 12 использует изгибный путь, чтобы увеличить эффективную длину, так что его длина совпадает с длинами веерного проводника 11 и веерного проводника 13. На Фиг. 2 приведен вид в разрезе по А-А' веерного проводника 12, показанного на Фиг. 1.

Веерный проводник 12 получают, последовательно укладывая друг на друга первый металлический слой 121, изолирующий слой 122, второй металлический слой 123 и пассивирующий слой 124 и используя способ изготовления матрицы. Поскольку первый металлический слой 121 и второй металлический слой 123 изолированы друг от друга, то при вводе сигнала первый металлический слой 121 и второй металлический слой 123 эквивалентны двум резисторам, соединенным параллельно. Веерный проводник 11 и веерный проводник 13 имеют такую же внутреннюю структуру, что и веерный проводник 12.

Поскольку каждый из веерных проводников имеет одинаковую структуру и одинаковую длину, веерный проводник 11, веерные проводники 12 и веерный проводник 13 имеют одинаковый импеданс. Однако из-за ограничений известного уровня техники и способа изгибная часть веерного проводника 12 относительно разрежена, так что высота веерного проводника 12 увеличена и площадь, занимаемая неэффективной областью отображения, увеличивается. Поэтому это не подходит для конструкции узкой рамки панели дисплея и уменьшает степень использования подложки матрицы.

РАСКРЫТИЕ ИЗОБРЕТЕНИЯ

Главная цель настоящего изобретения заключается в том, чтобы предложить подложку матрицы и способ ее изготовления и дисплейное устройство с плоской панелью для обеспечения одинакового импеданса веерных проводников при условии, что длины веерных проводников не равны.

Для того чтобы решить вышеуказанные технические задачи, настоящее изобретение предлагает: подложку матрицы, включающую область эффективного отображения и неэффективную область отображения, окружающую эффективную область отображения и имеющую многочисленные веерные проводники, распределенные в форме веера, причем каждый веерный проводник имеет заданную длину и заданные длины многочисленных веерных проводников увеличиваются в направлении от центра к краю веерной формы, при этом любой один из веерных проводников включает: первую металлическую полосу в определенном числе, расположенную на стеклянной подложке, причем первая металлическая полоса в определенном числе расположена в направлении прохождения веерного проводника и отделена, и длина каждой части первой металлической полосы меньше, чем заданная длина, или равна ей; изолирующий слой, покрывающий каждую из частей первой металлической полосы, и изолирующий слой, который покрывает каждую из частей первой металлической полосы, снабжен первым сквозным отверстием и вторым сквозным отверстием; и вторую металлическую полосу, расположенную на изолирующем слое и контактирующую с каждой из частей первой металлической полосы через первое сквозное отверстие и второе сквозное отверстие, при этом длина второй металлической полосы равна заданной длине; при этом длины частей первой металлической полосы веерных проводников постепенно увеличиваются в направлении от центра к краю веерной формы и определенные числа первых металлических полос постепенно уменьшаются в этом направлении, так что импедансы веерных проводников остаются неизменными.

При этом любой один из веерных проводников включает пассивирующий слой, покрывающий вторую металлическую полосу.

При этом длина каждой части первой металлической полосы одинаковая.

При этом расстояние между каждой частью первой металлической полосы одинаковое.

При этом линейная ширина каждого из веерных проводников одинаковая.

Для решения вышеуказанных технических задач еще одним техническим решением, предлагаемым настоящим изобретением, является способ изготовления подложки матрицы, включающий: формирование первого металлического слоя на стеклянной подложке с изготовлением первого металлического слоя в форме многочисленных первых металлических полос, распределенных в форме веера, причем каждая из первых металлических линий включает первую металлическую полосу в определенном числе и каждая из первых металлических полос отделена; длины первых металлических полос многочисленных первых металлических линий увеличиваются в направлении от центра к краю веерной формы и определенные числа уменьшаются в этом направлении; формирование изолирующего слоя на многочисленных первых металлических линиях и выполнение первого сквозного отверстия и второго сквозного отверстия в месте расположения изолирующего слоя, покрывающего каждую первую металлическую полосу; и формирование второго металлического слоя на изолирующем слое с превращением второго металлического слоя в многочисленные вторые металлические полосы, причем каждая из вторых металлических полос контактирует с каждой из частей первой металлической полосы через первое сквозное отверстие и второе сквозное отверстие; длина второй металлической полосы больше, чем длина первой металлической полосы, или равна ей.

При этом способ, кроме того, включает формирование пассивирующего слоя на многочисленных вторых металлических полосах.

При этом длина каждой части первой металлической полосы каждой металлической линии одинаковая.

При этом расстояние между каждой частью первой металлической полосы одинаковая.

Для того чтобы решить вышеописанные технические задачи, еще одним техническим решением, предлагаемым настоящим изобретением, является дисплейное устройство с плоской панелью, включающее подложку матрицы, при этом подложка матрицы включает эффективную область отображения и неэффективную область отображения, окружающую эффективную область отображения и имеющую многочисленные веерные проводники, распределенные в форме веера, при этом каждый веерный проводник имеет заданную длину и заданные длины многочисленных веерных проводников увеличиваются в направлении от центра к краю веерной формы, при этом любой один из веерных проводников включает: первую металлическую полосу в определенном числе, расположенную на стеклянной подложке, при этом первая металлическая полоса в определенном числе расположена в направлении прохождения веерного проводника и отделена и длина каждой части первой металлической полосы меньше, чем заданная длина, или равна ей; изолирующий слой, покрывающий каждую из частей первой металлической полосы, и изолирующий слой, который покрывает каждую из частей первой металлической полосы, снабжен первым сквозным отверстием и вторым сквозным отверстием; и вторую металлическую полосу, расположенную на изолирующем слое и контактирующую с каждой из частей первой металлической полосы через первое сквозное отверстие и второе сквозное отверстие, при этом длина второй металлической полосы равна заданной длине; при этом длины первых металлических полос веерных проводников постепенно увеличиваются в направлении от центра к краю веерной формы и определенные числа первых металлических полос постепенно уменьшаются в этом направлении, так что импедансы веерных проводников остаются неизменными.

При этом любой один из веерных проводников включает пассивирующий слой, покрывающий вторую металлическую полосу.

При этом длина каждой части первой металлической полосы одинаковая.

При этом расстояние между каждой частью первой металлической полосы одинаковое.

При этом линейная ширина каждого из веерных проводников одинаковая.

Вкратце, подложка матрицы, способ изготовления подложки матрицы, и дисплейное устройство с плоской панелью настоящего изобретения снабжено первым сквозным отверстием и вторым сквозным отверстием в месте расположения изолирующего слоя, который покрывает каждую из частей первой металлической полосы, так что вторая металлическая полоса контактирует с каждой частью первой металлической полосы через первое сквозное отверстие и второе сквозное отверстие. Регулируя длину первой металлической полосы каждого веерного проводника, можно сохранить импедансы веерных проводников неизменными, хотя длины веерных проводников не равны, чтобы уменьшить высоту веерных проводников и увеличить степень использования подложки матрицы, что будет подходить для узкой конструкции рамки панели дисплея.

КРАТКОЕ ОПИСАНИЕ ЧЕРТЕЖЕЙ

Фиг. 1 - схематический чертеж веерных проводников, известных из уровня техники;

Фиг. 2 - вид в разрезе по А-А' веерного проводника 12, показанного на Фиг. 1;

Фиг. 3 - схематический чертеж веерных проводников в неэффективной области на подложке матрицы согласно одному варианту осуществления настоящего изобретения;

Фиг. 4 - вид в разрезе в направлении В-В', показанном на Фиг. 3;

Фиг. 5 - схематический чертеж схемы веерных проводников, эквивалентной показанной на Фиг. 4;

Фиг. 6 - схема процесса способа изготовления подложки матрицы согласно настоящему изобретению.

ПОДРОБНОЕ ОПИСАНИЕ ПРЕДПОЧТИТЕЛЬНОГО ВАРИАНТА ОСУЩЕСТВЛЕНИЯ

Приведенный ниже текст в сочетании с чертежами и вариантом осуществления служит для подробного описания настоящего изобретения. Очевидно, что описанные ниже варианты осуществления являются лишь некоторыми вариантами осуществления настоящего изобретения. Если средние специалисты в данной области техники получат без творческих усилий другие варианты осуществления, они также будут охватываться настоящим изобретением.

Со ссылкой на Фиг. 3 приведен схематический чертеж веерных проводников в неэффективной области на подложке матрицы согласно одному варианту осуществления настоящего изобретения.

Подложка матрицы включает эффективную область отображения и неэффективную область отображения. Неэффективная область отображения окружает эффективную область отображения. Эффективная область отображения включает линии сигнала, и неэффективная область отображения включает многочисленные веерные проводники, распределенные в форме веера. Линии сигнала соединены с соответствующими веерными проводниками для приема внешнего подводимого сигнала. Каждый веерный проводник имеет некоторую заданную длину, заданная длина многочисленных веерных проводников постепенно увеличивается в направлении от центра к краю веерной формы. В данном варианте осуществления линейная ширина каждого веерного проводника одинаковая. Следует понимать, что на чертеже схематически показано только три веерных проводника 21, 22 и 23, но это не служит ограничением числа веерных проводников. Веерный проводник 22 расположен в центре веерной формы, и веерные проводники 21, 23 расположены на краях веерной формы.

Каждый из трех веерных проводников 21, 22 и 23 имеет некоторую заданную длину. Заданная длина L веерного проводника 22 меньше, чем заданные длины веерного проводника 21 и веерного проводника 23. Также смотрите Фиг. 4, где приведен вид в разрезе по линии В-В', показанной на Фиг. 3. Веерный проводник 22 включает первую металлическую полосу 221, изолирующий слой 222 и вторую металлическую полосу 223.

Первая металлическая полоса 221 имеет заданное число частей и расположена на стеклянной подложке (не показана). Первая металлическая полоса 221 в определенном числе расположена в направлении прохождения веерного проводника 22 и отделена. Длина d каждой части первой металлической полосы 221 меньше, чем заданная длина L, или равна ей. Поскольку заданная длина L веерного проводника 22 имеет ограничение, то когда длина d первой металлической полосы 221 ближе к заданной длине L, заданное число меньше. Можно понять, что если длина d первой металлической полосы 221 равна заданной длине L, то заданное число первой металлической полосы 221 равно одному. В данном варианте осуществления длина d каждой из частей первой металлической полосы 221 одинаковая. Кроме того, расстояние между каждой частью первой металлической полосы 221 одинаковое.

Изолирующий слой 222 покрывает каждую из частей первой металлической полосы 221. Изолирующий слой 222, который покрывает каждую из частей первой металлической полосы 221, снабжен первым сквозным отверстием 2221 и вторым сквозным отверстием 2222. Между двумя первыми металлическими полосами 221 изолирующий слой 222 также покрывает стеклянную подложку.

Вторая металлическая полоса 223 расположена на изолирующем слое 222. Вторая металлическая полоса 223 контактирует с каждой из частей первой металлической полосы 221 посредством первого сквозного отверстия 2221 и второго сквозного отверстия 2222. Длина второй металлической полосы 223 равна заданной длине L.

Внутренние структуры веерного проводника 21 и веерных проводников 22 и 23 одинаковые. Разница заключается в том, что длина первой металлической полосы веерного проводника 21 и веерного проводника 23 больше, чем длина d первой металлической полосы 221 веерного проводника 22. Веерный проводник 21, веерный проводник 22 и веерный проводник 23 совместно используют изолирующий слой 222. Для числа веерных проводников, которое больше трех, длины первых металлических полос веерных проводников постепенно увеличиваются в направлении от центра к краю веерной формы, и определенные числа постепенно уменьшаются в этом направлении, так что импеданс каждого веерного проводника остается неизменным.

В еще одном варианте осуществления веерный проводник 22 также включает пассивирующий слой 224. Пассивирующий слой 224 покрывает вторую металлическую полосу 223, чтобы повысить ее стойкость к истиранию и коррозии.

Смотрите Фиг. 2 и Фиг. 5. На Фиг. 5 представлен схематический чертеж схемы веерных проводников, эквивалентной показанной на Фиг. 4. На Фиг. 4 две первые металлические полосы 221, и эти две части 221 соответствуют двум сопротивлениям R1 на Фиг. 5. Каждая из первых металлических полос 221 контактирует со второй металлической полосой 223 посредством первого сквозного отверстия 2221 и второго сквозного отверстия 2222. Это эквивалентно параллельному соединению первой металлической полосы 221 и второй металлической полосы 223, что соответствует параллельному соединению сопротивления R1, сопротивления R21 и сопротивления R23 на Фиг. 5. Вторая металлическая полоса 223 не полностью контактирует с первой металлической полосой 221. Часть второй металлической полосы 223, которая не контактирует с первой металлической полосой 221, эквивалентна сопротивлению R22 на Фиг. 5, то есть сопротивление R21, сопротивление R22 и сопротивление R23 равны сопротивлению второй металлической полосы 223.

Здесь сравнивается эквивалентная схема веерного проводника 22 и эквивалентная схема веерного проводника 12 на Фиг. 2. Предполагается, что верхний и нижний металлические слои веерного проводника 12, известные из уровня техники, соответствуют сопротивлениям R1' и R2'. В эквивалентной схеме сопротивление R1' параллельно R2'. Можно сказать, что R1' больше, чем R1.

На Фиг. 4, поскольку длина второй металлической полосы 223 веерного проводника 22 равна заданной длине L, сопротивление R2 почти соответствует сопротивлению R2', так что можно предположить, что R2=R2'=R21+R22+R23.

На Фиг. 2 эквивалентный импеданс веерного проводника 12 равен:

Ro'=(R1'*R2')/(R1'+R2')=R2'/(1+R2'/R1').

При условии равной длины толщина второго металлического слоя 123 меньше толщины первого металлического слоя 121, так что, по формуле сопротивления, R=ρl/S, R2'≥R1', тогда Ro'≤R2/2.

Эквивалентный импеданс веерного проводника 22 на Фиг. 5 равен:

Ro=(R1*R21)/(R1+R21)+R22+(R1*R23)/(R1+R23)=R21/(1+R21/R1)+R22+R23/(1+R23/R1).

Если отрегулировать длину d первой металлической полосы 221 так, чтобы она была меньше определенного значения, сопротивление R22 может быть больше чем R2/2, так что Ro может быть больше чем R2/2, то есть Ro≥Ro'.

Поэтому при условии равной длины после регулировки длины d первой металлической полосы 221 сопротивление веерного проводника 22 остается неизменным и равным сопротивлению веерного проводника 12.

Дополнительно, если увеличить длину d первой металлической полосы 221 веерного проводника 22, длина второй металлической полосы 223, которая не контактирует с первой металлической полосой 221, уменьшится. Это приведет к уменьшению сопротивления R22, чтобы уменьшить Ro. Также это означает, что заданная длина веерных проводников 21 и 23 больше, чем заданная длина L веерного проводника 22. Однако можно уменьшить сопротивление веерных проводников 21 и 23 путем увеличения длины первых металлических полос веерных проводников 21, 23, чтобы сохранить их сопротивления равными с сопротивлением веерного проводника 22.

Подложка матрицы в этом варианте осуществления настоящего изобретения может сохранять постоянство сопротивления в случае неравной длины веерных проводников при регулировке длины первых металлических полос веерных проводников. Таким образом, не потребуется выполнять процесс изгибания веерных проводников, чтобы уменьшить высоту веерных проводников, можно повысить степень использования подложки матрицы, и это будет подходить для узкой конструкции рамки панели дисплея.

Настоящее изобретение также предлагает дисплейное устройство с плоской панелью, и дисплейное устройство с плоской панелью включает подложку матрицы, описанную в вышеприведенных вариантах осуществления. Другие детали дисплейного устройства с плоской панелью можно найти в известном уровне техники, и здесь они подробно описаны не будут.

На Фиг. 6 показана схема процесса способа изготовления подложки матрицы согласно настоящему изобретению. Способ изготовления включает следующие этапы:

Этап S31: формирование первого металлического слоя на стеклянной подложке с превращением первого металлического слоя в многочисленные первые металлические полосы, распределенные в форме веера, причем каждая из первых металлических линий включает первую металлическую полосу в определенном числе и каждая из частей первой металлической полосы отделена; длины первых металлических полос многочисленных первых металлических линий увеличиваются в направлении от центра к краю веерной формы и определенные числа уменьшаются в этом направлении.

При этом первый металлический слой может быть сформирован путем осаждения. После формирования первого металлического слоя из него путем мокрого травления можно изготовить многочисленные первые металлические линии, распределенные в форме веера. Так как каждая из первых металлических линий включает первую металлическую полосу, которая имеет заданное число разделенных частей, первые металлические линии не являются непрерывными. Заданное число первых металлических полос для каждой первой металлической линии разное. Если длина первой металлической полосы больше, заданное число меньше.

В данном варианте осуществления длина каждой из первых металлических полос каждой первой металлической линии одинаковая, и расстояние между каждой частью первой металлической полосы одинаковое.

Этап S32: формирование изолирующего слоя на многочисленных первых металлических линиях, изолирующий слой, покрывающий каждую из частей первой металлической полосы, выполнен с первым сквозным отверстием и вторым сквозным отверстием.

При этом изолирующий слой формируют путем нанесения покрытия. После формирования изолирующего слоя используют сухое травление для формирования первого сквозного отверстия и второго сквозного отверстия в изолирующем слое.

Этап S33: формирование второго металлического слоя на изолирующем слое с превращением второго металлического слоя в многочисленные вторые металлические полосы, причем каждая из вторых металлических полос контактирует с каждой из частей первой металлической полосы через первое сквозное отверстие и второе сквозное отверстие; длина второй металлической полосы больше длины первой металлической полосы или равна ей.

При этом второй металлический слой также может быть сформирован путем осаждения. После формирования второго металлического слоя из него путем мокрого травления можно изготовить многочисленные вторые металлические полосы. Линейная ширина вторых металлических полос одинакова с линейной шириной изолирующего слоя.

Длина вторых металлических полос является длиной веерного проводника. Длина первой металлической полосы может быть равна длине вторых металлических полос, и заданное число первых металлических полос при этом условии равно одному. Соответственно, выполняют одно первое и одно второе сквозные отверстия. Это условие эквивалентно условию параллельного соединения первой металлической полосы и второй металлической полосы.

После Этапа S33 способ изготовления может далее включать формирование пассивирующего слоя на многочисленных вторых металлических полосах. Пассивирующий слой защищает вторые металлические полосы.

В результате вышеизложенного получаем: подложку матрицы, способ изготовления подложки матрицы и дисплейное устройство с плоской панелью настоящего изобретения с первым сквозным отверстием и вторым сквозным отверстием в месте расположения изолирующего слоя, который покрывает каждую из частей первой металлической полосы, так что вторая металлическая полоса контактирует с каждой частью первой металлической полосы через первое сквозное отверстие и второе сквозное отверстие. Регулируя длину первой металлической полосы каждого веерного проводника, можно поддерживать сопротивления веерных проводников неизменными при неравной длине веерных проводников, чтобы уменьшить высоту веерных проводников и увеличить степень использования подложки матрицы, что будет подходить для узкой конструкции рамки панели дисплея.

Вышеописанные варианты осуществления настоящего изобретения не использованы для ограничения объема настоящего изобретения. Любое использование упомянутого в описании или чертежах настоящего изобретения, в результате чего могут быть получены эквивалентные структуры или эквивалентные способы, или прямое или косвенное использование в других родственных областях техники подпадает под объем формулы настоящего изобретения.

1. Подложка матрицы, включающая:

эффективную область отображения и

неэффективную область отображения, окружающую эффективную область отображения и имеющую многочисленные веерные проводники, распределенные в форме веера, при этом каждый веерный проводник имеет заданную длину и заданные длины многочисленных веерных проводников увеличиваются в направлении от центра к краю веерной формы, при этом любой один из веерных проводников включает:

первую металлическую полосу в определенном числе, расположенную на стеклянной подложке, при этом первая металлическая полоса в определенном числе расположена в направлении прохождения веерного проводника и отделена и длина каждой части первой металлической полосы меньше, чем заданная длина, или равна ей;

изолирующий слой, покрывающий каждую из частей первой металлической полосы, и изолирующий слой, который покрывает каждую из частей первой металлической полосы, снабжен первым сквозным отверстием и вторым сквозным отверстием; и

вторую металлическую полосу, расположенную на изолирующем слое и контактирующую с каждой из частей первой металлической полосы через первое сквозное отверстие и второе сквозное отверстие, при этом длина второй металлической полосы равна заданной длине;

при этом длины первых металлических полос веерных проводников постепенно увеличиваются в направлении от центра к краю веерной формы и определенные числа первых металлических полос постепенно уменьшаются в этом направлении, так что импедансы веерных проводников остаются неизменными.

2. Подложка матрицы по п. 1, отличающаяся тем, что любой один из веерных проводников включает пассивирующий слой, покрывающий вторую металлическую полосу.

3. Подложка матрицы по п. 1, отличающаяся тем, что длина каждой части первой металлической полосы одинаковая.

4. Подложка матрицы по п. 3, отличающаяся тем, что расстояние между каждой частью первой металлической полосы одинаковое.

5. Подложка матрицы по п. 1, отличающаяся тем, что линейная ширина каждого из веерных проводников одинаковая.

6. Способ изготовления подложки матрицы, включающий:

формирование первого металлического слоя на стеклянной подложке с изготовлением первого металлического слоя в форме многочисленных первых металлических полос, распределенных в форме веера, при этом каждая из первых металлических линий включает первую металлическую полосу в определенном числе и каждая из частей первой металлической полосы отделена; длины первых металлических полос многочисленных первых металлических линий увеличиваются в направлении от центра к краю веерной формы и определенные числа уменьшаются в этом направлении;

формирование изолирующего слоя на многочисленных первых металлических линиях и выполнение первого сквозного отверстия и второго сквозного отверстия в месте расположения изолирующего слоя на каждой из частей первой металлической полосы; и

формирование второго металлического слоя на изолирующем слое и преобразование второго металлического слоя в многочисленные вторые металлические полосы, причем каждая из вторых металлических полос контактирует с каждой из частей первой металлической полосы через первое сквозное отверстие и второе сквозное отверстие; длина второй металлической полосы больше длины первой металлической полосы или равна ей.

7. Способ изготовления по п. 6, отличающийся тем, что способ, кроме того, включает формирование пассивирующего слоя на многочисленных вторых металлических полосах.

8. Способ изготовления по п. 7, отличающийся тем, что длина каждой части первой металлической полосы каждой металлической линии одинаковая.

9. Способ изготовления по п. 8, отличающийся тем, что расстояние между каждой частью первой металлической полосы одинаковое.

10. Дисплейное устройство с плоской панелью, включающее подложку матрицы, причем подложка матрицы включает:

эффективную область отображения и

неэффективную область отображения, окружающую эффективную область отображения и имеющую многочисленные веерные проводники, распределенные в форме веера, при этом каждый веерный проводник имеет заданную длину и заданные длины многочисленных веерных проводников увеличиваются в направлении от центра к краю веерной формы, при этом любой один из веерных проводников включает:

первую металлическую полосу в определенном числе, расположенную на стеклянной подложке, при этом первая металлическая полоса в определенном числе расположена в направлении прохождения веерного проводника и отделена и длина каждой части первой металлической полосы меньше, чем заданная длина, или равна ей;

изолирующий слой, покрывающий каждую из частей первой металлической полосы, и изолирующий слой, который покрывает каждую из частей первой металлической полосы, снабжен первым сквозным отверстием и вторым сквозным отверстием; и

вторую металлическую полосу, расположенную на изолирующем слое и контактирующую с каждой из частей первой металлической полосы через первое сквозное отверстие и второе сквозное отверстие, при этом длина второй металлической полосы равна заданной длине;

при этом длины первых металлических полос веерных проводников постепенно увеличиваются в направлении от центра к краю веерной формы и определенные числа первых металлических полос постепенно уменьшаются в этом направлении, так что импедансы веерных проводников остаются неизменными.

11. Дисплейное устройство с плоской панелью по п. 10, отличающееся тем, что любой один из веерных проводников включает пассивирующий слой, покрывающий вторую металлическую полосу.

12. Дисплейное устройство с плоской панелью по п. 10, отличающееся тем, что длина каждой части первой металлической полосы одинаковая.

13. Дисплейное устройство с плоской панелью по п. 12, отличающееся тем, что расстояние между каждой частью первой металлической полосы одинаковое.

14. Дисплейное устройство с плоской панелью по п. 10, отличающееся тем, что линейная ширина каждого из веерных проводников одинаковая.



 

Похожие патенты:

Устройство отображения содержит подложку активной матрицы, включающую множество линий сканирования, продолжающихся в направлении строк, множество сигнальных линий (13), продолжающихся в направлении столбцов, и управляющую схему сигнальной линии, которая подает напряжение в качестве сигнала отображения на каждую из сигнальных линий.

Изобретение относится к жидкокристаллической панели, применяемой в устройствах отображения различных электронных устройств. .
Устройство включает пару подложек и жидкокристаллический слой, помещенный между парой подложек. Одна из пары подложек включает в себя линии сканирования, сигнальные линии, линии накопительного конденсатора, тонкопленочные транзисторы, подключенные к линиям сканирования и сигнальным линиям, и электроды пикселей, подключенные к тонкопленочным транзисторам, а другая - противоэлектрод.

Жидкокристаллическое устройство отображения содержит жидкокристаллический слой и пару подложек, между которыми вставлен жидкокристаллический слой. По меньшей мере одна из пары подложек включает в себя электрод, который прикладывает напряжение к жидкокристаллическому слою.

Панель содержит первую и вторую изолирующие подложки и жидкокристаллический слой, расположенный между ними. Одна из подложек имеет на стороне, контактирующей с жидкокристаллическим слоем, общий электрод с выступами и/или вырезами, а другая - линии сигнала сканирования, линии сигнала данных и электроды элементов изображения.

В жидкокристаллическом устройстве отображения общий электрод (45) включает в себя первый общий электрод (45a) и второй общий электрод (45b). При этом пиксельный электрод (60) включает в себя участок первой магистральной линии (61a), участок второй магистральной линии (61b), множество участков первой ветви (62a), простирающихся в первом направлении, множество участков второй ветви (62b), простирающихся во втором направлении, множество участков третьей ветви (62c), простирающихся в третьем направлении, и множество участков четвертой ветви (62d), простирающихся в четвертом направлении.

Устройство включает в себя первую и вторую подложки с жидкокристаллическим слоем между ними. Первая подложка включает в себя сигнальную линию, линию сканирования, изолирующую пленку, первый электрод, в который предоставляется сигнал изображения через сигнальную линию, и второй электрод.

Устройство включает жидкокристаллический слой между подложкой матрицы тонкопленочных транзисторов и противоположной подложкой и, по меньшей мере, один электрод.

Подложка активной матрицы включает в себя множество переключающих элементов, обеспеченных на изолирующей подложке; множество шин, обеспеченных на изолирующей подложке и подсоединенных к переключающим элементам; межслойную изолирующую пленку, покрывающую переключающие элементы и шины; множество пиксельных электродов, сформированных на межслойной изолирующей пленке, и множество выводов, отходящих от шин и расположенных с заранее определенным интервалом.

Изобретение относится к подложке активной матрицы, включающей в себя множество электродов пикселя, и к жидкокристаллическому устройству отображения, в котором используется подложка активной матрицы.

Изобретение относится к устройству жидкокристаллического дисплея, которое имеет структуру управления выравниванием жидкого кристалла в пикселе. .
Наверх