Подложка матрицы и жидкокристаллическая панель с такой подложкой матрицы

Изобретение относится к технологиям изготовления жидкокристаллических дисплеев, более конкретно к подложке матрицы и жидкокристаллической панели. Каждый из пикселей в подложке матрицы включает первый электрод пикселя, второй электрод пикселя и третий электрод пикселя. Третий электрод пикселя соединяется с вторым электродом пикселя через третий транзистор. В режиме двухмерного отображения третий транзистор включен, так что второй электрод пикселя и третий электрод пикселя электрически соединяются. В этот момент три электрода пикселя находятся в состоянии отображения соответствующих двухмерных изображений. Напряжение второго электрода пикселя изменяется из-за напряжения третьего электрода пикселя. В режиме трехмерного отображения второй электрод пикселя и третий электрод пикселя электрически не соединены, так что третий электрод пикселя находится в состоянии отображения черных изображений. Технический результат – увеличение яркости и размера изображения. 3 н. и 10 з.п. ф-лы, 6 ил.

 

ПРЕДПОСЫЛКИ ДЛЯ СОЗДАНИЯ ИЗОБРЕТЕНИЯ

1. ОБЛАСТЬ ТЕХНИКИ

[0001] Настоящее раскрытие относится к технологии изготовления жидкокристаллических дисплеев и, более конкретно, к подложке матрицы и жидкокристаллической панели с такой подложкой матрицы.

2. ОПИСАНИЕ УРОВНЯ ТЕХНИКИ

[0002] ЖК-дисплеи обычно характеризуются признаками, включающими небольшую толщину, насыщенные цвета и стабильное изображение без мерцания, которые достигаются использованием физических структур и оптических характеристик жидкого кристалла. Разное выравнивание жидкого кристалла приводит к разным скоростям отражения под разными углами обзора. Более конкретно, скорости передачи света отличаются при разных углах обзора, и, таким образом, при широком угле обзора может происходить искажение цвета.

[0003] С развитием этой технологии большинство ЖК-дисплеев способны работать в двухмерном режиме и трехмерном режиме. Согласно технологии круговой поляризации экрана 3D-телевизора (FPR) пиксели, расположенные в двух соседних строках, соответствуют левому глазу и правому глазу, чтобы создавать сигналы изображения дли левого глаза и сигналы изображения для правого глаза. Глаза зрителя воспринимают изображение для левого глаза и изображение для правого глаза, и эти изображения затем объединяются в мозге зрителя, создавая эффект трехмерного изображения. Когда изображение для левого глаза и изображение для правого глаза воспринимаются левым глазом и правым глазом зрителя, возникает эффект перекрестных помех. Для того чтобы уменьшить этот эффект перекрестных помех, как показано на Фиг. 1, применяют черную матрицу, расположенную между пикселями двух соседних строк. Такое решение может значительно уменьшать формат изображения в режиме двухмерного отображения и отрицательно влиять на яркость.

РАСКРЫТИЕ ИЗОБРЕТЕНИЯ

[0004] Цель изобретения заключается в том, чтобы предложить подложку матрицы и ЖК-дисплей с такой подложкой матрицы. Подложка матрицы не только увеличивает размер изображения в режиме двухмерного отображения, но и уменьшает изменение цвета в режиме трехмерного отображения. Помимо этого, эффект перекрестных помех также уменьшается в режиме трехмерного отображения.

[0005] В одном аспекте подложка матрицы включает: некоторое число первых линий сканирования, некоторое число вторых линий сканирования и некоторое число пикселей, расположенных в направлении строки, и некоторое число линий данных, и каждый такой пиксель соответствует одной первой линии сканирования, одной второй линии сканирования и одной линии данных; каждый из пикселей включает первый электрод пикселя, второй электрод пикселя, третий электрод пикселя, первый транзистор, второй транзистор и третий транзистор, первый электрод пикселя соединяется с соответствующей первой линией сканирования и соответствующей линией данных через первый транзистор, второй электрод пикселя соединяется с соответствующей первой линией сканирования и соответствующей линией данных через второй транзистор, третий электрод пикселя соединяется с соответствующей второй линией сканирования и вторым электродом пикселя через третий транзистор; в режиме двухмерного отображения первая линия сканирования подводит сигналы сканирования, чтобы включить первый транзистор и второй транзистор, на первый электрод пикселя и второй электрод пикселя поступают сигналы данных с линий данных, чтобы быть в состоянии отображать соответствующие двухмерные изображения, вторая линия сканирования подводит сигналы сканирования, чтобы включить третий транзистор, так что второй электрод пикселя и третий электрод пикселя электрически соединяются, на третий электрод пикселя поступают сигналы данных с второго электрода пикселя, чтобы быть в состоянии отображать соответствующие двухмерные изображения, напряжение второго электрода пикселя изменяется из-за третьего электрода пикселя, третьим транзистором является тонкопленочный транзистор (TFT), отношение ширина/длина третьего транзистора выполнено таким, чтобы быть меньше определенного значения, так что разница напряжений между вторым электродом пикселя и третьим электродом пикселя не равна нулю, когда третий транзистор включен, причем процесс сканирования соответствующей первой линии сканирования текущей строки пикселей и процесс сканирования соответствующей второй линии сканирования предыдущей строки пикселей начинаются одновременно, и предыдущая строка пикселей расположена рядом с текущей строкой пикселей и сканировалась перед ней; и в режиме трехмерного отображения первая линия сканирования подводит сигналы сканирования, чтобы включить первый транзистор и второй транзистор, на первый электрод пикселя и второй электрод пикселя поступают сигналы данных с линии данных, чтобы быть в состоянии отображать соответствующие трехмерные изображения, и вторая линия сканирования отключает третий транзистор, так что третий электрод пикселя находится в состоянии отображения соответствующих черных изображений.

[0006] При этом подложка матрицы кроме того включает блок коммутации, расположенный на периферии подложки матрицы, и закорачивающую линию, блок коммутации включает некоторое число транзисторов, каждый из транзисторов включает управляющий вывод, входной вывод и выходной вывод, каждый входной вывод транзисторов соединяется с соответствующими первыми линиями сканирования текущей строки пикселей, каждый выходной вывод транзисторов соединяется с соответствующей второй линией сканирования предыдущей строки пикселей, предыдущая строка пикселей расположена рядом с текущей строкой пикселей, и каждый управляющий вывод транзисторов соединяется с закорачивающей линией; и в режиме двухмерного отображения закорачивающая линия подводит управляющие сигналы, чтобы включить все транзисторы блока коммутации, сигналы сканирования, подводимые соответствующей первой линией сканирования текущей строки пикселей, одновременно поступают на вторую линию сканирования, соединенную с выходным выводом соответствующего транзистора, чтобы включить третий транзистор, и в режиме трехмерного отображения закорачивающая линия подводит управляющие сигналы, чтобы отключить транзисторы блока коммутации.

[0007] При этом размер третьего электрода пикселя меньше, чем размер первого электрода пикселя и второго электрода пикселя.

[0008] В еще одном аспекте подложка матрицы включает: некоторое число первых линий сканирования, некоторое число вторых линий сканирования, некоторое число линий данных и некоторое число пикселей, и каждый такой пиксель соответствует одной первой линии сканирования, одной второй линии сканирования и одной линии данных; каждый из пикселей включает первый электрод пикселя, второй электрод пикселя, третий электрод пикселя, первый транзистор, второй транзистор и третий транзистор, первый электрод пикселя соединяется с соответствующей первой линией сканирования и соответствующей линией данных через первый транзистор, второй электрод пикселя соединяется с соответствующей первой линией сканирования и соответствующей линией данных через второй транзистор, третий электрод пикселя соединяется с соответствующей второй линией сканирования и вторым электродом пикселя через третий транзистор; в режиме двухмерного отображения первая линия сканирования подводит сигналы сканирования, чтобы включить первый транзистор и второй транзистор, на первый электрод пикселя и второй электрод пикселя поступают сигналы данных с линий данных, чтобы быть в состоянии отображать соответствующие двухмерные изображения, вторая линия сканирования подводит сигналы сканирования, чтобы включить третий транзистор, так что второй электрод пикселя и третий электрод пикселя электрически соединяются, на третий электрод пикселя поступают сигналы данных с второго электрода пикселя, чтобы быть в состоянии отображать соответствующие двухмерные изображения, напряжение второго электрода пикселя изменяется из-за третьего электрода пикселя, на третий электрод пикселя поступают сигналы данных с второго электрода пикселя, чтобы быть в состоянии отображать соответствующие двухмерные изображения, напряжение второго электрода пикселя изменяется из-за третьего электрода пикселя, и разница напряжений между вторым электродом пикселя и третьим электродом пикселя не равна нулю, когда третий транзистор включен; в режиме трехмерного отображения первая линия сканирования подводит сигналы сканирования, чтобы включить первый транзистор и второй транзистор, на первый электрод пикселя и второй электрод пикселя поступают сигналы данных с линии данных, чтобы быть в состоянии отображать соответствующие трехмерные изображения, и вторая линия сканирования отключает третий транзистор, так что третий электрод пикселя находится в состоянии отображения соответствующих черных изображений.

[0009] При этом это некоторое число электродов пикселя, первых линий сканирования, вторых линий сканирования расположены в направлении строки в режиме двухмерного отображения, и процесс сканирования соответствующей первой линии сканирования текущей строки пикселей и процесс сканирования соответствующей второй линии сканирования предыдущей строки пикселей начинаются одновременно, и предыдущая строка пикселей расположена рядом с текущей строкой пикселей и сканировалась перед ней.

[0010] При этом подложка матрицы кроме того включает блок коммутации, расположенный на периферии подложки матрицы, и закорачивающую линию, блок коммутации включает некоторое число транзисторов, каждый из транзисторов включает управляющий вывод, входной вывод и выходной вывод, каждый входной вывод транзисторов соединяется с соответствующими первыми линиями сканирования текущей строки пикселей, каждый выходной вывод транзисторов соединяется с соответствующей второй линией сканирования предыдущей строки пикселей, предыдущая строка пикселей расположена рядом с текущей строкой пикселей, и каждый управляющий вывод транзисторов соединяется с закорачивающей линией; и в режиме двухмерного отображения закорачивающая линия подводит управляющие сигналы, чтобы включить все транзисторы блока коммутации, сигналы сканирования, подводимые соответствующей первой линией сканирования текущей строки пикселей, одновременно поступают на вторую линию сканирования, соединенную с выходным выводом соответствующего транзистора, чтобы включить третий транзистор, и в режиме трехмерного отображения закорачивающая линия подводит управляющие сигналы, чтобы отключить транзисторы блока коммутации.

[0011] При этом размер третьего электрода пикселя меньше, чем размер первого электрода пикселя и второго электрода пикселя.

[0012] При этом третьим транзистором является тонкопленочный транзистор (TFT), отношение ширина/длина третьего транзистора выполнено таким, чтобы быть меньше определенного значения, так что разница напряжений между вторым электродом пикселя и третьим электродом пикселя не равна нулю.

[0013] В одном аспекте жидкокристаллическая панель включает: подложку матрицы, подложку фильтрации цвета и слой жидкого кристалла между подложкой матрицы и подложкой фильтрации цвета. Подложка матрицы включает: некоторое число первых линий сканирования, некоторое число вторых линий сканирования, некоторое число линий данных и некоторое число пикселей, и каждый такой пиксель соответствует одной первой линии сканирования, одной второй линии сканирования и одной линии данных; каждый из пикселей включает первый электрод пикселя, второй электрод пикселя, третий электрод пикселя, первый транзистор, второй транзистор и третий транзистор, первый электрод пикселя соединяется с соответствующей первой линией сканирования и соответствующей линией данных через первый транзистор, второй электрод пикселя соединяется с соответствующей первой линией сканирования и соответствующей линией данных через второй транзистор, третий электрод пикселя соединяется с соответствующей второй линией сканирования и вторым электродом пикселя через третий транзистор; в режиме двухмерного отображения первая линия сканирования подводит сигналы сканирования, чтобы включить первый транзистор и второй транзистор, на первый электрод пикселя и второй электрод пикселя поступают сигналы данных с линий данных, чтобы быть в состоянии отображать соответствующие двухмерные изображения, вторая линия сканирования подводит сигналы сканирования, чтобы включить третий транзистор, так что второй электрод пикселя и третий электрод пикселя электрически соединяются, на третий электрод пикселя поступают сигналы данных с второго электрода пикселя, чтобы быть в состоянии отображать соответствующие двухмерные изображения, напряжение второго электрода пикселя изменяется из-за третьего электрода пикселя, на третий электрод пикселя поступают сигналы данных с второго электрода пикселя, чтобы быть в состоянии отображать соответствующие двухмерные изображения, напряжение второго электрода пикселя изменяется из-за третьего электрода пикселя, и разница напряжений между вторым электродом пикселя и третьим электродом пикселя не равна нулю, когда третий транзистор включен; в режиме трехмерного отображения первая линия сканирования подводит сигналы сканирования, чтобы включить первый транзистор и второй транзистор, на первый электрод пикселя и второй электрод пикселя поступают сигналы данных с линии данных, чтобы быть в состоянии отображать соответствующие трехмерные изображения, и вторая линия сканирования отключает третий транзистор, так что третий электрод пикселя находится в состоянии отображения соответствующих черных изображений.

[0014] При этом это некоторое число электродов пикселя, первых линий сканирования, вторых линий сканирования расположены в направлении строки в режиме двухмерного отображения, и процесс сканирования соответствующей первой линии сканирования текущей строки пикселей и процесс сканирования соответствующей второй линии сканирования предыдущей строки пикселей начинаются одновременно, и предыдущая строка пикселей расположена рядом с текущей строкой пикселей и сканировалась перед ней.

[0015] При этом подложка матрицы кроме того включает блок коммутации, расположенный на периферии подложки матрицы, и закорачивающую линию, блок коммутации включает некоторое число транзисторов, каждый из транзисторов включает управляющий вывод, входной вывод и выходной вывод, каждый входной вывод транзисторов соединяется с соответствующими первыми линиями сканирования текущей строки пикселей, каждый выходной вывод транзисторов соединяется с соответствующей второй линией сканирования предыдущей строки пикселей, предыдущая строка пикселей расположена рядом с текущей строкой пикселей, и каждый управляющий вывод транзисторов соединяется с закорачивающей линией; и в режиме двухмерного отображения закорачивающая линия подводит управляющие сигналы, чтобы включить все транзисторы блока коммутации, сигналы сканирования, подводимые соответствующей первой линией сканирования текущей строки пикселей, одновременно поступают на вторую линию сканирования, соединенную с выходным выводом соответствующего транзистора, чтобы включить третий транзистор, и в режиме трехмерного отображения закорачивающая линия подводит управляющие сигналы, чтобы отключить транзисторы блока коммутации.

[0016] При этом размер третьего электрода пикселя меньше, чем размер первого электрода пикселя и второго электрода пикселя.

[0017] При этом третьим транзистором является тонкопленочный транзистор (TFT), отношение ширина/длина третьего транзистора выполнено таким, чтобы быть меньше определенного значения, так что разница напряжений между вторым электродом пикселя и третьим электродом пикселя не равна нулю.

КРАТКОЕ ОПИСАНИЕ ЧЕРТЕЖЕЙ

[0018] Фиг. 1 - схематический вид подложки матрицы в соответствии с первым вариантом осуществления.

[0019] Фиг. 2 - схематический вид пикселя с Фиг. 1.

[0020] Фиг. 3 - эквивалентная схема пикселя с Фиг. 1

[0021] Фиг. 4 - схематический вид, показывающий характеристики отображения третьего электрода пикселя с Фиг. 1 в режиме трехмерного отображения.

[0022] Фиг. 5 - эквивалентная схема пикселя в соответствии с вторым вариантом осуществления.

[0023] Фиг. 6 - схематический вид жидкокристаллической панели в соответствии с одним вариантом осуществления.

ПОДРОБНОЕ ОПИСАНИЕ ВАРИАНТОВ ОСУЩЕСТВЛЕНИЯ

[0024] Варианты осуществления изобретения теперь будут описаны более подробно со ссылками на прилагаемые чертежи, на которых показаны эти варианты осуществления изобретения.

[0025] Для того чтобы решить проблему искажения цвета при широком угле обзора, обычно пиксели делят на некоторое число областей пикселя. При подаче разных напряжений на области пикселя выравнивание жидкого кристалла в двух областях происходит по-разному, так что достигается эффект малого изменения цвета (LCS).

[0026] На Фиг. 1 представлен схематический вид подложки матрицы в соответствии с первым вариантом осуществления. Подложка матрицы включает некоторое число первых линий сканирования 11, некоторое число вторых линий сканирования 12, некоторое число линий данных 13 и некоторое число пикселей 14. Пиксели 14 расположены по матричной форме. Каждый из пикселей 14 соединяется с одной первой линией сканирования 11, одной второй линией сканирования 12 и одной линией данных 13.

[0027] Со ссылкой на Фиг. 2 и 3, каждый из пикселей 14 включает первый электрод M1 пикселя, второй электрод M2 пикселя, третий электрод M3 пикселя, первый транзистор T1, второй транзистор T2 и третий транзистор T3. Первый транзистор T1, второй транзистор T2 и третий транзистор T3 соответствуют соответственно первому электроду M1 пикселя, второму электроду M2 пикселя и третьему электроду M3 пикселя. Управляющие выводы первого транзистора T1 и второго транзистора T2 электрически соединяются с первыми линиями сканирования 11. Входные выводы первого транзистора T1 и второго транзистора T2 электрически соединяются с линиями данных 13. Выходной вывод первого транзистора T1 электрически соединяется с первым электродом M1 пикселя, и выходной вывод второго транзистора T2 электрически соединяется с вторым электродом M2 пикселя. Управляющий вывод третьего транзистора T3 электрически соединяется с второй линией сканирования 12. Входной вывод третьего транзистора T3 электрически соединяется с вторым электродом M2 пикселя. Выходной вывод третьего транзистора T3 электрически соединяется с третьим электродом M3 пикселя.

[0028] В одном варианте осуществления первым транзистором T1, вторым транзистором T2 и третьим транзистором T3 являются тонкопленочные транзисторы (TFT). Управляющие выводы T1, T2, T3 соответствуют затвору TFT, входные выводы T1, T2, T3 соответствуют истоку TFT, и выходные выводы T1, T2, T3 соответствуют стоку TFT. В других вариантах осуществления этими тремя транзисторами могут быть триоды или пары Дарлингтона.

[0029] Подложка матрицы не только увеличивает размер изображения в режиме двухмерного отображения, но и уменьшает изменение цвета в режиме двухмерного отображения и эффект перекрестных помех в режиме трехмерного отображения.

[0030] В режиме двухмерного отображения первая линия сканирования 11 и вторая линия сканирования 12 сканируются построчно. Первые линии сканирования 11 подводят сигналы сканирования высокого уровня, чтобы включить первый транзистор T1 и второй транзистор T2. Линия данных 13 подводит сигналы данных. На первый электрод M1 пикселя и второй электрод M2 пикселя поступают сигналы данных с линии данных 13, так что напряжение на первом электроде M1 пикселя и втором электроде M2 пикселя одинаковое. В результате, первый электрод M1 пикселя и второй электрод M2 пикселя находятся в состоянии отображения соответствующих двухмерных изображений. После этого первая линия сканирования 11 прекращает подводить сигналы сканирования высокого уровня. Вторая линия сканирования 12 подводит сигналы сканирования высокого уровня, чтобы включить третий транзистор T3. В этот момент второй электрод M2 пикселя и третий электрод M3 пикселя электрически соединяются, так что сигналы данных, хранящиеся на втором электроде M2 пикселя, подводятся на третий электрод M3 пикселя через третий транзистор T3. Таким образом, третий электрод M3 пикселя также находится в состоянии отображения соответствующих двухмерных изображений. В связи с вышеизложенным, в режиме двухмерного отображения первый электрод M1 пикселя, второй электрод M2 пикселя и третий электрод M3 пикселя находятся в состоянии отображения соответствующих двухмерных изображений, так что размер изображения в режиме двухмерного отображения увеличивается. Помимо этого, когда третий транзистор T3 включен, напряжение второго электрода M2 пикселя изменяется из-за третьего электрода M3 пикселя. То есть, напряжение второго электрода M2 пикселя изменяется из-за перераспределения заряда между жидкокристаллическим конденсатором Сlс3 и вторым электродом M2 пикселя. Жидкокристаллическим конденсатором Сlс3 является эквивалентный конденсатор, сформированный жидким кристаллом между третьим электродом M3 пикселя и общим электродом еще одной подложки.

[0031] Более конкретно, когда сигналы данных больше, чем общее напряжение, т.е. положительная полярность обращается, некоторые заряды переходят с второго электрода M2 пикселя на третий электрод M3 пикселя, так что напряжение второго электрода M2 пикселя уменьшается, и напряжение третьего электрода M3 пикселя увеличивается. Таким образом, напряжение второго электрода M2 пикселя отличается от напряжения первого электрода M1 пикселя, то есть разница напряжений второго электрода M2 пикселя и первого электрода M1 пикселя не равна нулю. Когда сигналы данных меньше, чем общее напряжение, т.е. обращается отрицательная полярность, некоторые заряды переходят с третьего электрода M3 пикселя на второй электрод M2 пикселя, так что напряжение второго электрода M2 пикселя увеличивается, и напряжение второго электрода M2 пикселя отличается от напряжения первого электрода M1 пикселя.

[0032] Когда он включен, третий транзистор T3 поддерживает разницу напряжений между вторым электродом M2 пикселя и третьим электродом M3 пикселя так, чтобы она не была равна нулю, что означает, что заряды между вторым электродом M2 пикселя и третьим электродом M3 пикселя не сбалансированы. Таким образом, напряжение первого электрода M1 пикселя, второго электрода M2 пикселя и третьего электрода M3 пикселя разные, чем достигается малое изменение цвета в режиме двухмерного отображения.

[0033] В одном варианте осуществления отношение ширина/длина третьего транзистора T3 выполнено таким, чтобы управлять разницей напряжений между вторым электродом M2 пикселя и третьим электродом M3 пикселя, когда третий транзистор T3 включен. То есть, отношение ширина/длина третьего транзистора T3 выполнено таким, чтобы управлять величиной тока третьего транзистора T3. Чем больше отношение ширина/длина третьего электрода M3 пикселя, тем больше величина тока и тем быстрее происходит переход зарядов между вторым электродом M2 пикселя и третьим электродом M3 пикселя. Для обеспечения того, чтобы напряжение второго электрода M2 пикселя не было равно напряжению третьего электрода M3 пикселя, когда третий транзистор T3 включен, скорость перехода зарядов между вторым электродом M2 пикселя и третьим электродом M3 пикселя замедлена, и, таким образом, отношение ширина/длина третьего транзистора T3 меньше, чем определенное значение, т.е. 0,3. В этих обстоятельствах разница напряжений между вторым электродом M2 пикселя и третьим электродом M3 пикселя не равна нулю, когда третий транзистор T3 включен. В других вариантах осуществления величина тока третьего транзистора T3 определяется путем управления напряжением затвора третьего транзистора T3, например, управления подводом сигналов сканирования с второй линии сканирования 12.

[0034] После завершения процесса сканирования соответствующих первых линий сканирования 11 и вторых линий сканирования 12 текущей строки пикселей соответствующие первые линии сканирования 11 и вторые линии сканирования 12 следующей строки пикселей начинают процесс сканирования.

[0035] Со ссылкой на Фиг. 4, в режиме трехмерного отображения, во-первых, черные изображения отключают третий электрод M3 пикселя. То есть, линия данных 13 подводит сигналы данных, соответствующие черным изображениям, на первый электрод M1 пикселя и второй электрод M2 пикселя. После этого третий транзистор T3 включается, и, таким образом, третий электрод M3 пикселя находится в состоянии отображения соответствующих черных изображений. То есть, третий электрод M3 пикселя отключен.

[0036] Первая линия сканирования 11 подводит сигналы сканирования высокого уровня, чтобы включить первый транзистор T1 и второй транзистор T2, и линия данных 13 подводит сигналы данных на первый электрод M1 пикселя и второй электрод M2 пикселя, соответственно, через первый транзистор T1 и второй транзистор T2, так что первый электрод M1 пикселя и второй электрод M2 пикселя находятся в состоянии отображения соответствующих трехмерных изображений. В режиме трехмерного отображения вторая линия сканирования 12 отключена, то есть сигналы сканирования не подводятся на вторую линию сканирования 12. Третий транзистор T3 отключен, так что третий электрод M3 пикселя поддерживается в состоянии отображения соответствующих черных изображений.

[0037] В этом варианте осуществления первый электрод M1 пикселя, второй электрод M2 пикселя и третий электрод M3 пикселя расположены в направлении строки. Два пикселя 14, расположенные в соседних строках, соответственно отображают соответствующие изображение для левого глаза и изображение для правого глаза трехмерных изображений. Как показано на Фиг. 4, третий транзистор T3 отключен, так что третий электрод M3 пикселя находится в состоянии отображения черных изображений, что эквивалентно черной матрице между строками 14 пикселей, расположенных в соседних строках. Черная матрица расположена между вторым электродом M2 пикселя и третьим электродом M3 пикселя текущей строки пикселей, которая предназначена для отображения изображения для левого глаза, и вторым электродом M2 пикселя и третьим электродом M3 пикселя следующей строки пикселей, которая предназначена для отображения изображения для правого глаза. Черная матрица блокирует сигналы перекрестных помех изображения для левого глаза и изображения для правого глаза, этим уменьшая эффект перекрестных помех в режиме трехмерного отображения. В одном варианте осуществления размер третьего электрода M3 пикселя меньше, чем размер первого электрода M1 пикселя и второго электрода M2 пикселя. В других вариантах осуществления размер третьего электрода M3 пикселя конфигурируемый.

[0038] В других вариантах осуществления три электрода пикселя могут быть расположены в направлении столбца, и два соседних пикселя, расположенных в направлении столбца, отображают соответственно изображение для левого глаза и изображение для правого глаза трехмерных изображений. Также третий электрод пикселя для отображения соответствующих черных изображений расположен так, чтобы уменьшать эффект перекрестных помех в режиме трехмерного отображения. В других вариантах осуществления может быть применен способ черной вставки во время гашения первой линии сканирования, чтобы поддерживать третий электрод M3 пикселя в состоянии отображения черных изображений. В период времени сканирования первый электрод пикселя и второй электрод пикселя должны быть переведены в состояние отображения соответствующих трехмерных изображений, и третий электрод M3 пикселя переведен в состояние отображения соответствующих черных изображений. В следующий период сканирования все электроды пикселя находятся в состоянии отображения соответствующих черных изображений. После этого первый электрод пикселя, второй электрод пикселя и третий электрод пикселя находятся в состоянии отображения соответствующих трехмерных изображений. Вкратце, первый электрод пикселя и второй электрод пикселя поочередно отображают соответствующие трехмерные изображения и черные изображения. Вышеупомянутый способ черной вставки может предотвратить утечку электричества с второго электрода пикселя и утечку света.

[0039] В вышеописанных вариантах осуществления в режиме двухмерного отображения первые и вторые линии сканирования выполняют процесс сканирования построчно. В других вариантах осуществления некоторое число строк может сканироваться соответствующими первыми и вторыми линиями сканирования одновременно. Как показано на Фиг. 5, некоторое число пикселей 44 первых линий сканирования (41_1, 41_2, 41_3) и вторых линий сканирования (42_1, 42_2, 42_3) расположены в направлении строк. Одна строка пикселей соответствует одной первой линии сканирования и одной второй линии сканирования.

[0040] В режиме двухмерного отображения в качестве примера можно взять первую строку пикселей A1 и вторую строку пикселей A2. При сканировании соответствующей первой линией сканирования (41_2) второй строки пикселей A2 соответствующая вторая линия сканирования (42_1) соседней строки пикселей, которая сканировалась перед ней, т.е. первой строки пикселей A1, также сканируется одновременно.

[0041] В одном варианте осуществления подложка матрицы также включает блок коммутации 45, расположенный на периферии подложки матрицы, и одну закорачивающую линию 46. Блок коммутации 45 включает некоторое число транзисторов. Например, как показано на Фиг. 5, блок коммутации 45 включает четыре транзистора (T4_1, T4_2). Транзистор включает управляющий вывод, входной вывод и выходной вывод. Транзистор (T4_1) между строкой пикселей A1 и строкой пикселей A2 взят в качестве примера. Входной вывод транзистора (T4_1) соединяется с первой линией сканирования (41_2) второй строки пикселей A2, выходной вывод транзистора (T4_1) соединяется с второй линией сканирования (42_1), и управляющие выводы всех транзисторов соединяются с закорачивающей линией 46. В одном варианте осуществления транзисторами являются тонкопленочные транзисторы (TFT). Управляющий вывод транзистора соответствует затвору TFT, входной вывод транзистора соответствует истоку TFT, и выходной вывод транзистора соответствует стоку TFT.

[0042] В режиме двухмерного отображения закорачивающая линия 46 подводит управляющие сигналы высокого уровня, чтобы включить все транзисторы блока коммутации 45, и затем первые линии сканирования 41 сканируются построчно. Во-первых, соответствующая первая линия сканирования (41_1) первой строки пикселей A1 подводит сигналы сканирования, чтобы включить первый транзистор T1 и второй транзистор T2 первой строки пикселей A1. Линия данных 43 подводит сигналы данных, так что первый электрод M1 пикселя и второй электрод M2 пикселя находятся в состоянии отображения соответствующих двухмерных изображений. После этого соответствующая первая линия сканирования (41_2) второй строки пикселей A2 подводит сигналы сканирования, чтобы включить первый транзистор T1 и второй транзистор T2. В этот момент транзистор (T4_1) включен. Сигналы сканирования, подведенные с первой линии сканирования (41_2), поступают на соответствующую вторую линию сканирования (42_1) первой строки пикселей A1 через транзистор (T4_1), чтобы включить третий транзистор T3. Как таковые, второй электрод M2 пикселя и третий электрод M3 пикселя электрически соединяются, и третий электрод M3 пикселя первой строки пикселей A1 находится в состоянии отображения соответствующих двухмерных изображений, чтобы увеличить размер изображения. Помимо этого, напряжение второго электрода M2 пикселя первой строки пикселей A1 изменяется из-за третьего электрода M3 пикселя, так что напряжения первого электрода M1 пикселя, второго электрода M2 пикселя и третьего электрода M3 пикселя разные, чтобы получить эффект малого изменения цвета. После сканирования соответствующей первой линией сканирования (41_2) второй строки пикселей A2 начинается процесс сканирования соответствующей первой линией сканирования (41_3) третьей строки пикселей A3. В то же время транзистор (T4_2) управляет соответствующей второй линией сканирования (42_2) второй строки пикселей A2 для одновременного ее сканирования. Следует сказать, что процесс сканирования выполняется аналогичным образом для всех остальных линий сканирования.

[0043] В процессе трехмерного отображения закорачивающая линия 46 подводит управляющие сигналы, чтобы отключить транзисторы блока коммутации 45. Сигналы сканирования подводятся с первой линии сканирования 41_1, чтобы включить первый транзистор T1 и второй транзистор T2 первой строки пикселей A1. Линия данных 43 подводит сигналы данных, так что первый электрод M1 пикселя и второй электрод M2 пикселя первой строки пикселей A1 находятся в состоянии отображения соответствующих трехмерных изображений. После этого сигналы сканирования подводятся на соответствующую первую линию сканирования (41_2) второй строки пикселей A2, чтобы включить первый транзистор T1 и второй транзистор T2. Когда транзистор (T4_1) отключен, и, таким образом, сигналы сканирования с первой линии сканирования (41_2) не поступают на третий транзистор T3 первой строки пикселей A1, третий транзистор T3 отключен. Как таковой, третий электрод M3 пикселя первой строки пикселей A1 находится в состоянии отображения соответствующего черного изображения, чтобы уменьшить эффект перекрестных помех в режиме трехмерного отображения. После сканирования соответствующей первой линией сканирования (41_2) второй строки пикселей A2 начинается процесс сканирования соответствующей первой линией сканирования (41_3) следующей строки пикселей A3. Следует сказать, что транзистор T4 постоянно находится в отключенном состоянии.

[0044] В связи с вышеизложенным, необходима только одна возбуждаемая сканированием ИС, чтобы подавать управляющие сигналы для включения или отключения транзисторов блока коммутации 45. Как таковой, третий транзистор T3 может быть включен или отключен. Таким образом, в режиме двухмерного отображения может быть достигнут не только эффект малого изменения цвета и увеличенного размера изображения, но и в режиме трехмерного отображения может быть уменьшен эффект перекрестных помех. Кроме того, также может быть уменьшено число ИС, возбуждаемых сканированием, а соответственно, и стоимость. С другой стороны, две линии сканирования могут сканироваться в один и тот же период сканирования, так что время сканирования каждой из линий сканирования увеличивается, что способствует повышению скорости обновления.

[0045] В других вариантах осуществления некоторое число пикселей, первых линий сканирования и вторых линий сканирования расположены в направлении столбца. Также, соответствующие линии сканирования двух соседних столбцов пикселей, которые относятся к текущему столбцу пикселей и тому столбцу пикселей, который сканировался перед ним, могут сканироваться одновременно путем применения вышеописанного блока коммутации 45 и закорачивающей линии 46. В других вариантах осуществления каждая из линий сканирования независимо соединяется с одной ИС, возбуждаемой сканированием, так что линии сканирования могут сканироваться одновременно.

[0046] На Фиг. 6 приведен схематический вид жидкокристаллической панели в соответствии с одним вариантом осуществления. Жидкокристаллическая панель включает подложку матрицы 601, подложку фильтрации цвета 602 и слой жидкого кристалла 603 между подложкой матрицы 601 и подложкой фильтрации цвета 602.

[0047] Мы полагаем, что описанные выше варианты осуществления и их преимущества будут поняты из описания и что будет очевидно, что в них могут быть внесены разные изменения, но без нарушения сущности и объема изобретения или без ущерба для его материальных преимуществ, при этом приведенные выше примеры являются просто предпочтительными примерами вариантов осуществления изобретения.

1. Подложка матрицы, включающая:

некоторое число первых линий сканирования, некоторое число вторых линий сканирования, некоторое число пикселей, расположенных в направлении строки, и некоторое число линий данных, причем каждый такой пиксель соответствует одной первой линии сканирования, одной второй линии сканирования и одной линии данных;

каждый из пикселей включает первый электрод пикселя, второй электрод пикселя, третий электрод пикселя, первый транзистор, второй транзистор и третий транзистор, первый электрод пикселя соединяется с соответствующей первой линией сканирования и соответствующей линией данных через первый транзистор, второй электрод пикселя соединяется с соответствующей первой линией сканирования и соответствующей линией данных через второй транзистор, третий электрод пикселя соединяется с соответствующей второй линией сканирования и второй электрод пикселя через третий транзистор;

в режиме двухмерного отображения первая линия сканирования подводит сигналы сканирования, чтобы включить первый транзистор и второй транзистор, на первый электрод пикселя и второй электрод пикселя поступают сигналы данных с линий данных, чтобы быть в состоянии отображать соответствующие двухмерные изображения, вторая линия сканирования подводит сигналы сканирования, чтобы включить третий транзистор, так что второй электрод пикселя и третий электрод пикселя электрически соединяются, на третий электрод пикселя поступают сигналы данных с второго электрода пикселя, чтобы быть в состоянии отображать соответствующие двухмерные изображения, напряжение второго электрода пикселя изменяется из-за третьего электрода пикселя, третьим транзистором является тонкопленочный транзистор (TFT), отношение ширина/длина третьего транзистора выполнено таким, чтобы быть меньше определенного значения, так что разница напряжений между вторым электродом пикселя и третьим электродом пикселя не равна нулю, когда третий транзистор включен, и причем процесс сканирования соответствующей первой линии сканирования текущей строки пикселей и процесс сканирования соответствующей второй линии сканирования предыдущей строки пикселей начинаются одновременно, и предыдущая строка пикселей расположена рядом с текущей строкой пикселей и сканировалась перед ней; и

в режиме трехмерного отображения первая линия сканирования подводит сигналы сканирования, чтобы включить первый транзистор и второй транзистор, на первый электрод пикселя и второй электрод пикселя поступают сигналы данных с линии данных, чтобы быть в состоянии отображать соответствующие трехмерные изображения, и вторая линия сканирования отключает третий транзистор, так что третий электрод пикселя находится в состоянии отображения соответствующих черных изображений.

2. Подложка матрицы по п. 1, отличающаяся тем, что подложка матрицы, кроме того, включает блок коммутации, расположенный на периферии подложки матрицы, и закорачивающую линию, блок коммутации включает некоторое число транзисторов, каждый из транзисторов включает управляющий вывод, входной вывод и выходной вывод, каждый входной вывод транзисторов соединяется с соответствующими первыми линиями сканирования текущей строки пикселей, каждый выходной вывод транзисторов соединяется с соответствующей второй линией сканирования предыдущей строки пикселей, предыдущая строка пикселей расположена рядом с текущей строкой пикселей, и управляющий вывод каждого из транзисторов соединяется с закорачивающей линией; и

в режиме двухмерного отображения закорачивающая линия подводит управляющие сигналы, чтобы включить все транзисторы блока коммутации, сигналы сканирования, подводимые соответствующей первой линией сканирования текущей строки пикселей, одновременно поступают на вторую линию сканирования, соединенную с выходным выводом соответствующего транзистора, чтобы включить третий транзистор, и в режиме трехмерного отображения закорачивающая линия подводит управляющие сигналы, чтобы отключить транзисторы блока коммутации.

3. Подложка матрицы по п. 1, отличающаяся тем, что размер третьего электрода пикселя меньше, чем размер первого электрода пикселя и второго электрода пикселя.

4. Подложка матрицы, включающая:

некоторое число первых линий сканирования, некоторое число вторых линий сканирования, некоторое число линий данных и некоторое число пикселей, причем каждый такой пиксель соответствует одной первой линии сканирования, одной второй линии сканирования и одной линии данных;

каждый из пикселей включает первый электрод пикселя, второй электрод пикселя, третий электрод пикселя, первый транзистор, второй транзистор и третий транзистор, первый электрод пикселя соединяется с соответствующей первой линией сканирования и соответствующей линией данных через первый транзистор, второй электрод пикселя соединяется с соответствующей первой линией сканирования и соответствующей линией данных через второй транзистор, третий электрод пикселя соединяется с соответствующей второй линией сканирования и вторым электродом пикселя через третий транзистор;

в режиме двухмерного отображения первая линия сканирования подводит сигналы сканирования, чтобы включить первый транзистор и второй транзистор, на первый электрод пикселя и второй электрод пикселя поступают сигналы данных с линий данных, чтобы быть в состоянии отображать соответствующие двухмерные изображения, вторая линия сканирования подводит сигналы сканирования, чтобы включить третий транзистор, так что второй электрод пикселя и третий электрод пикселя электрически соединяются, на третий электрод пикселя поступают сигналы данных с второго электрода пикселя, чтобы быть в состоянии отображать соответствующие двухмерные изображения, напряжение второго электрода пикселя изменяется из-за третьего электрода пикселя, на третий электрод пикселя поступают сигналы данных с второго электрода пикселя, чтобы быть в состоянии отображать соответствующие двухмерные изображения, напряжение второго электрода пикселя изменяется из-за третьего электрода пикселя, и разница напряжений между вторым электродом пикселя и третьим электродом пикселя не равна нулю, когда третий транзистор включен; и

в режиме трехмерного отображения первая линия сканирования подводит сигналы сканирования, чтобы включить первый транзистор и второй транзистор, на первый электрод пикселя и второй электрод пикселя поступают сигналы данных с линии данных, чтобы быть в состоянии отображать соответствующие трехмерные изображения, и вторая линия сканирования отключает третий транзистор, так что третий электрод пикселя находится в состоянии отображения соответствующих черных изображений.

5. Подложка матрицы по п. 4, отличающаяся тем, что некоторое число электродов пикселя, первых линий сканирования, вторых линий сканирования расположены в направлении строки в режиме двухмерного отображения, при этом процесс сканирования соответствующей первой линии сканирования текущей строки пикселей и процесс сканирования соответствующей второй линии сканирования предыдущей строки пикселей начинаются одновременно, и предыдущая строка пикселей расположена рядом с текущей строкой пикселей и сканировалась перед ней.

6. Подложка матрицы по п. 5, отличающаяся тем, что подложка матрицы, кроме того, включает блок коммутации, расположенный на периферии подложки матрицы, и закорачивающую линию, блок коммутации включает некоторое число транзисторов, каждый из транзисторов включает управляющий вывод, входной вывод и выходной вывод, каждый входной вывод транзисторов соединяется с соответствующими первыми линиями сканирования текущей строки пикселей, каждый выходной вывод транзисторов соединяется с соответствующей второй линией сканирования предыдущей строки пикселей, предыдущая строка пикселей расположена рядом с текущей строкой пикселей, и управляющий вывод каждого из транзисторов соединяется с закорачивающей линией; и

в режиме двухмерного отображения закорачивающая линия подводит управляющие сигналы, чтобы включить все транзисторы блока коммутации, сигналы сканирования, подводимые соответствующей первой линией сканирования текущей строки пикселей, одновременно поступают на вторую линию сканирования, соединенную с выходным выводом соответствующего транзистора, чтобы включить третий транзистор, и в режиме трехмерного отображения закорачивающая линия подводит управляющие сигналы, чтобы отключить транзисторы блока коммутации.

7. Подложка матрицы по п. 4, отличающаяся тем, что размер третьего электрода пикселя меньше, чем размер первого электрода пикселя и второго электрода пикселя.

8. Подложка матрицы по п. 4, отличающаяся тем, что третьим транзистором является тонкопленочный транзистор (TFT), отношение ширина/длина третьего транзистора выполнено таким, чтобы быть меньше определенного значения, так что разница напряжений между вторым электродом пикселя и третьим электродом пикселя не равна нулю.

9. Жидкокристаллическая панель, включающая:

подложку матрицы, подложку фильтрации цвета и слой жидкого кристалла между подложкой матрицы и подложкой фильтрации цвета, причем подложка матрицы включает:

некоторое число первых линий сканирования, некоторое число вторых линий сканирования, некоторое число линий данных и некоторое число пикселей, при этом каждый пиксель соответствует одной первой линии сканирования, одной второй линии сканирования и одной линии данных;

каждый из пикселей включает первый электрод пикселя, второй электрод пикселя, третий электрод пикселя, первый транзистор, второй транзистор и третий транзистор, первый электрод пикселя соединяется с соответствующей первой линией сканирования и соответствующей линией данных через первый транзистор, второй электрод пикселя соединяется с соответствующей первой линией сканирования и соответствующей линией данных через второй транзистор, третий электрод пикселя соединяется с соответствующей второй линией сканирования и вторым электродом пикселя через третий транзистор;

в режиме двухмерного отображения первая линия сканирования подводит сигналы сканирования, чтобы включить первый транзистор и второй транзистор, на первый электрод пикселя и второй электрод пикселя поступают сигналы данных с линий данных, чтобы быть в состоянии отображать соответствующие двухмерные изображения, вторая линия сканирования подводит сигналы сканирования, чтобы включить третий транзистор, так что второй электрод пикселя и третий электрод пикселя электрически соединяются, на третий электрод пикселя поступают сигналы данных с второго электрода пикселя, чтобы быть в состоянии отображать соответствующие двухмерные изображения, напряжение второго электрода пикселя изменяется из-за третьего электрода пикселя, на третий электрод пикселя поступают сигналы данных с второго электрода пикселя, чтобы быть в состоянии отображать соответствующие двухмерные изображения, напряжение второго электрода пикселя изменяется из-за третьего электрода пикселя, и разница напряжений между вторым электродом пикселя и третьим электродом пикселя не равна нулю, когда третий транзистор включен; и

в режиме трехмерного отображения первая линия сканирования подводит сигналы сканирования, чтобы включить первый транзистор и второй транзистор, на первый электрод пикселя и второй электрод пикселя поступают сигналы данных с линии данных, чтобы быть в состоянии отображать соответствующие трехмерные изображения, и вторая линия сканирования отключает третий транзистор, так что третий электрод пикселя находится в состоянии отображения соответствующих черных изображений.

10. Жидкокристаллическая панель по п. 9, отличающаяся тем, что это некоторое число электродов пикселя, первых линий сканирования, вторых линий сканирования расположены в направлении строки в режиме двухмерного отображения, при этом процесс сканирования соответствующей первой линии сканирования текущей строки пикселей и процесс сканирования соответствующей второй линии сканирования предыдущей строки пикселей начинаются одновременно, и предыдущая строка пикселей расположена рядом с текущей строкой пикселей и сканировалась перед ней.

11. Жидкокристаллическая панель по п. 10, отличающаяся тем, что подложка матрицы, кроме того, включает блок коммутации, расположенный на периферии подложки матрицы, и закорачивающую линию, блок коммутации включает некоторое число транзисторов, каждый из транзисторов включает управляющий вывод, входной вывод и выходной вывод, каждый входной вывод транзисторов соединяется с соответствующими первыми линиями сканирования текущей строки пикселей, каждый выходной вывод транзисторов соединяется с соответствующей второй линией сканирования предыдущей строки пикселей, предыдущая строка пикселей расположена рядом с текущей строкой пикселей, и управляющий вывод каждого из транзисторов соединяется с закорачивающей линией; и

в режиме двухмерного отображения закорачивающая линия подводит управляющие сигналы, чтобы включить все транзисторы блока коммутации, сигналы сканирования, подводимые соответствующей первой линией сканирования текущей строки пикселей, одновременно поступают на вторую линию сканирования, соединенную с выходным выводом соответствующего транзистора, чтобы включить третий транзистор, и в режиме трехмерного отображения закорачивающая линия подводит управляющие сигналы, чтобы отключить транзисторы блока коммутации.

12. Жидкокристаллическая панель по п. 9, отличающаяся тем, что размер третьего электрода пикселя меньше, чем размер первого электрода пикселя и второго электрода пикселя.

13. Жидкокристаллическая панель по п. 9, отличающаяся тем, что третьим транзистором является тонкопленочный транзистор (TFT), отношение ширина/длина третьего транзистора выполнено таким, чтобы быть меньше определенного значения, так что разница напряжений между вторым электродом пикселя и третьим электродом пикселя не равна нулю.



 

Похожие патенты:

Изобретение относится к технологиям изготовления дисплеев. Подложка матрицы включает некоторое число пиксельных элементов, по меньшей мере одну линию общего электрода, по меньшей мере одну линию данных, по меньшей мере одну первую линию развертки и одну вторую линию развертки, параллельную первой линии развертки.

Изобретение относится к технологии изготовления жидкокристаллических дисплеев и, более конкретно, к подложке матрицы и жидкокристаллической панели. Подложка матрицы включает первые линии сканирования, линии данных, пиксели и общий электрод.

Изобретение относится к жидкокристаллическим панелям и подложкам матрицы. Каждый из пикселей подложки матрицы включает по меньшей мере два электрода пикселя и по меньшей мере две схемы переключения.

Подложка активной матрицы включает в себя множество пиксельных электродов, размещенных в матрице, и истоковое межсоединение, протянутое в направлении колонки. Истоковое межсоединение имеет первый боковой участок, протянутый вдоль одной стороны в направлении колонки по меньшей мере одного пиксельного электрода из множества пиксельных электродов, пересекающий участок, пересекающий пиксельный электрод, и второй боковой участок, протянутый вдоль другой стороны в направлении колонки пиксельного электрода.

В жидкокристаллическом устройстве отображения первая вспомогательная линия 430 образована узкой, а вторая вспомогательная линия 440 вспомогательной расположена в самом ближнем положении к периферии подложки.

Жидкокристаллическое устройство отображения (1) из настоящего изобретения включает в себя: шины затвора (2); шины истока (4); шины CS (6); электроды затвора; электроды истока; первые транзисторы (TFT1); вторые транзисторы (TFT2); первые электроды пикселей; вторые электроды пикселей; области пикселя (8), включающие первый подпиксель (8a) и второй подпиксель (8b); области пикселя (10), включающие первый подпиксель (10a) и второй подпиксель (10b); области пикселя (12), включающие первый подпиксель (12a) и второй подпиксель (12b); электроды затвора; электроды стока; третьи транзисторы (TFT3); первые электроды буферного конденсатора; вторые электроды буферного конденсатора и конденсаторы (Cd).

Изобретение относится к устройству отображения с активной матрицей. Техническим результатом является предотвращение ухудшения жидкокристаллического отображения и снижения качества отображения при низком энергопотреблении без снижения светосилы.

Изобретение относится к жидкокристаллическим устройствам отображения. Техническим результатом является увеличение угла обзора, при котором отсутствуют искажения тонов отображаемого изображения (минимизация явления выбеливания).

Дисплей (100) имеет пиксели, которые включают в себя пиксели (R, G, B и Y) m типов (где m - четное число и m>4), которые отображают различные цвета. Пиксели расположены так, что n из m типов пикселей (где n - четное число, n<m и n является делителем m) повторяющимся образом расположены в одном и том же порядке следования в направлении вдоль строки.

Жидкокристаллическое устройство отображения содержит элемент (31) для блокировки проводимости для предотвращения электрической проводимости между электродной пленкой (19) для создания проводимости между шиной (12) затворов и основной шиной (14c) в контактном отверстии (20) в активно-матричной подложке (1) и электродной пленкой (23) в качестве общего электрода противоположной подложки (2).

Изобретение относится к способам изготовления жидкокристаллических дисплеев и, в частности, к подложке матрицы и панели жидкокристаллического дисплея. Подложка матрицы включает первые линии сканирования (ЛС1), вторые линии сканирования (ЛС2), третьи линии сканирования (ЛС3), линии данных (ЛД), пиксели и общий электрод (ОЭ). ЛС2 электрически соединены в периферической области подложки матрицы. Каждый пиксель включает первый электрод пикселя (Э1), второй электрод (Э2) пикселя, третий электрод (Э3) пикселя и первый переключатель (П1), второй переключатель (П2) и третий переключатель (П3), которые соответственно влияют на Э1 пикселя, Э2 пикселя и Э3 пикселя. Каждый пиксель, кроме того, включает первую управляющую схему (УС1) и вторую управляющую схему (УС2). ЛД соответственно подсоединены к Э1 пикселя, Э2 пикселя и Э3 пикселя через П1, П2 и П3, чтобы подавать сигнал данных. П1, П2 и П3 включаются, когда ЛС1 подводит первый сигнал сканирования. УС1 соединена с ОЭ. УС1 регулирует разницу напряжений между Э1 пикселя и ОЭ, чтобы она была равна нулю, когда ЛС2 подводит второй сигнал сканирования, так что Э1 пикселя находится в состоянии отображения изображения, соответствующего черному экрану. УС2 влияет на Э2 пикселя и Э3 пикселя, когда ЛС3 подводит третий сигнал сканирования, который изменяет разницу напряжений между Э2 пикселя и Э3 пикселя. В режиме 2D Э1 пикселя, Э2 пикселя и Э3 пикселя находятся в состоянии отображения изображения, соответствующего 2D изображению, под влиянием ЛС1 и ЛД. УС1 переводит Э1 пикселя в состояние отображения изображения, соответствующего 2D изображению, когда ЛС2 подводит четвертый сигнал сканирования, и затем ЛС3 подводит третий сигнал сканирования для управления УС2, чтобы влиять на второй пиксель и Э3 пикселя. Разница напряжений между Э2 пикселя и Э3 пикселя изменяется под влиянием УС2, так что существуют разницы напряжений, которые не равны нулю, между Э1 пикселя, Э2 пикселя и Э3 пикселя. В режиме 3D ЛС2 подводит второй сигнал сканирования для управления УС1, чтобы влиять на Э1 пикселя. Э2 пикселя и Э3 пикселя находятся в состоянии отображения изображения, соответствующего 3D, под влиянием ЛС1 и ЛД, соответствующих этому пикселю. Э1 пикселя находится в состоянии отображения изображения, соответствующего черному экрану, под влиянием УС1, и затем ЛС3 подводит третий сигнал сканирования для управления УС2, чтобы влиять на Э2 пикселя и Э3 пикселя. Разница напряжений между Э2 пикселя и Э3 пикселя изменяется под влиянием УС2, так что существует разница напряжений, которая не равна нулю, между Э2 пикселя и Э3 пикселя. Технический результат заключается в уменьшении разницы в цвете при широком угле обзора, улучшении формата окна в режиме 2D и уменьшении перекрестных помех сигналов для двух глаз в режиме 3D, а также уменьшении числа драйверов данных. 3 н. и 13 з.п. ф-лы, 7 ил.

Изобретение относится к полевому транзистору и устройству отображения изображений. Полевой транзистор включает в себя основу, пассивирующий слой, изолирующий слой затвора, сформированный между ними, электрод истока и электрод стока, которые формируются находящимися в контакте с изолирующим слоем затвора, слой полупроводника, который сформирован между по меньшей мере электродом истока и электродом стока и находится в контакте с изолирующим слоем затвора, электродом истока и электродом стока, а также электрод затвора, который находится в контакте с изолирующим слоем затвора и обращен к слою полупроводника через изолирующий слой затвора, при этом пассивирующий слой содержит первый пассивирующий слой, который содержит первый композитный оксид металла, содержащий Si и щелочноземельный металл, а также второй пассивирующий слой, который формируется находящимся в контакте с первым пассивирующим слоем и содержит второй композитный оксид металла, содержащий щелочноземельный металл и редкоземельный элемент. Изобретение обеспечивает получение высоконадежного полевого транзистора. 4 н. и 4 з.п. ф-лы, 15 ил.

Изобретение относится к области технологий для жидкокристаллических дисплеев. Технический результат заключается в обеспечении использования одного типа устройств тонкопленочных транзисторов за счет использования схемы возбуждения сканирования для оксидного полупроводникового тонкопленочного транзистора. Технический результат достигается за счет схемы логической операции И-НЕ, содержащей первый инвертор и второй инвертор, применяемые к схеме удержания пониженного напряжения схемы GOA, девятый транзистор, затвор которого электрически соединен с выходом первого инвертора, сток электрически соединен с постоянным высоким потенциалом, а исток электрически соединен с выходом схемы логической операции, десятый транзистор, затвор которого электрически соединен с выходом второго инвертора, сток электрически соединен с постоянным высоким потенциалом, а исток электрически соединен с выходом схемы логической операции, одиннадцатый транзистор, затвор которого электрически соединен с первым входом схемы логической операции, а сток электрически соединен с выходом схемы логической операции, и двенадцатый транзистор, затвор которого электрически соединен со вторым входом схемы логической операции, сток электрически соединен с истоком одиннадцатого транзистора, а исток электрически соединен с постоянным низким потенциалом. 3 н. и 16 з.п. ф-лы, 3 ил.
Наверх