Способ синхронизации по циклам системы с импульсно-кодовой модуляцией

 

Лй 1 ",; библио

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

27970I

Союз Советских

Социалистических

Республик

Зависимое от авт. свидетельства №

Кл. 21а, 36/06

Заявлено 05.VI.1964 (№ 958722/26-9) с присоединением заявки №

Приоритет

Опубликовано 26.Vill.1970. Бюллетень № 27

Дата опубликования описания 11.XII.1970

Комитет по делам изобретений и открытий при Совете Министров

СССР

МПК H 03k 7100

УДК 621.376.56(088.8)

621.31G.729 (088.8) А!3тор изобретения

Г, В. Коновалов

Заявитель

СПОСОБ СИНХРОНИЗАЦИИ ПО ЦИКЛАМ СИСТЕМЫ

С ИМПУЛЬСНО-VO)IOBOA МОДУЛЯЦИЕЙ

Изобретение относится к области радиотехнических устройств, а именно к системам с импульсно-кодовой модуляцией.

Известны способы синхронизации систем с импульсно-кодовой модуляцией.

Однако практическое применение таких способов требует сложных систем с возможностью опробования только двух пар импульсных позиций группового сигнала, что увеличивает время вхождения в синхронизм систем с импульсно-кодовой модуляцией.

По предлагаемому способу для сокращения времени, затрачиваемого на синхронизацию системы, и уменьшения числа разнотипных узлов, входящих в состав системы синхронизации, в режиме установления синхронизма системы производят опробование трех или более пар разделенных временем цикла импульсных позиций группового сигнала. При этом фазу сигнала приемных распределителей задерживают на число импульсных временных интервалов, равное числу пар первых временных позиций, на которых обнаружены одинаковые символы, не соответствующие символом маркерного сигнала.

На чертеже представлена блок-схема устройства, реализующего предлагаемый способ.

Схема содержит формирователь 1 тактовых импульсов; делитель-распределитель 2 разрядов; делитель-распределитель 3 каналов; схемы 4, 5 и б опробования; их входы 7 и 8, элементы «ИЛИ» 9, !О и 11 схемы управления; элементы 12 и 18 задержки схемы управления; элементы «И» 14, 15 и 1б; элементы 17 и 18 задержки; схему 19 запрета; двоичную ячейку

20; элемент «ИЛИ» 21; рааширитель-.подавитель 22 сложных импульсов; накопитель 28 с пороговым устройством; входы 24 и 25 элементов «И» схемы управления; элементы «И»

10 2б, 27 и 28 схемы управления; расширители

29, 80 схемы управления.

B установившемся режиме (синхронизм по циклам обеспечен) делитель-распределитель 2 разрядов осуществляет деление частоты следо15 вания тактовых импульсов, поступающих на его вход с выхода формирователя 1 тактовых импульсов. Частота следования импульсов с выхода делителя-распределителя 2, в свою очередь, делится делителем-распределителем 8

20 каналов до частоты следования циклов.

Нч входы 7 схем 4, 5 и б опробования подается групповой сигнал. На входы 8 этих схем в установившемся режиме при отсутствии сбоев символов маркерного сигнала посту25 пают последовательности импульсов с частотой следования циклов. На вход 8 схемы 4 последовательность импульсов с частотой следования циклов поступает через элемент «ИЛИ»

9 с выхода делителя-распределителя 3. Такие

30 же последовательности, но задержанные на од279701 но и два импульсных положения элементами

12 и 18 задержки, поступают после соответствующих элементов «ИЛИ» 10 и 11 на входы

8 схем 5 и б.

Таким образом, если схема 4 опробует какую-либо позицию группового сигнала, то схемы 5 и б опробуют следующие за ней импульсные позиции.

Схема опробования любой пары импульсных позиций содержит следующие функциональные элементы: элемент «И» 14 и схему 19 запрета, которые определяют, который из символов группового сигнала («1» или «О») находится на опробуемой позиции. В случае опробования символа

«1» поступает импульс с выхода элемента «И»

14, а в случае опробования символа «О» — с выхода схемы 19; двоичную ячейку 20, в качестве которой может быть использован, например, триггер.

Двоичная ячейка «запоминает» символ, имевший место на опробованной позиции группового сигнала; элементы 17 и 18 задержки во входных цепях двоичной ячейки 20, обеспечивающие установку ее в одно из состояний спустя некоторое время после опробования импульсной позиции. К стабильности длительности задержки т, не предъявляется сколько-нибудь жестких требований. т, может лежать в пределах

Т(s ((а.т — 1) Т, где Т вЂ” период тактовой частоты.

Элементы «И» 15 и 16 опрашивают состояния двоичной ячейки 20 и обеспечивают поступление импульсов на вход элемента «ИЛИ»

21 только при опробовании на двух разделенных временем цикла позициях группового сигнала одинаковых (т. е. «00» либо «11») символов. При опробовании чередующихся символов («10» либо «01») на разделенных временем цикла позициях импульсы с выхода элемента «И» 14 пли схемы 19, соответствующие первому опробуемому символу, устанавливают двоичную ячейку 20 в такое состояние, при котором импульс, соответствующий второму опробуемому символу, не проходит к элементу

«ИЛИ» 21.

Длительность импульса с выхода расширителя-подавителя 22 должна быть больше трех периодов опорной частоты и меньше длительности канального интервала, Вустановившемся режиме,,т. е. при синфазности импульсов с выхода делителя-распределителя 8 каналов с маркерными символами группового сигнала, схема 4 опробует чередующиеся («0101010» и т. д.) символы маркерного сигнала, вследствие чего сигнал ошибки на ее выходе отсутствует. Для того чтобы при случайных сбоях символов маркерного сигнала синхронизм по циклам не нарушался, на выходе схемы 4 включен накопитель с пороговым устройством. Ошибки с выхода схемы 4 не влияют на распределители приема до тех пор, пока напряжение на накопителе ниже порогового, так как для «торможения» распре4 делителей хотя бы на одно положение необходимо наличие сигналов па обоих входах 24 и 25 элемента «И» 26. При отсутствии спнхронизма по циклам с выхода схемы 4 поступают импульсы сигнала ошибки, частота следования которых сравнима с частотой следования циклов. Напряжение на накопителе достигает порогового. С выхода порогового устройства поступает сигнал на вход 24 элемента «И» 26. Поступающие на вход 25 того же элемента импульсы сигнала ошибки с выхода схемы 4 осуществляют «торможение» приемных распределителей путем изменения коэффициента деления делителя-распределителя 2 разрядов.

«Торможение» приемных распределителей производится на различное число импульсных положений в зависимости от того, какие символы опробуются схемами 5 и б. Когда, на20 пример, схема 4 опробует отличные от маркерных символы («00» или «11») и выдает импульс сигнала ошибки на вход 24 элемента

«И» 26, а схема 5 опробует чередующиеся символы («01»,либо «10»), то не зависимо от

25 характера символов, опробуемых схемой 6, приемные распределители «тормозятся» на одно импульсное положение. Это торможение обеспечивается за счет поступления импульса с выхода делителя-распределителя 2 через элеЗО мент «И» 26 на запрет тактового импульса на входе распределителя.

Если схемы 4 и 5 опробуют отличные от маркерных символы, то на входы 25 элементов «И» 26 и 27 поступают импульсы сигналов

Ç5 ошибки. На вход 24 элемента «И» 27 поступает расширенный в расширителе 29 импульс с выхода элемента «И» 26. В результате импульсы с выходов распределителя разрядов после элементов «И» 26 и 27 поступают на за40 прет тактовых импульсов, обеспечивая «торможение» приемных распределителей на два импульсных положения. Наконец, если все три с емы опробования опробуют символы, отличные от маркерных, то импульсы сигналов

45 ошибки поступают на входы 25 всех трех элементов «И» 26, 27 и 28. Импульсы с выхода элемента «И» 26 после соответствующего расширителя 29 поступают на вход 24 элемента

«И» 27, а импульс с выхода элемента «И» 27

50 после расширителя 80 на вход 24 элемента

«И» 28. В результате обеспечивается поступление импульсов с выходов делителя-распределителя 2 разрядов через элементы «И» 26, 27 и

28 на запрет тактовых импульсов на входе де55 лителя-распределителя 8, что влечет за собой

«торможение» распределителей приема на три импульсных положения.

Наряду с «торможением» приемных распределителей схема управления обеспечивает по60 ступление к схемам опробования импульсов, осуществляющих опробование импульсных позиций группового сигнала, соседних с последней позицией, на которой обнаружено отсутствие синхронизма. Для этого импульсы с вы55 ходов элементов 26, 27 и 28 поступают после

270701

45 элементов «ИЛИ» 9, 10 и 11 и соответствующих элементов 12 и 18 на входы 8 схем опробования.

Если отсутствие сипхронизма обнаружено схемой 4 и не обнару>кено схемой 5, то на вход

8 схемы 4 поступает импульс с выхода элемента «И» 26, который задержан на одно импульсное положение относительно позиции, на которой обнаружено отсутствие синхронизма, В результате схема 4 опробует и «запоминает» символ на позиции, соседней с позицией, на которой обнару>кено отсутствие синхронизма.

Расширитель-подавитель 22 обеспечивает отсутствие импульса ошибки с выхода схемы опробования при опробовании первой позиции из пары позиций, опробуемых па новом импульсном положении. Аналогично осуществляется опробованпе и «запоминание» первых символов опробуемых пар позиций схемами 5 и 6, на входы 8 которых импульс с выхода элемента «И» 26 поступает после соответствующих задер>кек элементов 12 и 18.

Если отсутствие синхронизма обнаружено схемами 4 и 5 и не обнаружено схемой 6, на вход 8 схемы 4 поступает, кроме импульса с выхода элемента «И» 26, также импульс с выхода элемента «И» 27, задер>канный на одно импульсное положение относительно последней позиции, на которой обнаружено отсутствие синхронпзма. Этот импульс задержан на два положения относительно позиции, опробованной схемой 4. В результате схема 4 опробует и «запомнет» символ на позиции, соседней с последней позицией, на которой обнаружено отсутствие сипхронизма, так как в конечном счете двоичная ячейка 20 «запоминает» символ на позиции, опробуемой с приходом импульса с выхода элемента «И» 27. Аналогично осуществляется опробованпе и «запоминание» первых символов опробуемых пар позиций схемами 5 и 6 с той лишь разницей, что на входы

8 этих схем импульсы с выхода элемента «И»

27 поступают после соответствующих элементов 12 и 18 задер>кек.

Когда отсутствие синхронизма обнаружено всеми тремя схемами опробования, на входы 8 схем опробования, кроме импульсов с выходов элементов «И» 26 и 27, поступают после соответствующих задержек импульсы с выхода элемента «И» 28, обеспечивающие опробовапие и «запомипапие» схемами опробования первых символов на позициях, соседних с 00 следней позицией, на которой обнаружено отсутствие синхронизма.

С опробованием вторых символов, которое ос> в,. с вляется за счет поступления импульсов на входы 8 схем опробования с выхода распределителя каналов, схемы опробования завершают опробование пар позиций и в случае, когда на.парах позиций опробуются символы, отличные от маркерных, выдают импульсы сигнала ошибки, обеспечивающие «торможение» приемных распределителей опробования пар импульсных позиций и «торможение» распределителей осуществляется до тех пор, пока не будет достигнут синхронпзм по циклам.

С наступлением синхронизма по циклам схема 4 опробует чередующиеся символы 101010... маркерного сигнала. Сигнал ошибки на ее выходе отсутствует, в результате чего напряжение на накопителе становится ниже порогового, т, е. имеет место установившийся режим.

Предмет изобретения

Способ синхронизации по циклам системы с импульсно-кодовой модуляцией путем синфазирования распределителей приема с символами маркерного сигнала, состоящего из чередующихся нулей и единиц на первом импульсном положении каждого цикла передачи, отличающийся тем, ч о, с целью сокращения времени, затрачиваемого на синхронизацшо системы, и уменьшения числа разнотппных узлов, входящих в состав системы синхронизации, в режиме установления спнхронизма системы производят опробование трех или более пар разделенных временем цикла импульсных позиций группового сигнала, а фазу сигнала приемных распределителей задерживают на число импульсных временных интервалов, равное числу пар первых временных позиций, на которых обнаружены одинаковые символы, не соответствуюгцпе символам маркерного сигнала.

379701 !

I

Составитель А. Мерман

Редактор Т. Иванова Техред А. А. Камышникова Корректор В. И. Яолудева

Заказ 3432/2 Тираж 480 П одписное

ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР

Москва, 7К-35, Раушская наб., д. 4/5

Типография, пр. Сапунова, 2

Способ синхронизации по циклам системы с импульсно-кодовой модуляцией Способ синхронизации по циклам системы с импульсно-кодовой модуляцией Способ синхронизации по циклам системы с импульсно-кодовой модуляцией Способ синхронизации по циклам системы с импульсно-кодовой модуляцией 

 

Похожие патенты:

Изобретение относится к электроизмерениям, автоматике, импульсной, преобразовательной и др.технике и может быть использовано в качестве многофункционального устройства, например, сравнение фаз или напряжений, или длительностей, или формирователей в интегральном исполнении

Изобретение относится к технике радиосвязи и может быть использовано в радиопередающих и радиоприемных устройствах для формирования линейно-частотно-модулированного (ЛЧМ) сигнала

Изобретение относится к области импульсной техники и может быть использовано в преобразователях систем управления

Изобретение относится к области импульсной техники и может быть использовано в преобразователях систем управления

Изобретение относится к электротехнике и может быть использовано в устройствах для регулирования величины постоянного напряжения оконечных каскадов передатчиков систем трехпрограммного проводного вещания

Изобретение относится к импульсной технике и может быть использовано для модуляции приборов СВЧ, работающих в импульсном режиме с широкими диапазонами изменения длительности импульсов и скважности

Изобретение относится к области автоматики и может использоваться при управлении технологическими процессами

Изобретение относится к электрическим схемам широтно-импульсных модуляторов и может применяться при построении смешанно-сигнальных измерительных приборов и вычислительных устройств

Изобретение относится к электронике, может использоваться для точной настройки управляемого генератора на частоту внешнего сигнала в условиях пропусков синхроимпульсов
Наверх