Пороговое логическое устройство

 

281900

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Соеетския

Социалистические

Республик

Зависимое от авт. свидетельства №

Заявлено 21.Xl (.1967 (№ 1205456 18-24) Кл, 42тпз, 7/38 с присоединением заявки №

Приоритет

Комитет по делен изобретений и открытий при Совете Министров

СССР

МПК G 06f 5!00

УДК 681.325,53(088.8) Опубликовано 14.1Х.1970. Бюллетень № 29

Дата опубликования описания 23.Х11.1970

Авторы изобретения, В. В. Овчинников и В. М. Амербаев

Заявитель

ПОРОГОВОЕ ЛОГИЧЕСКОЕ УСТРОЙСТВО

На вход 5 блока анализаторов чисел 1 поступают двоично-,кодированные сигналы многоразрядных чисел и анализируются на .величину превышения суммы поданных на входы

5 5 устройства многоразрядных чисел над основаниями P,, P» ..., Р„системы счисления остаточных классов. С выхода анализаторов чисел 1 сигналы числа с определенным:весом превышения поступают на вход блока 2 схем

10 совпадения. С выходов блока 2 схем совпадения сигналы многоразрядного числа поступают на многоразрядный вход порогового сумматора 8, выполняющего операции суммирования двух многоразрядных чисел по осно15 ванию Р„+т, на другой многоразрядный вход которого поступают сигналы многоразрядного сумматора 4 и чисел по основанию Р„.

На выходе б порогового сумматора 8 по

20 основанию Р„+1 получается ситнал величины ранга числа N, 25 Пороговое логическое устройство, содержащее схемы совпадения, отличающееся тем, что, с целью повышения быстродействия и экономии оборудован ия при,выполнении операции расширения диапазона представления

30 чисел,в системе счисления в остаточных класПредложенное пороговое логическое устройство предназначено для применения,в вычислительной технике и автоматике.

Известны пороговые логические устройства.

К недостаткам известных пороговых логических устройств относятся малое быстродействие и большой объем оборудования при выполнении операции расширения диапазона представления чисел,в системе счисления,в остаточных классах.

Предложенное устройство отличается от известных тем, что оно содержит последовательно соединенные анализаторы чисел, пороговый сумматор двух чисел по основанию P,+I, к одним .входам которого через блок схем совпадения .подключен последний из анализаторов чисел, а к другим входам подключен пороговый сумматор п многоразрядных чисел по основанию Р„.

На чертеже приведена блок-схема порогового логического устройства.

Устройство содержит анализаторы чисел 1, определяющие в какое число раз сумма и чисел, поданных на входы анализаторов, превосходит основание Р,, Рз, ..., Р„, блок 2 схем совпадения, пороговый сумматор 8 двух чисел по основанию Р +т, пороговый сумматор

4п многоразрядных чисел по основанию Р„.

Пороговое логическое устройство работает следующим образом.

Предмет изобретения

281900

Составитель Д. А. Гречинский

Редактор Е, В. СеМанова Техред 3. H. Тараненко Корректор О. С. Зайцева

Заказ 3534/12 Тираж 480 Подписное

ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР

Москва, Ж-35, Раушская наб., д. 4/5

Типография, пр. Сапунова, 2 сах, в нем установлены последовательно соедиенные анализаторы чисел, пороговый сумматор двух чисел по основанию Р„,, к одним входам которого через блок схем совпадения подключен последний из анализаторов чисел, а к другим входам подключен пороговый сумматор и многоразрядных чисел по основанию Р„.

Пороговое логическое устройство Пороговое логическое устройство 

 

Похожие патенты:

Изобретение относится к системам связи между главной и подчиненными станциями

Изобретение относится к вычислительной технике и предназначено для использования в цифровых вычислительных машинах

Изобретение относится к вычислительной технике и может применяться в системах управления в качестве спецвычислителя с целью принятия решений в условиях неопределенности, а также при оперативном управлении технологическими процессами по нечетким алгоритмам

Изобретение относится к вычислительной технике и может быть использовано в спецвычислителях для вычисления производных

Изобретение относится к области вычислительной техники и предназначено, в частности, для цифровой обработки массивов данных в реальном масштабе времени

Изобретение относится к электронно-вычислительной технике

Изобретение относится к области цифровой вычислительной техники и предназначено для моделирования комбинаторных задач при проектировании радиоэлектронной аппаратуры, автоматизированных систем управления и средств электронной вычислительной техники

Изобретение относится к системам обработки данных, которые осуществляют арифметические операции
Наверх