Рю-тна iн. ш. чейшвили

 

3l2 387

ОПИСАН И Е

ИЗОБРЕТ Е Н ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Сею Советских

Социалистических

Республик

Зависимое от авт. свидетельства №

Заявлено 11.V1.1969 (№ 1337756/18-24) с присоединением заявки №

Приоритет

Опубликовано 19 VIII.1971. Бюллетень № 25

Дата опубликования описания 17.XI.1971

МПК H 034 19/08

Н 03lc 19/40

Номитет по делам изобретений и открытий при Совете Министров

СССР

УДК 681.325.65 (088.8) 1

Автор изобретения

Н. Ш. Чейшвили

Заявитель

Тбилисский научно-исследовательский институт приборостроения и средств автоматизации

ПОТЕНЦИАЛЬНАЯ ЛОГИЧЕСКАЯ СХЕМА «НЕ»

Изобретение относится к области вычислительной техники и может быть использовано в управляющих вычислительных машинах в качестве устройства для обнаружения напряжения.

Известны потенциальные логические схемы

«НЕ», содержащие транзистор по схеме с общим эмиттером, база которого через диод соединена со входом устройства.

Предложенное устройство отличается от известных тем, что содержит цепочку из встречно-последовательно включенных стабилитрон а и диода, соединяющую коллектор транзистора со входом устройства. Причем диод цепочки подключен ко входу устройства в направлении, обратном переходу база— эмиттер транзистора.

Это позволяет расширить функциональные возможности потенциальной логической схемы, т. с. применять ее в качестве устройства для обнаружения напряжений.

На чертеже дана предлагаемая логическая схема «НЕ», работающая от разнополярных сигналов (единице на выходе соответствует отрицательное или положительное напряжение, а нулю на входе — отсутствие напряжения).

Схема содержит входной диод 1, транзистор 2, включенный по схеме с общим эмиттером, с резистором 3 в коллекторной цепи и резистором 4, соединяющим базу с источником напряжения смещения Е,„,. Между входом 5 устройства и коллектором транзистора включена цепочка из встречно-последовательно включенных стабилитрона б и диода 7.

При отсутствии на входе напряжения на базу транзистора подается напряжение сме10 щения +Е„, через резистор 4, транзистор закрыт. На выходе 8 устройства напряжение — E;, соответствующее логической «1».

Цепочка (7, б) закрыта из-за того, что пробивное напряжение стабилитрона выше пере15 пада напряжения между входом и выходом устройства.

При поступлении на вход отрицательного напряжения, соответствующего логической

«1», входной диод 1 пропускает сигнал на

20 базу транзистора, открывает его, и на выходе появляется напряжение, близкое к нулю (логический «О»). Цепочка (7, б) закрыта, так как диод 7 в этом случае закрыт.

При поступлении на вход положительного

25 напряжения, соответствующего логической

«1», диод 1 закрывается, вследствие чего закрывается и транзистор. За счет того, чтс перепад напряжения между входом и выходом устройства превышает пробивное напря30 жение, цепочка отпирается и на выходе уст312387

Предмет изобретения

+ CM

Составитель А. Д. Федорова

Редактор Л. A. Утехина Техред Л. В, Куклина Корректор Л. В. Орлова

Заказ 2762/14 Изд. № 1150 Тира>к 473 Подписное

11НИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР

Москва, Ж-35, Раушская наб., д. 4/5

Типография, пр. Сапунова, 2 ройства устанавливается напряжение, близкое к нулю, соответствующее логическому «0».

После снятия сигнала со входа устройство возвращается в исходное состояние.

Потенциальная логическая схема «НЕ», содержащая транзистор по схеме с общим эмиттером, база которого через диод соединена со входом устройства, отличающаяся тем, что, с целью расширения функциональных возможностей, она содержит цепочку из встреч5 но-последовательно включенных стабилитрона и диода, соединяющую коллектор транзистора со входом устройства, причем диод цепочки подключен ко входу устройства в направлении, обратном переходу база—

10 эмиттер транзистора.

Рю-тна iн. ш. чейшвили Рю-тна iн. ш. чейшвили 

 

Похожие патенты:

Изобретение относится к электроизмерениям, автоматике, импульсной, преобразовательной и др.технике и может быть использовано в качестве многофункционального устройства, например, сравнение фаз или напряжений, или длительностей, или формирователей в интегральном исполнении

Изобретение относится к области вычислительной техники и интегральной электроники, к интегральным логическим элементам БИС

Изобретение относится к вычислительной технике и интегральной электронике, а более конкретно - к интегральным логическим элементам СБИС и, в частности, к логическому элементу И-ИЛИ-НЕ на комплиментарных нормально закрытых полевых транзисторах с управляющими переходами Шоттки

Изобретение относится к области вычислительной техники и интегральной электроники, а более конкретно к интегральным логическим элементам СБИС

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления и др

Изобретение относится к автоматике и вычислительной технике, обеспечивая функцию троичной логики

Изобретение относится к вычислительной технике

Изобретение относится к автоматике и вычислительной технике

Изобретение относится к области вычислительной техники и интегральной электроники

Изобретение относится к вычислительной технике для реализации логических и арифметических операций с дискретными и аналоговыми значениями нулей и единиц
Наверх