Преобразователь временных интервалов в параллельный двоичный код
аи Л," Р,, 1
ОП ИСАНИ Е
ИЗОБРЕТЕН ИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
326730
Союз Советских
Социалистических
Республин
Зависимое от авт. свидетельства М—
Заявлено 21.Ч.1970 (¹ 1445070/18-24) с присоединением заявки №вЂ”
Приоритст—
Опубликовано 19.1,1972. Бюллетень ¹ 4
Дата опубликования описания ЗО.III.1972
М. Кл. Н 03k 13/20
Номитет по делам изобретений и открытий при Совете Министров
СССР
УДК 681.325(088.8) Автор изобретения
В. В. Русаков
Заявитель
ПРЕОБРАЗОВАТЕЛЪ ВРЕМЕННЫХ ИНТЕРВАЛОВ
В ПАРАЛЛЕЛЪНЫЙ ДВОИЧНЫЙ КОД
Изобретение относится к радиоизмерительной технике. Устройство может быть использовано для измерения временных интервалов и выдачи информации о величине. измеряемого интервала времени в виде параллельного двоичного кода.
Известен преобразователь временных интервалов в параллельный двоичный код, содержащий счетч ик последовательного действия, выходы разрядов которого соединены с одними входами соответствующих схем совпадения.
Цель изобретения — увеличение разрешающей способности устройства. Достигается она тем, что в предлагаемом преобразователе другие входы схем совпадения попарно соединены между собой через элементы задержтаи. Вход элемента задержки первого разряда соединен с выходом схемы синхронизации. Входы последней соединены со входом устройства, а выходы схем совпадения через выходные элементы задержки — с выходами устройства.
На фиг. 1 приведена функциональная схема преобразователя; на .фиг. 2 — временные диаграммы.
Преобразователь содержит триггеры
Тг,— Тг,, схемы совпадения «И», схему оинхронизации СС импульсов опроса с тактовыми импульсами счета, элементы задероккп эз — эзз; эз — эз .
На фиг. 2 а приведены временные диаграммы для сигналов на выходе схемы синхронизации СС вЂ” С,„, „и для тактовых импульсов счета U„,,; на фиг. 2 б — временные диаграммы сигналов на выходах триггеров отдельных разрядов счетчика (или на вторых входах схем совпадения «И1», «Из», «Из», 10 «И4» ...); на ф 15 задержки. Преобразователь состоит из двоичного счетчика, образованного триггерами Тгь Тгз, Тг,, T24 ..., схем совпадения «И1», «Из», «Из», «И4» ... и схемы синхронизации СС импульсов 20 опроса с тактовыми импульсами счета. Тактовые;импульсы подаются на счетный вход счетчика последовательного счета. Первые входы схем совпадения «И,», «Из», «Из», «И4» .„последовательно соединены между собой через элементы задержки Э3, Эзз, ЭЗ.. и через элемент задержки ЭЗ, подсоединены к выходу схемы синхронизации СС. Вторые входы схем совпадения «N»>, «Иг», «Из», «И,» ... соединены с соответствующими выходами триггеров Тг, Тгз, Тгз, Тг4 ... счет32673О 4(j 50 ээ. — ээ.: ээ > э— где: чика. На выходах схем совпадения «И », «И2», «И»>, «И4» ... включены выравнивающие элементы задержки 93,, 93 2, ЭЗ q, - 3 4 ° Преобразователь работает следующим образомм. Счетчик считает тактовые импульсы U Импульсы вывода информации, поступающие в случайные моменты, привязываются к ближайшим тактовым импульсам счета в схеме синхронизации СС. Привязанные к тактовым импульсы опроса U,„„,„через элементы задержки 93,, ЭЗ,, ЭЗЗ, 934 ... поступают на первые входы схем совпадения «И»>, «И2», «И„-.», «И4»... Элементы задержки выбирают таким образом, чтобы состояние триггеров счетчика опрашивалось поразрядно по окончании nepexogного процесса в одном разряде счетчика, связанного с установлением триггера в новое состояние после прихода того импульса счета, к которому был привязан импульс опроса. Так образуются «волны» 1, II, П1, I V, V, VI импульсов опроса (на фиг. 3 б показаны пунктиром), фронты которых параллельны фронтам переходных процессов счета, распространяющимся по разрядам счетчика при переносе «единицы » и з младших разрядов в старшие. Импульсы опроса, привязанные к тактовым, при выводе информации с первого разряда счетчика задерживаются иа время, зависящее как от длительности переходного процесса триггера первого разряда счетчика, так и от нестабильностей срабатывания триггеров последующих разрядов. Длительности задержки импульса опроса элементами задержки 93, 93», 934 ... для последующих разрядов преобразователя определяются только длительностью переходного процесса триггера одного разряда счетчика и выбираются из условия баэз,, ээ,, баэз, — длительности задержек соответственно у элементов 93э, 93>, 934. При выполнении вышеуказанных условий в части выбора длительностей элементов за5 l5 30 держки 93, 93>, 93>, 934 ... фронты «волн» импульсов опроса I — I, П вЂ” П, III — 1П, I V — 1 Г, V — V, VI — VI, распространяющихся по разрядам счетчика, параллельны фронтам «волн» переходных процессов, распространяющихся по разрядам триггеров счевчика. Для устойчивой работы преобразователя фронты «волн» опроса должны быть параллельны фронтам «волн» переходных процессов в счетчике. Для этого длительность задержек элементов ЭЗ, 93, ЭЗЗ, 934 ... надо выбирать таким образом, чтобы фронт «волны» опроса и фронт «волны» переходных процессов в счетчике не пересекались и не накладывались друг на друга. Импульсы выходного кода появляются на выходах схем совпадения «И », «И2», «И»>, «И» ... в точках а, b, с ... с задержкой (см. фиг. 3 в). С целью временного выравнивания импульсов кода на выходах данных схем совпадения включены элементы задержки 93,, 932, ЭЗ, ÝÇ.. В результате этого на выходе преобразователя в точках а, 6, c ... образуется параллельный код, и импульсы выходного кода появляются в одно и то,же время. Таким образом, преобразователь позволяет измерять временные интервалы с высокой разрешающей способностью, определяемой длительностью переходного процесса триггера одного разряда счетчика, при одновременном выводе информации со всех разрядов преобразователя. Предмет изобретения Преобразователь временных интервалов в параллельный двоичный код, содержащий счетчик последовательного действия, выходы разрядов которого соединены с одними входами соответствующих схем совпадения. отличаюи(ийся тем, что, с целью увеличения разрешающей способности преобразователя, другие входы схем совпадения попарно соединены между собой через элементы задер жки; вход элемента задержки первого разряда соединен с выходом схемы синхронизации, входы которой соединены со входом устройства, а выходы схем совпадения через выходные элементы задержки соединены с выхсаами устройства. 326730 Такт1ы импупьсь! жгло Т Т,2 1 т g яь1ррЙ щРрр маисы BblA окунав аифврмача Gu8.. 1 11 «с, ти 5р Цр 5p— 5р бр Фиг..2 Редактор Б. Федотов Заказ 53/270 Изд. № 88 Тираж 448 Подписное ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР Москва, Я-35, Раушская наб., д, 4/5 Тпп, Харьк. Фил. поет. «Патент». @ Я) 1р Zp 5р Цр 1р 2р 5р Цр 5р бр Составитель М. Черенкова Техред Е. Борисова Корректор А. Васильева