Патент ссср 330553

 

ОПИСАНИЕ

ИЗОБРЕТЕН ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

330553

Союз Советски

Социалистических

Республик

Зависимое от авт. свидетельства №вЂ”

Заявлено 10.V11.1970 (№ 1466800/26-9) с присоединением заявки №вЂ”

Приоритет—

Опубликовано 24.11.1972. Бюллетень № 8

Дата опубликования описания 16Х.1972

М. К.. Н 03 23 24

Комитет по делатх изооретеиий и открытий при Совете ккинистрее

СССР

ДК 621.374.32(088.8) Автор изобретения

С. Е. Токовенко

Заявитель

РЕВЕРСИВНЫИ СЧЕТЧИК ИМПУЛЬСОВ

Изобретение относится к области радиоэлектроники и может быть использовано в автоматике, вычислительной и цифровой измерительной технике.

Известны реверсивные счетчики импульсов на основе фазоимпульсных счетных декад со схемами объединения на входах, содержащие формирователи входных сигналов прямого и обратного счета.

В таких устройствах счет в обратном направлении обеспечивается путем запрета тактового синхронизирующего импульса сигналом обратного счета. Выделение переноса осуществляется путем фиксации схемой «И» совпадения выходного сигнала декады с сигналом обратного счета и последующего запуска мультивибратора, который синхронизируется сигналами, противофазными тактовым, и выдает импульс длительностью = (1 — 1,5) Т, где Т вЂ” период следования синхроимпульсов.

Недостатками устройства являются необходимость жесткой настройки и последующей стабилизации мультивибраторов переноса и узкий диапазон рабочих температур. Кроме того, быстродействие известной схемы равно половине частоты следования опорных импульсов.

Цель изобретения — увеличение быстродействия реверсивного счетчика при одновременном повышении его надежности.

Цель достигается тем, что в предлагаемом счетчике сигнал переноса формируется схемами выделения максимальной длительности, одним из входных сигналов которой является

??ь?хода?ой сигнал декадh?, а вторыоI — c?Iã?Ià,l с выхода формирователя входных сигналов.

10 На фиг. 1 представлена функциональная схема предлагаемого устройства, на фиг. 2— временные диаграммы его работы, па фпг.

3 — диаграммы работы входного формиро.— вателя.

15 В схему устройства входят фазоимпульсные счетные декады 1 со схемами «ИЛИ» 2 (схемами объединения) на входах, схема 3 выделения сигналов переноса, содержащая схемы «ИЛИ» 4 и «И» 5, а также формиро20 ватель б входных сигналов прямого и обратного счета. Входы формирователя б соединены со входами 7 н 8 устройства для сигналов прямого II обратного счета, синхронизирующий вход блока б соединен с шиной 9 синхроимпульсов, соединенной также со входами схемы «ИЛИ» всех разрядов. Второй вход схемы «ИЛИ» первого разряда подключен к выходу счетны. сигналов формирователя б, а всех последующих разрядов — через схему выделения сигналов переноса к выходу фор3 ззоыз

25 мироватсля и к счетному входу схемы «ИЛИ» предыдущего разряда.

Схема выделения сигналов переноса представляет собой последовательное соединение схемы «ИЛИ» 4 и схемы «И» 5, причем выход схемы .:И» соединсц со входом схемы «ИЛИ», второй вход последней соединен с выходом декады 1, второй вход схемы «И» — со счетпым входом схемы «ИЛИ» 2 предыдущего разряда.

Формирователь 6 представляет собой логическую схему, обеспечивающую на выходе единичный сгп пал при разных значениях сигналов на входах 7 и 8 и нулево" — при одинаковых з..ачениях, и может быть выполнен, например, на диодных логических элементах.

Входные сигналы прямого счета (фиг.

2, в) обеспечивают сдвиг фазы выходных сигналов декады в сторону опережецня благодаря внеочередному приращению напряжения

l!а накопителе (фиг. 2, е), а сигналы обратного счета- (фиг. 2, г) благодаря запрету синхроимпульса :(фиг. 2, а) сдвигают выходные сигналы декады (фиг.2, ж, и, соответственно для первого и второго разрядов) в сторону запаздывания. Если в декаде сосчитано деьять импульсов, то сигналы прямого счета на гыходе формирователя 6 (фиг. 2,д), совпадающие с задержанными импульсами (фиг.

2, б), и импульсы на выходе декады синфаз ы, что обеспечивает на выходе схемы 8 возникновение сигнала переноса (фиг. 2 3) прямого счета, который поступает на вход второго разряда. Аналогично сигнал обратного счета, совпадающий с задержанными импульсами, если только декада стоит в нулевом состоянии, проходит на выход схемы 8, а декада при этом переходит в состояние «9».

Если сигналы прямого и обратного счета поступают на входы формирователя 6 в различное время, то каждый из них с минимальными искажениями поступает на выход (фиг. 3, к, л, м); если же эти импульсы поступают íà входы 6и 7 одновремнно (сигнал обратного счета имеет длительность, равную периоду следования синхроимпульсов), то на выходе формирователя 6 получают два импульса, общая длительность которых равна длительности импульса обратного счета, г промежуток между ними равен длительности сигнала прямого счета. Оба эти импульса

io перекрываются во времени с синхронизирующими импульсами, так что поступленние их на вход декады не меняет ее состояния. Если даже декада находится в состоянии «9» и ее выходной сигнал формируется синхронно со

15 вторым импульсом в промежутке между синxðoBèçèðóIoùèìí, то на выходе схемы 8 формируется сигнал, по длительности равный второму импульсу и синфазный с ннм. Вследствие перекрытия во времени выходного импульса схемы 8 ц синхронизирующего импульса сигнал переноса не сосчитывается вторым разрядом.

Предмет изооретения

Реверс iBBBiÉ счетчик Hмп JIbcoB, содержащий счетные фазоимпульсные декады со ñxåмами объединения на их входах, формирователь входных сигналов прямого и обратного сЧета, отлика(ошийся тем, что, с целью повышения быстродействия и надежности, в нем схемы выделения сигналов переноса выполнены в виде логических с ем выделения

3g максимальной длительности. например, последовательного соединения схем «ИЛИ» и

«И», причем входы схемы «ИЛИ» соединены с выходом соответствующего разряда и выходом схемы «И», второй вход которой под4О ключен к выходу блока формирования импульсов переноса предыдущего разряда (к выходу формирозателя входных сигналов).

330553

Г г т Г7д ттт

1 ill сьг 7

Г—

Составитель Д. Голубович

Техред 3. Тараненко

Редактор И. Орлова

Корректор Л. Орлова

Заказ 100/575 Изд. № 262 Тираж 448 Подписное

ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР

Москва, Ж-ЗЬ, Раушская наб., д. 4/5

Тип. Харьк. фил. пред. «Патент»

Патент ссср 330553 Патент ссср 330553 Патент ссср 330553 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано в синтезаторах частот и цифровых устройствах фазовой синхронизации

Изобретение относится к области цифровой вычислительной техники и автоматики

 // 358788

 // 358789

Изобретение относится к автоматике и вычислительной технике и может быть использовано в устройствах дискретной обработки информации, например , в качестве помехоустойчивых счетчиков, распределителей импульсов и устройств помехоустойчивого кодирования информации
Наверх