Матрица запоминающего устройства

 

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

34I082

Союз Сосе1ских

Социалистических

Республик

Зависимое от авт. свидетельства №

Заявлено 15 111.1971 (№ 1638663/18-24) с присоединением заявки ¹

Приоритет

Опубликовано 05.V1.1972. Вюллетень ¹ 18

Дата опубликования описания 21.VI.1972

МПК G 11с 11 00

Комитет по делам изобретений и открытий при Совете Министров

СССР

УДК 681.327.66 (088.8) Авторы изобретения

Б. П. Орлов и А. П. Орлов

3 аявитель

МАТРИЦА ЗАПОМИНАЮЩЕГО УСТРОЙСТВА

Изобретение относится к цифровой вычислительной технике и может быть использовано при построении МОЗУ, в которых одна из шин управления применяется для съема сигнала при считывании информации.

Известен ряд схем, обеспечивающих съем сигналов и уменьшение помех на входе усилителей считывания, появляющихся в момент прохождения разрядных токов в МОЗУ типов 2Д и ЗД и координа" íûõ в МОЗУ типа

2,5Д. Во всех известных схемах шины разделяются на две равные части и включаются в мостовую схему, в состав которой входит токовыравнивающий трансформатор. Кроме того, в некоторых схемах дополнительно используются диоды, позволяющие индуктивностям обмоток токовыравнивающего трансформатора быстро разряжаться.

Эти схемы сложны и требуют обеспечения двойной амплитуды тока. Некоторые схемы требуют специальные ключи для шунтирования трансформатора, которые при срабатывании могут создавать на диагонали моста (т. е, на входе усилителей считывания) помехи. Кроме того, имеется потеря сигнала за счет шунтирования входа усилителя считывания токозадающими резисторами со сравнительно небольшими величинами сопротивлений, а также невозможность использования без дополнительных развязывающих элементов одного усилителя считывания для нескольких шин в одном разряде (например, в

МОЗУ типа 2,5Д).

Для упрощения матрицы и уменьшения тока, потребляемого от источника питания в предлагаемом устройстве применяются дв» трансформатора, имеющие по две обмотки, нз которых первичные подключены соответственно к первой и второй частям р»зрядной

10 (координатной) шины и соединены последовательно, а вторичные обмотки трансформ»торов включены встречно и подключены к усилителю считывания. Генератор ток» илн электронный ключ с ограничительным ре знстором включаются последовательно с нсрвичнымп обмотками трансформаторов.

На чертеже изображена предлагаемая ма рица запоминающего устройства.

В состав матрицы входят два трансформа20 тора 1 и 2, шины управления 3 и 4, а также источник питания 5. На представленном чертеже показаны две части шины; разрядной— для МОЗУ типов 2Д и ЗД и координатной— для типа 2,5Д, 2б Первичные обмотки обоих трансформаторов подключены соответственно к шинам 3 и

4, причем соединены между собой последов»тельно согласно и подключены к источнику питания 5. Вторичные обмотки трансформа30 торов соединены встречно. оо41082

Предмет изобретения

Составитель Ю. Розенталь

Тскрсд Л. Богданова Корректор T. Ьабакина

Редактор Е. Гончар

Заказ 1814/7 Изд. № 793 Тираж 448 Подписное

ЦНИИПИ Комитета но делам изобретений и открытий при Совете Министров СССР

Москва, Ж-85, Рву нская наб., д. 4/5

Типография, пр, Сапунова, 2

Матрица работает следующим образом.

В такте записи при прохождении тока / ня шинах 8 и 4 появляются сигналы, величина которых определяется импсдапсом шин. В результате на вторичных обмотках обоих трансформаторов также наводятся сигналы, но тяк как этн обмотки включены встречно, то вследствие незначительной рязшщы в величинах импедяпсов 1ппн на выходе помеха будет небольшой. io

В такте считывания информации (например, в МОЗУ ЗД) в одной из половин разрядной шины (например 3) будет находиться сердечник выбранного адреса. Нр;> наличии записанной в нем «1» сигнал поступит íà 15 первичную обмотку трансформатора 1, я со вторичной обмотки сигнал через вторичную обмотку трансформатора 2 поступает на выход. Так как первичная обмотка трансформатора 2 зашунтирована малым импедянсо;t 20 шины 4, а входное сопротивление усилителя считывания может быть выбрано достаточно большим, то падение напряжения на вторичной обмотке трансформатора 2 будет незначительным. 25

Для лучшей компенсации помех ня выходе необходимо, чтобы оба трансформатора имели равные коэффициенты трансформации.

Зто требование легко удовлетворяется для коэффициента трансфор м ации, равного «1», 30 так как в этом случае обе обмотки могут быть намотаны одновременно (в два провода).

Предлагаемая матрица обладает следующими преимуществами: 35 о1 источника разрядного (или координатного) тока не требуется двойной амплитуды тока; отсутствуют диоды, ускоряюшие разряд индуктивностей трансформаторов. В предложе1шой матрице время переходного процесса определяется индуктивностью шин и входным сопротивлением усилителя считывании. Г1оскольку индуктивность цшн незначительна, а входное сопротивление усилителя может быть достято IHQ большим, То и время переходного процесса может быть малым;

oìååòñÿ Возможность без дополнительных элементов соединять выходы нескольких схем последовательно и работать на один усилитель считывания, Матрица запоминающего устройства, содержащая ферритовые сердечники с прямоугольной петлей ги стер езис а, прошитые шинами управления, причем, разрядная (координатная) шина разделена на две равные части, отличаюсцаяся тем, что, с целью уменьшения величины тока, потребляемого от источника питания, упрощения матрицы и обеспечения возможности последовательного соединения нескольких выходов, она содержит дополнительно два импульсных трансформатора, первичные обмотки которых соединены последовательно согласно и подключены к источнику питания, причем каждая первичная обмотка подключена к одной из частей разрядной (координатной) шины, а вторичные обмотки трансформаторов соединены последовательно встречно и подключены к выходным клеммам устройства,

Матрица запоминающего устройства Матрица запоминающего устройства 

 

Похожие патенты:

Изобретение относится к области магнитной записи и предназначено для работы с большими массивами данных и в других электронных устройствах

 // 346748
Наверх