Десятичный делитель частоты импульсов

 

36249I

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

Союз Советских

Социалистических

Республик

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Зависимое от авт. свидетельства №

Заявлено 23.11.1971 (№ 1627807126-9) с присоединением заявки №

Приоритет

М. Кл. Н 03k 23/00

Комитет по делам изобретений и открытий при Совете Министров

СССР

Опубликовано 13.XII.1972. Бюллетень ¹ 2 за 1973

Дата опубликования описания 9.11.1973

УДК 621.374.3(088.8) Авторы изобретения

В. Ф. Волынец и И. М. Громов

Заявитель

ДЕСЯТИЧНЫЙ ДЕЛИТЕЛЬ ЧАСТОТЫ ИМПУЛЬСОВ

Изобретение относится к области электронных триггерных делителей частоты повторения импульсов.

Известны десятичные делители частоты импульсов, каждая декада которых состоит из четырех триггеров с прямыми (обратными) связями между ними.

Однако известные делители не обеспечивают коэффициентов деления в каждой декаде, равных 2,4,5и 10.

С целью обеспечения коэффициентов деления в каждой декаде, равных 2, 4, 5 и 10, в предлагаемом делителе вход третьего триггера декады соединен с выходом первого триггера через три параллельных схемы совпадения, . каждая из которых имеет два входа управления, причем первые входы управления двух схем совпадения присоединены к разным выходам второго триггера декады, а вторые входы управления — к выходам первого триггера последующей декады, входы управления третьей схемы совпадения соединены: один с выходом третьего, а второй — с выходом четвертого триггера декады.

На фиг. 1 приведена структурная схема одной декады предлагаемого десятичного делителя; на фиг. 2 — осциллограммы напряжений в различных точках схемы; на фиг. 3 — пример осуществления схем совпадения структурной схемы декады.

Каждая декада десятичного делителя частоты импульсов состоит из четырех триггеров

1 — 4. Три из четырех триггеров 1, 2 и 4 каждой декады соединяются с предыдущими триггерами обычным для двоичных делителей способом, в частности, счетный вход данного триггера присоединен к одному из плеч предшествующего триггера. Такое соединение обеспечивает деление частоты повторения входных

10 импульсов: на два — на выходе триггера 1, на четыре — на выходе триггера 2 и на десять— на выходе триггера 4 при условии, что выход триггера 8 дает деление входной частоты на пять.

Деление на пять получается в результате выделения схемами совпадения б, б и 7 на вход триггера 8 четырех из каждых десяти входных импульсов. Так, например, из первых десяти положительных входных перепадов вы. деляются перепады с 1,5, 9 (см. фиг. 2, а, б), из второго десятка — с 10, 11, 15 и 19 (см. фиг. 2, в, б) и т. д. Таким образом, уже схемы совпадения обеспечивают деление с коэффи10

25 циентом —, а триггер 3 увеличивает его в два

10. 2 раза, т. е. до = 5.

Селекция четырех импульсов из каждогс

30 десятка производится следующим образом.

362491

Фиг./

5 г/

// /5 /g

24 25

Фдг3

Составитель А. Туляков

Корректоры: Н. Стельмах и Е. Сапунова

Редактор Т. Морозова

Изд. № 1035

Заказ 244/17

Типография, пр. Сапунова, 2

Импульсы с 0,10 ... образуются из положительных перепадов, верхнего плеча триггера 1, совпавших в схеме совпадения 7 с отрицательным нижним уровнем напряжения на выходах нижних плеч триггеров 8 и 4. Импульсы с 1, 5, 9, 21, 25, 29 ... формируются из положительных перепадов нижнего плеча триггера 1, совпавших в схеме совпадения 5 с верхним нулевым уровнем напряжения на выходах верхних плеч триггера 2 данной декады и триггера 1 последующей декады. Импульсы с 11, 15, 19, 31, 35, 39 (см. фиг. 2, б) получаются в момент совпадения в схеме совпадения б положительных перепадов напряжения на нижнем плече триггера 1 с верхним уровнем напряжения на выходе нижнего плеча триггера 2 данной декады и верхним уровнем напряжения нижнего плеча триггера 1 последующей декады.

Триггер 2 включает в себя основные транзисторы 8 и 9 (см. фиг. 3) с коллекторными нагрузками 10 и 11 и коллекторно-базовыми делителями 12 — 15, а также эмиттерные повторители 1б — 19. В качестве схем совпадения 5 и б используются две пары коммутационных диодов 20 — 28 триггера 8. Управляющие схемой совпадения напряжения подаются в точки соединения коммутационных диодов через диоды 24 — 27 с резисторов 28 и 29, включенных в коллекторную цепь повторителей управляющих триггеров. Питающее коллекторные цепи повторителей напряжение в два раза превышает напряжение источника питания триггеров, поэтому управляющее напряжение на резисторах 28 и 29 имеет два уровня, которые равны напряжениям этих источников.

B случае, когда через диоды 24 и 25 проходит

5 хотя бы один из уровней, коммутационные диоды 20 и 21 оказываются закрытыми, и импульсы с выхода триггера 1, поступающие на диоды 20 и 21 через конденсатор 80, не проходят на триггер 8. Когда оба управляющих

10 уровня оказываются равными напряжению в точке соединения диодов 20 и 21, устанавливается обычный режим их работы, т. е. схема совпадения 5 открывается.

Предмет изобретения

Десятичный делитель частоты импульсов, каждая декада которого состоит из четырех триггеров с прямыми (обратными) связями между ними, отличающийся тем, что, с целью

20 обеспечения коэффициентов деления в каждой декаде, равных 2, 4, 5 и 10, вход третьего триггера декады соединен с выходом первого триггера через три параллельных схемы совпадения, каждая из которых имеет два входа

25 управления, причем первые входы управления двух схем совпадения присоединены к разным выходам второго триггера декады, а вторые входы управления — к выходам первого триггера последующей декады, входы управления

З0 третьей схемы совпадения соединены: один с выходом третьего, а второй — с выходом четвертого триггера декады.

Тираж 404 Подписное

Десятичный делитель частоты импульсов Десятичный делитель частоты импульсов 

 

Наверх