Устройство дискретной автоматической перестройки частоты

 

365014

Сан)а Советсник

Социалистическиа

Республик

К АВТОР СИОМУ СВИДЕТЕЛЬСТВУ

Зависимое от авт. гвидетельства,¹

М. Кл. Н 03b 3(04

Заявлено 21 1.1971 (№ 1624638/26-9) с присоединением заявки ¹

11риоритет

Комитет оо делам иаоСретеннй и открытий ори Совете Министров

СССР

УДК 621.396.662(088.8) Опубликовано 28.XII.1972. Бюллетень № 5 за 1973

Дата опубликования опи:ания 20Л ll.1973

Авторы изобретения

Ю. А. Додонов, Э. В. Марголис, В. П. Романов, Г. А. Соков и Ю. Ф. Шпилев

В

Заявитель

УСТРОЙСТВО ДИСКРЕТНОЙ АВТОМАТИЧЕСКОЙ

ПЕРЕСТРОЙКИ ЧАСТОТЫ

Изобретение относится к радиотехнике, а именно, к устройствам автоматической перестройки частоты, применяющимся, в частности, для введения в полосу захвата систем фазовой автоподстройки частоты. 5

Известны устройства дискретной автоматической перестройки частоты, содержащие в кольце авторегулирования перестраиваемый генератор, цифровой частотный дискримина- lo тор знака отклонения частоты от заданного значения, цифровой и-разрядный элемент памяти дискретного значения величины управляющего напряжения и цифр о-аналоговый преобразователь, ключи которого в соответ----15 ствии с п-разрядным выходным кодом цифрового элемента памяти переключают методом последовательного приближения или поразрядного уравновешивания различные величины управляющего напряжения, пропорцио- 20 нальные 6 2л, где lг — 0,1; 2; 6 — шаг перестраиваемого генератора, определяющий точность регулирования.

Точность регулирования выходной частоты

6=а.2-", где сс — величина, равная полному 2s диапазону регулирования частоты перестраиваемого генератора, ограничена сложностью выполнения многоразрядных цифро-аналоговых преобразователей на резисторах или конденсаторах. 30

С целью повышения точности регулирования частоты перестраиваемого генератора, в предлагаемом устройстве между формирователем импульсов и интегратором включены последовательно соединенные цифровой умножитель частоты и цифровой дискриминатор, второй вход которого соединен с формирователем импульсов непосредственно. Умножитель частоты управляется п-разрядным элементом памяти.

На чертеже изображена блок-схема устройства.

Устройство содержит перестраиваемый генератор 1, цифровой частотный дискриминатор 2 с двумя выходами знака отклонения частоты от заданного значения, и-разрядный элемент памяти дискретного значения величины управляющего напряжения, эталонный генератор 4, формирователь 5 импульсов частоты эталонного генератора, управляемый цифровой умножитель частоты б, цифровой дискриминатор 7, интегратор 8, управляющий элемент 9.

Сигнал с перестраиваемого генератора 1 поступает на цифровой частотный дискриминатор 2, формирующий два выходных сигнала о знаке отклонения частоты от заданного значения, определяемого численным значением входного кода. На одном выходе дискриминатора возникает импульсный сигнал (+), 365014

Составитель М. Порфирова

Техред Е. Борисова

Редактор Б. Федотов

Корректоры: М. Гарцевин н С, Сатагулова

ffod зас7ан ого значении частоты дыход

Типография, пр. Сапунова, 2 если частота перестраиваемого генератора больше заданной, на другом — импульсный сигнал (— ), если частота перестраиваемого генератора меньше заданной. Выходы дискриминатора соединены с соответствующими входами элемента памяти 3, основной задачей которого является запоминание с требуемой точностью дискретного значения числа, пропорционального напряжению, управляющему частотой перестраиваемого генератора. Элемент памяти может быть выполнен, например, в виде реверсивного счетчика с двумя импульсными входами прямого и обратного счета при использовании метода последовательного приближения переключения величины управляющего напряжения либо в виде схемы со сдвиговым и запоминающим регистрами при использовании метода поразрядного уравновешивания. На разрядных выходах элемента памяти образуется и-разрядный параллельный код, изменяющийся только при появлении на входах импульсов «+», « — », поступающий на числовые входы управляемого цифрового умножителя частоты б, на частотный вход которого поступает сигнал с формирователя 5 импульсов высокостабильной частоты эталонного генератора 4.

Управляемый цифровой умножитель частоты формирует на своем выходе неравномерную импульсную последовательность, средняя

N частота которой f„„„„— — (, —, М где f — частота сигнала эталонного генератора;

М вЂ” постоянный коэффициент деления делителя цифрового умножителя;

N — численное значение входного кода элемента памяти 3, причем значения

N всегда должны находиться в диапазоне чисел от 0 до М вЂ” 1.

Каждый импульс неравномерной импульсной последовательности с выхода цифрового умножителя частоты расширяется на постоянную величину дискриминатором.

Последовательность стробов напряжения одинаковой длительности с выхода дискриминатора 7 поступает на интегратор 8, выделяющий из этого импульсного напряжения постоянную составляющую, уровень которой определяется формулой:

7-/вмх = U 1н.ср — — U.f

М где U — амплитуда импульсов на выходе дискриминатора.

При этом U»,,- „„=0 и достигается при

М вЂ” 1

10 М 1/=0 а /вых, птах= UT fý и достигается при N=A1 — 1, Сигнал с выхода интегратора 8 поступает на элемент 9, управляющий частотой перестраиваемого генератора 1.

15 Если частота сигнала перестраиваемого генератора не совпадает с заданной более чем на а 2 — ", на одном из выходов цифрового частотного дискриминатора 2 возникает импульсный сигнал, изменяющий состояние элемента

20 памяти 3 и численное значение кода на его выходах, что приводит к соответствующему изменению средней частоты выходной импульсной последовательности цифрового умножителя частоты б, а следовательно, и уров25 ня напряжения на выходе интегратора 8. При этом частота перестраиваемого генератора 1 изменяется в направлении уменьшения ее разницы с заданной до величины, меньшей и 2 ".

ЗО

Предмет изобретения

Устройство дискретной автоматической перестройки частоты, содержащее эталонный генератор с формирователем на выходе, под35 ключенным к цифровому частотному дискриминатору, второй вход которого соединен с перестраиваемым генератором, управляемым от интегратора, причем на выходе дискриминатора включен и-разрядный элемент памяти, 40 отличающееся тем, что, с целью повышения точности регулирования частоты перестраиваемого генератора, между формирователем импульсов и интегратором включены последовательно соединенные цифровой умножитель

45 частоты, управляемый и-разрядным элементом памяти, и цифровой дискриминатор, второй вход которого соединен с формирователем импульсов непосредственно.

Заказ 1993/4 Изд. Ма 468 Тираж 780

Подписное

ЦНИИПИ Комитета по делам изобретений и открытий при Совете

Министров СССР

Москва, Ж-35, Раушская наб., д. 4/5

Устройство дискретной автоматической перестройки частоты Устройство дискретной автоматической перестройки частоты 

 

Наверх