Устройство задержки

 

365027

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОР СКОМУ СВИДЕТЕЛЬСТВУ

Союе Советских

Социалистических

Республик

За висимое от а вт. свидетельства ¹

М. Кл. Н 03k 5/13

Н 031с 17/28

Заявлено 15.11.1971 (№ 1627678/26-9) с присоединением заявки №

Приоритет

Комитет ло делам иаобретений и открытий при Совете Министров

СССР

УДК 621.374.5(088.8) Опубликовано 28.Х11.1972. Бюллетень № 5 за 1973

Дата опубликования описания 21.П.1973

Авторы — изобретения А. И. Гинзбург, В. А. Егоров, Б. Н. Журавлев и С. А. Эраносян

3 а я в итель

УСТРОИСТВО ЗАДЕРЖКИ

Изобретение относится к импульсной технике и может быть использовано, например, в устройствах управления тиристорными ин,вер тор а м и.

Известно устройство задержки сигналов, 5 выполненное на основе мостовой времязадающей схемы с эквивалентом двухбазового диода в одной диагонали и источником питания и коммутируемым тиристором в другой диагонали, содержащее также коммутирующий 10 тиристор, катод которого подсоединен к отрицательному полюсу источника питания, а управляющий электрод — к нагрузочному резистору мостовой времязадающей схемы.

Недостаток известного устройства задерж- 15 ки состоит в нецикличности его работы при поступлении на вход импульсов с определенной частотой.

В предложенном устройстве задержки этот недостаток устранен благодаря тому, что 20 анод коммутирующего тиристора подключен через диод к плюсовой обкладке конденсатора мостовой времязадающей схемы и через резистор — к управляющему электроду коммутируемого тиристора.. 25

Принципиальная схема устройства задержки приведена на чертеже.

Устройство содержит мостовую времязадающую схему 1 с времязадающим конденсатором 2 в одном плече — эквивалентом двух- 30 базового диода в одной диагонали, источником питания и коммутируемым тиристором 8 в другой диагонали, коммутирующий тиристор 4, управляющий электрод которого подсоединен к нагрузочному резистору 5 мостовой времязадающей схемы, включенному между эмиттером и-р-и-транзистора 6 и отрицательным полюсом источника питания, диод

7 и резистор 8. Катод тиристора 4 подсоединен к отрицательному полюсу источника питания, анод через диод 7 — к плюсовой обкладке конденсатора 2 времязадающей схемы 1 и через резистор 8 — к управляющему электроду коммутируемого тиристора.

Устройство задержки сигналов работает следующим образом.

После подачи импульса на управляющий электрод коммутируемого тиристора 3, служащий входом устройства, тиристор включается, и напряжение питания поступает на мостовую времязадающую схему 1. Через определенное время ток разряда конденсатора 2 обуславливает появление на нагрузочном резисторе 5 выходного импульса. Часть тока разряда конденсатора 2 поступает в цепь управляющего электрода коммутирующего тиристора 4, который открывается, обеспечивая запирание тиристора 8, величина тока выключения которого ограничена резистором 8. Одновременно через диод 7 и

365027

Предмет изобретения

Составитель Г. Челей

Редактор Т. Орловская

Техред А; Камышникова Корректоры: Л. Новожилова и Г. Запорожец.

Заказ 320/12 Изд. № 102 Тираж 780 Подписное

ЦНИИПИ Комитета по делам изобретений и открытий при Сонете Министров СССР

Москва, Ж-35, Раушская наб., д. 4/5

Типография; пр. Сапунова, 2 коммутирующий тиристор 4 происходит полный разряд конденсатора 2, после чего устройство готово к повторному запуску.

Если входным сигналом является постоянное напряжение, между входом устройства и источником сигнала включается разделительный конденсатор.

Устройство задержки сигналов, выполненное на основе мостовой времязадающей схемы с эквивалентом двухбазового диода в одной диагонали и источником питания и коммугтируемым тирисгором в другой диагонали, содержащее коммутирующий тиристор, управляющий электрод которого подсоединен к нагрузочному резистору мостовой времязаs дающей схемы, включенному между эмиттером и-р-и-транзистора и отрицательным полюсом источника питания, а катод — к отрицательному полюсу источника питания, отличающееся тем, что, с целью обеспечения

10 циклической работы, анод коммутирующего тиристора подключен через диод к плюсовой обкладке конденсатора мостовой времязадающей схемы и через резистор — к управляющему электроду коммутируемого тиристора.

Устройство задержки Устройство задержки 

 

Похожие патенты:

Изобретение относится к устройствам передачи информационного сигнала и может найти применение в системах управления, контроля, измерения, вычислительных устройствах, устройствах связи и других устройствах различных отраслей техники
Наверх