Счетчик с регенерацией информации"фонд i^40eft^^

 

ОПИСАНИЕ

И ЗОБРЕТЕ Н И Я

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советски|

Социалистические

Республик

Зависимое от авт. свидетельства ¹â€”

1

I

М. Кл. Н 03k 23/10

Заявлено 12.Х.1970 (№ 1489344/!8-24) с присоединением заявки №вЂ”

Приоритет—

Опубликовано 16.1.1973. Бюллетень ¹ 7

Дата опубликования описания 21.III.1973

Комитет по делам изобретений. и открытий при Совете Министров

СССР

УД1 621.374.32(088.8) Авторы изобретения

В. А, Коломенский, Е. М. Куприянов и В. Н. Свирин

Заявитель

1 фДД и 4 у тт 1 » с gg

СЧЕТЧИК С РКГEHEPAIINEA ИН@ОРМАЦИ

Предложенный счетчик относится к области вычислительной техники и может быть использован при построении устройств преобразования дискретной информации.

Известны счетчики с регенерацией информации, содержащие делители частоты, информационные выходы которых соединены со своими установочными входами через элементы задержки, и дешифратор.

Недостаток известных счетчиков состоит в том, что они не позволяют преобразовать записанный в них код с основанием два в код с другим основанием счисления.

Цель изобретения — расширение логических возможностей известных счетчиков с регенерацией и|нформации.

Согласно изобретению в каждый разряд счетчика введены дополнительный элемент задержки и запоминающий трансформатор, выход каждого дополнительного элемента задержки подключен к установочной обмотке запоминающего трансформатора того же разряда, другая установочная обмотка которого подключена к счетному выходу делителя частоты данного разряда, счетный вход делителя частоты соединен со счетным выходом делителя частоты предыдущего разряда и со считывающей обхтоткой запоминающего трансформатора дан ного разряда, выходная обмотка которого подключена ко входу дополнительного элемента задержки этого же разряда.

Принципиальная схема предложенного устройства изображена на чертеже.

Счетчик содержит двоичные делители частоты 1 со счетным выходом 2 и информационным выходом 8, установочным входом 4, считывающим входом 5, со счетным входом 6, запоминающий трансформатор 7 с выходной

10 обмоткой 8, установочными обмотками 9 и считывающими оомотками 10 и 11, основной и дополнительный элементы задержки 12 и 12 с цепями питания 1,т и дешифратор 14.

Работа предложеннoro устройства.

Питание элементов в исходном состоянии выключено. Информационные сердечники делителей частоты устанавливаются в состояние, соответствующее необходимой емкости счетчика, сердечник запоминающего трансформато20 ра устанавливается в состояние, обратное состоянию информационного сердечника делителя частоты того же разряда.

Предположим, что в сердечник первого запоминающего трансформатора 7 была записана «единица», а в информационном сердечнике первого делителя частоты 1 — «нуль».

Тогда импульс, поступивший на считывающую оомотку 10 запоминающего трансформатора 7, спишет «единицу» из этого сердечниЗО ка и запишет «единицу» в информационный

366578 И

Ёеги

-47

Составитель Ю. Розенталь

Техред Т. Курилко

Корректоры Е. Талалаева и А. Чуркина

Редактор А. Белявская

Заказ 125/574 Изд. № 137 Тираж 780 Подписное

ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР

Москва, Ж-35, Раушская наб., д. 4/5

Тип. Харьк. фил. пред, «Патент» сердечник делителя частоты по входу б. Следующий импульс, поступивший на эти же входы, перепишет «единицу» в следующий делитель частоты и восстановит «единицу» в сердечнике первого запоминающего трансформатора 7 и т. д.

Если между рабочими импульсами будет подано напряжение питания на цепи 18 элементов задержки 12 и 12 и на считывающие обмотки 11 запоминающих трансформаторов

7 и входы б делителей частоты поступят импульсы регенерации то, в зависимости от того, где в данном разряде была записана единица, на выходных обмотках 8 запоминающих трансформаторов 7 или на выходах 8 делителей частоты появятся импульсы, которые через схему задержки восстановят имеющийся до регенерации код в счетчике, и на выходе дешифратора появится преобразованный код в виде импульсов, частота .которых будет зависеть от частоты импульсов регенерации.

Расширение логических возможностей двоичного счетчика, вывод информации в виде последовательности импульсов в ряде случаев значительно сокращает потреоление и увеличивает практический ресурс работы элементов при одновременном сокращении необходимого оборудования.

Предмет изобретения

5 Счетчик с регенерацией информации, содержащий делители частоты, информационные выходы которых соединены со своими установочными входами через элементы задержки, выходы которых соединены с соответст10 вующими входами дешифратора, отличаюи1ийся тем, что, с целью расширения логических возможностей счетчика, он содержит в каждом разряде дополнительный элемент задержки и запоминающий трансформатор, вы15 ход каждого дополнительного элемента задержки подключен к установочной обмотке запоминающего трансформатора того же разряда, другая установочная обмотка которого подключена к счетному выходу делителя ча20 стоты данного разряда, счетный вход делителя частоты соединен со счетным выходом делителя частоты предыдущего разряда и со считывающей обмоткой запоминающего трансформатора данного разряда, выходная об25 мотка которого подключена ко входу дополнительного элемента задержки этого же разряда.

Счетчик с регенерацией информациифонд i^40eft^^ Счетчик с регенерацией информациифонд i^40eft^^ 

 

Похожие патенты:

Есесоюг^: // 364111

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и систем управления

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и систем управления

Изобретение относится к импульсной технике и может быть использовано в системах автоматики и специализированной вычислительной техники для построения времязадающих устройств, устройств управления, схем деления частоты
Наверх