Патент ссср 371690

 

":« 3.- ., а.

«..Ь..;,. . „., ИЗОБРЕТЕН ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВЪ

Союз Советских

Социалистичеоких

Республик

37I690

Зависимое GT аьт. сгпдетельства ¹

Заявлено 15.Ill.1971 (№ 1635329/18-24) с присоединением заявки М..—

Приорптет—

Опубликовано 22.11.1973. Бюллетень . 6 12

Дата опубликования описания 12.VIII.1974

M,Кл. Н 03k 21/34

G 06I 11/00

Государственный комитет

Совета 1иинистров СССР по делам изобретений и открытий

УДК 681.326.7(088.8) Авторы изобретешгя

О. II, Мацкевич и Б. A. Клвшин

Заявитель

УСТРОЙСТВО ДЛЯ ПРОВЕРКИ PFBEPCHBHbiX СЧЕТЧИКОВ

Изобретение относится к области электроннои вычислительной техники и может быть использовано в испытательном оборудовании для проверки электронных схем, Известные устройства для проверки электронных счетчиков, содержащие вспомогательные счетчики и логические схемы, обеспечивают проверку накапливающих счетчиков. Однако они непригодны для комплексной проверки реверсивных счетчиков, Цель изобретения — упрощение проверки реверсивных счетчиков.

pro достигается тем, что в устройстве нулевые выходы первого и второго триггеров счетчика соединены через первую схему «И» с шиной «Сброс» проверяемого реверсивного счетчика и с одним входом второй схемы «И», другой вход последней — с шиной тактовых импульсов, а выход — со счетным входом проверяемого реверсивного счетчика. Нулевой и единичный выходы первого триггера счетчика связаны соответственно с шинами «Сложение» и

«Вычитание» проверяемого реверсивного счетчика, а нулевые и единичные выходы первого триггера счетчика и последнего триггера проверяемого реверсивного счетчика — — с входамп схемы равнозначности, выход которой соединен с шиной «Неисправно».

Благодаря указанным связям реверсивнып

2 сч T lflf< любой разрядности проверяют за четыре такта, Схема устройства приведена на чертеже.

Устройство содержит двухразрядный счетчик 1, счетный вход которого соединен с шиной тактовых импульсов, а нулевые выходы со схемой «И» 2, связанной с шиной «Сброс» проверяемого реверсивного счетчика 8 и одним входом схемы «И» 4, через которую шина тактовых импульсов соединена со счетным входом счетчика 8.

Нулевой и единичный выходы первого триггера счетчика 1 подключены соответственно к шинам «Сложение» и «Вычитание» счетчика 8, нулевые и единичные выходы первого триггера счетчика 1 II последнего триггера счетчика 8 через схему 5 равнозначности — I< шине «Неисправно».

Единичные выходы триггеров счетчш<а 1 и

20 выход схемы 5 равнозначности подсоединены через нормально замкнутую кнопку 6 блокпповкп к общей шине устройства.

Устройство работает следующим образом.

Пока кнопка 6 не нажата, триггеры счетчика 1 находятся в нулевом положении, а выход схемы 5 равнозначности заблокирован. Сигнал

«1» с выхода схемы «И» 2 держит схему «И» 4 за1<1)ытоЙ, тактовые Ilhlflh lhcbl klc3 c leT lfll< 3 I3< . поступ ают.

30 Прп нажатии кнопки блокировка со счетчиS

371690

НЕИОПРАВЯ<7

Подписиое

Тираж 768

Изд. М

Зака; !208

Загорская типография

3 ка 1 и схемы д равнозначности снимается и тактовые импульсы начинают запускать этот счетчик. Первый тактовый импульс переводит с ет 1пк из состояния «00» в состояние «10»; схема «И» 2 переходит из положения «1» в положен»е «О», формируя при этом импульс сброса на счетчик 8 и открывая схему «И» 4. Если последний триггер счетчика 8 исправен, па выходе схемы равнозначности сигнал «Неисправно» отсутствует, так как этот триггер и первый триггер счетчика 1 находятся в состояниях «О» и «1» соответственно; сигналы с псрвого триггера счетчика 1 устанавливают счетчик 8 на вычитание.

Второй тактовый импульс поступает через открытую схему «И» 4 на счетчик 8 и перевотит счетчик 1 в состояние «01». В этом такте проверяют цепи сброса счетчика 8 и его работу в режиме вычитания. При исправности счетчи«а 8 все его триггеры переходят в положение

«1» (код числа — 1 равен 111 ...), а при неисправности в каком-нибудь разряде последний триггер счетчика 8 остается в состоянии

«О». В последнем случае схема равнозначности выдает сигнал «Неисправно», так как этот триггер и первый триггер счетчика 1 оба находятся в состоянии «О».

Б третьем такте проверяют счетчик 8 в режиме сложения (после второго тактового импульса сигналы с первого триггера счетчика 1 переключают счетчик 8 в режим сложения).

Трет> тактовый импульс переводит счетчик 1 и состояние «11» и записывает число +1 в счетчик 8. При HcIIpHBHOcTH счетч IKB 8 Все еl о риггеры переходят в положение «О» (--1-, †; 1==0), а при неисправнссти в каком-нибудь разряде последний триггер счетчика 8 остается в состоянии «1». В последнем случае схема

4 равнозначности выдает сигнал «Неисправно», так как этот триггер и первый триггер счетчи. ка 1 оба находятся в состоянии «1».

В четвертом такте записывается «1» в ре. версивный счетчик 8 для проверки цепей сброса в следующем такте.

Четвертый тактовый импульс устанавливает счетчик 1 в положение «00» и записывает в счетчик 8 — «1». На выходе схемы «И» 2 появляется сигнал «1», который закрывает схему

«И» 4.

На этом цикл работы устройства заканчивается. С приходом последних тактовых импульсов работа устройства повторяется, в ре- зультате чего осуществляется многократная проверка реверсивного счетчика.

Предмет изобретения

Устройство для проверки реверсивных счетчиков, содержащее счетчик и логические схемы, отличающееся тем, что, с целью упрощения проверки, нулевые выходы первого и второго триггеров счетчика соединены через первую схему «И» с шиной «Сброс» проверяемого реверсивного счетчика и с одним входом второй схемы «И», другой вход которой соединен с шиной тактовых импульсов, а выход — со счетным входом проверяемого реверсивного счетчика, и левой II единичный выходы первого Tplll repa счетчика соединены соответственно с шинами «Сложение» и «Вычитание» проверяемого реверсивного счетчика, нулевые и единичные выходы первого триггера счетчика и последнего триггера проверяемого реверсивного счетчика соединены с входами схемы равнозначности, выход которой соединен с шиной

«Неисправно».

Патент ссср 371690 Патент ссср 371690 

 

Похожие патенты:

Изобретение относится к вычислительной технике, а именно к устройствам для контроля и отладки цифровых управляющих систем, и может быть использовано для имитации функционирования объекта управления, в частности корабельного оружия

Изобретение относится к компьютерным технологиям, в частности к системам и способам формирования дамп файла при возникновении сбоя в работе программы (аварийном завершении программы) в вычислительных системах с ограниченными ресурсами

Изобретение относится к системе с многоядерным центральным процессором, в частности к способу устранения исключительной ситуации в многоядерной системе

Изобретение относится к вычислительной технике и может быть использовано при построении управляющих вычислительных машин (УВМ), нечувствительных к сбоям программ

Изобретение относится к вычислительной технике и может быть использовано в управляющих вычислительных машинах (УВМ), например в системах управления газотурбинного двигателя

Изобретение относится к вычислительной технике и предназначено для автоматизированной отладки программного обеспечения мультимашинных систем, работающих в реальном масштабе времени и имеющих общую память

Изобретение относится к вычислительной технике и может быть использовано в управляющих вычислительных машинах (УВМ)

Изобретение относится к вычислительной технике и может быть использовано для выявления циклических процессов анализируемой программы, регистрации их параметров и хранения регистрируемой информации в блоке памяти с последующей выдачей по запросу
Наверх