Вс-сс ehiib/-

 

О П И С А Н И Е 374597

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

C0I03 C08BTCKllk

Социалистическиа

Республик

Зависимое от авт, свидетельства №вЂ”

Заявлено 01 III.1971 (№ 1629771/18-24) с присоединением заявки №вЂ”

Приоритет

Опубликовано 20.lll.1973, Бюллетень ¹ 15

Дата опубликования описания ЗОХ.191,3

M. Кл. G 06f 5/04

Комитет по делам изобретений и открытий при Coeele Министров

СССР

УДК 681.3.053(088.8) Автор изобретения

Г. А. Полиевский

Заявитель

УСТРОЙСТВО ДЛЯ ФАЗИРОВАНИЯ

ПАРАЛЛЕЛЬНО-ПОСЛЕДОВАТЕЛЬНОГО ПРЕОБРАЗОВАТЕЛЯ

Изобретение относится к системам цифровой связи, Извести о устрой ство фазирования параллельно-последовательно преобразователя, содер>ка>цее подключенные к входным клеммам схему фазирования и схему стробирования, к выходам которой подкл:очены последовательно, соединенные триггеры, задер>кки, формирователи дифференциалов зад1них фронтов„ накопительный регистр и регистр сдвига, а та1,жс HCTORHHI IIMII> Jll COB ilPOBO|IHOI O TPBKта, к одн ому из выходов которого последовательно подключены схема выделения тактового интервала радиоканала и фазовый дискриминатор, присоединенный одним нз входов к вых1О1дам формирователей дифференциалов задних фронтов.

Однако известное устройство имеет низкую точность установки задор>кки и нс запоминает величины задер>кки при перерьрвах сигнала, что особенно важно в условиях КВ радиоканала, когда после замирания сигнала фазовое поло>кение импульсов радиока нала дол>к но устанавливаться в то же самое место, что и до замирания.

Предложенное устройство отли11а ется тем, что оно содержит динамический триггер и последовательно включенные триггер управления, счетчик, схему задания начальных условий и реверсивный счетчик, входы сложения и вычитания которого со динены с выходами фазового дискриминатора, один из входов схемы задания начальных условий подключен к выходу схемы фазиро вавия и соединен с единичным входом триггера упра1вления, входом схемы стробирования и входом запуска динамического триггера, вход остановки которого подключен к выходу триггера управления, а выход соединен со входом тактовых импульсов счетчи ка, присоединенного выходом к нулевым входам триггера управления и триггеров задержки.

Это позволяет повысить помехоустойчивость.

На чертеже приведена блок-схема устройства.

Предлагаемое устройство содержит входные клеммы 1 параллельных под каналов радиотракта, под1ключенные параллельно ко входам схем фаз ирования параллельных подканалов 2 и строби1рования,>. Параллельные выходы схемы стробирования 3 соединены с единичными входами триггеров задержки 4, выходы которых через формирователи дифференциалов заднего фронта 5 подключены к информационным входам накопительного регистра 6, подсоединенного к информационным входам регистра сдвига 7. И1нформацотонные входы регистра 6 подсоединены к од30 ному входу фазового дискримннатора 8, вто374597

1 gf--Составитель A. П. Маслов

Техред T. Ускова

Корректор Л. Царькова

Редактор Н. Данилович

Типография, пр. Сапунова, 2

Заказ 1552/2 Изд. № 400 Тираж 647 Подписное

ЦНИИПИ Комитета по делам изобретешш и открытий при Совете Министров СССР

Москва, )К-35, Раушская наб., д. 4j5

Вс-сс ehiib/- Вс-сс ehiib/- Вс-сс ehiib/- 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано в системах преобразования цифровых данных и их передачи по широкополосным каналам

Изобретение относится к автоматике и вычислительной технике и предназначено для выполнения операции преобразования параллельного кода в последовательный код сообщения с программируемой длительностью паузы начала преобразования после запуска преобразователя и программируемым форматом преобразования, формирования синхроимпульсов сопровождения сообщения, трех битов состояния и контрольного бита четности с обеспечением программной возможности вставки его в конец сообщения и может быть использован при построении контроллеров локальной сети

Изобретение относится к вычислительной технике и предназначено для выполнения операции преобразования последовательного двоичного кода в параллельный код

Изобретение относится к цифровой вычислительной технике и может быть использовано в процессорах ЭВМ и в устройствах цифровой автоматики

Изобретение относится к вычислительной технике

Изобретение относится к автоматике и вычислительной технике и предназначено для использования в цифровых системах обмена массивами данных между устройствами

Изобретение относится к вычислительной технике и может быть использовано для преобразования биполярного трехуровневого последовательного кода в однополярный параллельный код

Изобретение относится к вычислительной технике и может найти применение в радиолокационных станциях одновременного сопровождения по дальности путем математического стробирования больщого количества объектов различной протяженности и в других системах цифровой обработки сигналов с различным целевым назначением
Наверх