Формирователь тока выборки

 

ОЙИСАНИЕ

ИЗОБРЕТЕНИЯ у } ° D+,а о,1.}

Союз Советских

Социалистических

Республик

К АВТОРСКОМУ СВИДЕТЕЯЬСТВУ

Зависимое от авт. свидетельства №

М. Кл, G 11с 7/00

Заявлено 12.XI I.1970 (№ 1482435/18-24) с присоединением заявки №

Приоритет

Опубликовано 17Л7.1973. Бюллетень № 18

Дата опубликования описания 13Х1.1973

Комитет по делам изобретений и открытий при Совете Министров

СССР

УДК 681.327.6 (088.8) Авторы изобретения

В. П. Чернышев, К. П. Чухриенко и В. А. Иванчихин

Заявитель

ФОРМИРОВАТЕЛЬ ТОКА ВЫБОРКИ

Изобретение относится к вычислительной технике и может найти применение в качестве формирователя токов выборки адресных цепей оперативных запоминающих устройств (ОЗУ) и сверхоперативных запоминающих устройств (СОЗУ), выполненных на магнитных элементах.

Известны транзисторные формирователи тока выборки, содержащие входной и выходной каскады с трансформаторной связью между ними и применяющиеся в компактных запоминающих устройствах на магнитных элементах для формирования импульсов систем выборки.

Недостатком известного формирователя является наличие в нем межкаскадного трансформатора связи, приводящего к искажению фронта импульса тока выборки, ограничению быстродействия, ограничению степени возможной интеграции электроники обрамления запоминающих устройств.

Кроме того, формирователь тока выборки с межкаскадной трансформаторной связью не рассчитан на непосредственное соединение с комплексом логических схем управления.

Целью изобретения является улучшение фронтов импульса тока выборки, повышение быстродействия и помехозащищенности схемы, обеспечение непосредственной связи с комплексом логических схем управления и повышение степени интеграции, Для достижения этого в выходной каскад формирователя тока выборки дополнительно введен второй транзистор и — р — и-типа, база которого подключена к эмиттеру первого транзистора, а между эмиттером и базой каждого транзистора включена цепь из параллельно соединенных резистора смещения и разрядного диода, который анодом подключен к эмиттеру соответствующего транзи10 стор а, На черте>ке представлена принципиальная электрическая схема формирователя тока выборки, Предлагаемое устройство содер>кит:

15 Входной каскад 1, выполненный по схеме с общим эмиттером на транзисторе 2 и — р — итипа с коллекторной нагрузкой 8, резисторами —,базовым 4 и смещения 5, общая точка 6 связи которых подключена ко входу

20 формирователя; вторые выводы резистора смещения 5 и коллекторной нагру.зки 8 подключены к плюсу источника питания +E>, разделительный конденсатор 7, включенный ме>кду выходом входного каскада 1 и входом

25 выходного устройства 8 (точки 9 и 10); ключевой выходной каскад 8, выполненный по схеме составного транзистора с общим эмиттером на двух транзисторах 11 и 12 и — р — и-типа, переходы база — эмиттер кото30 рых зашунтированы ка>кдый цепью из параллельно включенных резисторов смещения

377869

13, 14 соответственно и разрядных диодов 16, 16 соответственно, подключенных анодами к эмиттерам соответствующих транзисторов

11, 12. Коллекторная нагрузка 17 транзистора 11 подключена к общей шине 18 формирователя, эмиттер этого транзистора подключен к минусу второго источника питания, а коллектор — подключен к выходу формирователя, сигнал с которого поступает в н агрузку.

Формирователь тока выборки работает следующим образом.

В статическом состоянии, т. е. при отсутствии сигналов выборки, когда потенциал точки 6, определяемый исходным состоянием выходного каскада логической схемы управления, высокий, транзистор 2 находится в режиме насыщения. Составной транзистор

11 — 12 находится в режиме отсечки, что обеспечивается выбором определенных номиналов резисторов смещения 18, 14. Конденсатор 7 заряжен по цепи: переход база — эмиттер транзистора 2, резисторы смещения 18, 14, источник питания — Еб, почти до напряжения источника питания Еб. При этом потенциал точки 9 положителен, а точки 10— отрицателен.

При поступлении на вход формирователя отрицательного импульса транзистор 2 переходит в режим отсечки. Конденсатор 7 дозаряжается при этом примерило до суммарного напряжения источников питания (Е,+Е ), переводя составной транзистор 11 — 12 в состояние насыщения. В нагрузке формирователя тока выборки протекает ток выборки.

По окончании входной команды транзистор 2 возвращается в режим н асыщен ия.

Конденсатор 7 разряжается по контуру: переход коллектор — эмиттер транзистора 2, общая шина формирователя !8, источник — Е;, разрядные диоды 15, 16. Транзисторы 11, 12 переходят в исходное состояние — режим отсечки, прерывания ток в нагрузке.

Таким образом, предлагаемый формирователь тока выборки позволяет осуществить непосредственное управление от комплекса, позволяет осуществить непосредственное управление от комплекса логических схем управления (например, на элементах типа ТСМ, ТУР, ПРИЗ), обеспечивает формирование тока выборки без разделительного трансформатора между входным каскадом и выходным.

Отсутствие трансформатора связи существенно улучшает форму импульса тока выборки, обеспечивая достаточно крупные фронты импульса тока (порядка 20 сек), умень15 шает суммарную задержку, расширяя диапазон рабочих частот формирователя до 500 кга и выше при амплитуде выходного импульса порядка 300 ма. При этом оптимальная величина емкости разделительного кондепсато20 ра находится в пределах 0,01 мкф, что позволяет выполнить формирователь тока выборки в гибридно-интегральном исполнении, существенно уменьшив таким образом габариты и вес электронного обрамления запоминающих

25 устройств.

Предмет изобретения

Формирователь тока выборки, содержащии

30 входной каскад, соединенный через конденсатор с ключевым выходным каскадом на транзисторе n — р — и-типа по схеме с общим эмиттером, отлича оа1ийся тем, что, с целью повышения быстродействия и помехозащи35 щенности схемы, в выходной каскад дополнительно введен второй транзистор и — p — n типа, база которого подключен а к эмиттеру первого транзистора, а между эмиттером и базой каждого транзистора включена цепь

40 из параллельно соединенных резистора смещения и разрядного диода, который анодом подключен к эмиттеру соответствующего транзистора.

3778б9

Составитель В. Вакар

Техред 3. Тараненко

Редактор Б. Нанкина

Корректор Е. Миронова

Типография, пр. Сапунова, 2

Заказ 1703/IO Изд. № l403 Тираж 576 Подписное

ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР

Москва, Ж-35, Раушская наб., д. 4/5

Формирователь тока выборки Формирователь тока выборки Формирователь тока выборки 

 

Похожие патенты:

Изобретение относится к созданию памяти в компьютере

Изобретение относится к способу, направленному на ослабление мешающих напряжений, возникающих в устройстве хранения данных, имеющем пассивную матричную адресацию

Изобретение относится к области запоминающих устройств
Наверх