Устройство для сокращения избыточности дискретных сигналов

 

378925

О П

ИЗОБРЕТЕНИЯ

Союз Саветскик

Социал ивтическик

Республик

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Зависимое от авт. свидетельства №

Заявлено 13.1Ч.197 1 (№ 1646530/18-24) с присоединением заявки Х»

Приоритет

Опубликовано 18ЛЧ 1973. Бюллетень № 19

Дата опубликования описания 24.ЧП.I973

М. Кл. G 08с 15,"06

Комитет па делам иаоарвтаний и открытий при Совете й1ииистраа

СССР

УДК 681.327.22(088.8) Авторы изобретения

10. Б. Гомон, В, Б. Краскин и Л. В. Максимов

Заявитель

УСТРОЙСТВО ДЛЯ СОКРАЩЕНИЯ ИЗБЫТОЧНОСТИ

ДИСКРЕТНЫХ СИГНАЛОВ

10 где

Изобретение относится к автоматике и вычислительной технике.

Известно устройство для сокращения избыточности дискретных сигналов, содержащее регистр входа, связанный с вычислительным блоком, к которому подключен блок задания точности аппроксимации, и с блоком ввода, подключенным к регистру выхода, и анализатор.

Описываемое устройство отличается тем, что анализатор содержит счетчик, диодную матрицу, логические схемы, схему задержки,: триггер и формирователь импульсов, причем выходы вычислительного блока подключены ко входам триггера, выходы которого через формирователи импульсов подключены к первой схеме сборки, и ко второй схеме сборки, выход которой подключен к первым входам схемы антисовпадения и совпадения, ко вторым входам которых подключена входная шина анализатора, выход схемы антисовпадения подключен ко входу первой схемы сборки, выход которой подключен к сбросовому входу счетчика, а выход схемы совпадения подключен через схему задержки к счетному входу счетчика, выход которого соединен с диодной матрицей, связанной с блоком ввода и регистром выхода, Это позволяет сократить количество оборудования и тем самым повысить надежность устройства в работе, что особенно важно при обработке цифровых данных в многоканальных системах обработки.

Поступившие на вход устройства отсчеты обрабатываются в вычислительном устройстве на основе решения неравенства

)(уи — у) — (уi — У.М < (>)

НУ « — Ут)1 — (Ут — Уо)Г ) 6, (2) у0 — величина первого отсчета на участке аппроксимации; у;+ — величина текущего значения отсчета;

1 — номер отсчета;

6 — заданная точность аппроксимации, На чертеже изображена структурная схема предлагаемого устройства.

20 Оно содержит диодную матрицу 1, блок ввода 2, регистр входа 8, регистр выхода 4, триггер 5, счетчик б, вычислительный блок 7, блок 8 задания точности аппроксимации, схему антисовпадения 9, схему 10 временной за25 держки, схемы сборки 11 и 12, схему совпадения И. Диодная матрица 1 выполнена в виде одной строчки для выделения определенного кода числа. Ее выход является выходом анализатора 14, который подключен к блоку вво30 да 2 и регистру выхода 4.

378925 Григгер 5, включенный на входе анализатора 14, выполняет задачу выделения первых импульсов, поступающих с выходов вычислительного блока 7. В блоке задания точности аппроксимации хранятся коды чисел, которые определяют границы зоны допустимых отклонений. Блок антисовпадения 9 входом «Запрет» связан через схему сборки 11 с выходами вычислительного блока, а прямым входом — с входом 15 анализатора, на который поступают импульсы синхронизации (тактовые импульсы) . Формирователи импульсов l б и 17 (в простейшем случае дифференцирующие цепочки) включены на выходе триггера

5 для выделения моментов измерения состояния триггера.

Устройство работает следующим образом.

В исходном состоянии после вывода существенного отсчета на выход 18 устройства сигналом от диодной матрицы 1 блок ввода 2 открыт, в регистре 8 хранится код числа предыдущего отсчета, регистр 4 очищен, триггер 5 и счетчик б находятся в состоянии, соответствующем предыдущему циклу работы устройства. Очередной отсчет (ao), первый на новом участке аппроксимации, со входа 19 устройства вводится в регистр 8 и затем через блок ввода 2 — в регистр 4, блок ввода 2 закрывается. Последующие отсчеты (например, у; ) со входа 19 поступают через регистр входа 8 в вычислительный блок 7, где обрабатываются согласно неравенствам (1) и (2), причем значение предыдущего отсчета (у;) хранится в вычислительном блоке.

В процессе работы вычислительного блока на его выходах 20 или 21 могут появляться импульсы. На выходе 20 вычислительного блока импульсы возникают в случае невыполнения неравенства (1), т. е. при превышении (i+1) -ым отсчетом верхней границы зоны допустимых отклонений. На выходе 21 импульсы возникают при невыполнении неравенства (2).

Рассмотрим работу анализатора 14 в нескольких типичных ситуациях. Пусть на выходе 20 появилось и импульсов, следующих подряд друг за другом. В этом случае от первого импульса триггер 5 опрокидывается в другое устойчивое состояние. На его выходе формирователем импульсов образуется импульс, который устанавливает счетчик б в нуль, этот же импульс с выхода 20 через схему сборки 11 действует на схему антисовпадения как сигнал запрета, а на схему совпадения 18 как разрешающий сигнал. Тактовый импульс, совпадающий во времени с импульсами на выходах 20 или 21, поступает со входа 15 через схему совпадения 18 и схему задержки 10 на счетный вход счетчика б. Второй- и-последующие импульсы будут действовать- на элементы схемы анализатора аналогично; однако триггер 5 останется в прежнем состоянии. Триггер может менять свое состояние-только от первого из импульсов, подавае5 ю

15 г0 г5

4 мого иа одно его плечо. Б результате в счетчик вводится число Й. Если в матрице 1 предварительно зашифрован код, равный К то происходит совпадение кодов, и на выходе матрицы возникает сигнал вывода существенного отсчета. Сигнал выводит число из регистра 4 на выход 18 устройства и открывает блок 2 для ввода следующего отсчета. В любом другом случае: если импульсы на выходе

20 или 21 чередуются соответственно с импульсами на выходах 20 или 21 вычислительного устройства или если импульсы на выходах 20 или 21 чередуются с отсутствием импульсов по обоим выходам, в счетчике б не происходит накапливания импульсов. В первом случае счетчик сбрасывается на О импульсом с противоположного выхода вычислительного устройства, который изменяет при этом состояние триггера 5 и сбрасывает счетчик через схему сборки 12, а во втором случае — тактовым импульсом со входа 19, который проходит через схему 9, так как отсутствует запрещающий импульс на ее втором входе.

Таким образом, на выходе матрицы появляются импульсы для вывода существенного отсчета только в том случае, когда в счетчике б окажется код числа й. Во всех остальных случаях счетчик устанавливается в нуль. Все отсчеты, с приходом которых счетчик не устанавливается в положение для вывода существенного отсчета, считаются либо помехой, либо избыточными.

Предмет изобретения

Устройство для сокращения избыточности дискретных сигналов, содержащее регистр входа, связанный с вычислительным блоком, к которому подключен блок задания точности аппроксимации, и с блоком ввода, подключенным к регистру выхода, и анализатор, отличающееся тем, что, с целью упрощения и повышения надежности устройства в работе, анализатор содержит счетчик, диодную матрицу, логические схемы, схему задержки, триггер и формирователи импульсов, причем выходы вычислительного блока подключены ко входам триггера, выходы которого через формирователи импульсов подключены к первой схеме сборки, и ко второй схеме сборки, выход которой подключен к первым входам схемы антисовпадения и совпадения, ко вторым входам которых подключена входная шина анализатора, выход схемы антисовпадения подключен ко входу первой схемы сборки, выход которой подключен к сбросовому входу счетчика, а выход схемы совпадения подключен через схему задержки к счетному входу счетчика, выход которого соединен с диодной матрицей, связанной с блоком BBAKB и регистром выхода.

Редактор Т. Фадеева

Составитель И, Горелова

Техред E. Борисова Корректор Л. Чуркина

Заказ 2026/4 Изд. № 505 Тираж 602 Подписное

ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР

Москва, Ж-35, Раушская наб., д. 4/5

Т ипография, пр. Сапунова, 2

Устройство для сокращения избыточности дискретных сигналов Устройство для сокращения избыточности дискретных сигналов Устройство для сокращения избыточности дискретных сигналов 

 

Похожие патенты:

Изобретение относится к области структурного распознавания образцов и может быть использовано в автоматизированных системах оперативной диагностики технического и функционального состояний многопараметрического объекта по данным измерительной информации, а также в системах идентификации, распознавания, контроля и диагностики технического и функционального состояния изделий авиационной и космической промышленности, энергетике, магистральных трубопроводов и т.п

Изобретение относится к области технической диагностики сложных технических объектов

Изобретение относится к радиотехнике и может быть использовано для дуплексной передачи информации с временным разделением каналов между низкоорбитальными нестабилизированными космическими аппаратами и земной станцией

Изобретение относится к технике связи и может быть использовано при уплотнении многоканальных трактов систем связи и телеметрии

Изобретение относится к радиотехнике, телеизмерительной технике и может быть использовано для систем приема, регистрации и обработки телеметрических сигналов с временным разделением каналов

Изобретение относится к телемеханике и может быть использовано в телеизмерительных системах, радиотелеметрии, дальней связи, где необходимо сокращение избыточности информации

Изобретение относится к области телемеханики и может быть использовано для управления различными технологическими процессами непрерывного действия
Изобретение относится к системам передачи информации и может найти применение в спутниковых системах связи, при управлении космическими аппаратами

Изобретение относится к телеметрии и может найти применение при сжатии данных виброизмерений

Изобретение относится к информационной измерительной технике и может быть использовано для преобразования сигналов в цифровой код и в телеметрических системах
Наверх