Инвертор на мдп-транзисторах

 

О П И С А Н И Е 388366

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Сотоз Советских

Социалистииеских

Республик

Зависимое от авт. свидетельства №

М. Кл. Н 03k 19/08

Заявлено 05.Х.1971 (№ 1702759/26-9) с присоединением, заявки №

Приоритет

Опубликовано 22Х!.197I3. Бюллетень № 28

Дата опубликования описания 26.Х.1973

Государственный комитет

Совета Министров СССР во делам изобретений и открытий

УДК 621.373.544 (088.8) Автор изобретения

Е. И. Андреев

Заявитель

ИНВЕРТОР НА МДП-ТРАНЗИСТОРАХ

Предмет изобретения

Изобретение относится к области вычислительной техники и может использоваться для создания мультивибраторов, генераторов последовательности импульсов, триггеров с несколькими устойчивыми состояниями, динамических счетчиков на МДП-структурах (металл — диэлектрик — полупроводник) .

Известны инверторы на МДП-транзисторах, содержащие инвертирующий транзистор, затвор которого соединен с входной шиной и затвором переключающего транзистора пушпульного выходного каскада. В последнем затвор нагрузочного транзистора подключен к стоку инвертирующего транзистора.

С целью расширения функциональных возможностей инвертора в предлагаемое устройство введен дополнительный транзистор, подключенный затвором к затвору инвертирующего транзистора, а истоком и стоком — соответственно к истоку и затвору нагрузочного транзистора пушпульного выходного каскада.

На чертеже представлена схема инвертора на МДП-транзисторах.

Схема содержит инвертирующий транзистор 1, пушпульный выходной каскад, состоящий из переключающего 2 и нагрузочного 8 транзисторов, дополнительный транзистор 4, затвор которого связан с затвором инвертирующего транзистора 1, сток подключен к затвору нагрузочного транзистора 8 пушпульного выходного каскада, а исток — к истоку нагрузочного транзистора 8, входную б и выходную б шины.

Инвертирующий транзистор 1, осуществляя

5 начальное запирание нагрузочного транзистора 8 пушпульного выходного каскада, создает условия включения транзисторов 2 и 4 этим же входным сигналом И, — Å и полного запирания транзистора 8 при любом значении

10 напряжения смещения Ее.

При напряжении на входе схемы, близком к пороговому, инвертор открыт. Величина тока через транзистор 1 по сравнению с током транзисторов 4 и 2 незначительна, и ею мож15 но пренебречь. При этом малейшее изменение абсолютной величины напряжения на стоке транзистора 2 приводит к полному запиранию транзистора 4 и отпиранию транзистора 8 за счет положительной обратной связи. На вы20 ходной шине б устанавливается напряжение Еь

25 Инвертор на МДП-транзисторах, содержащий инвертирующий транзистор, затвор которого соединен с входной шиной и затвором переключающего транзистора пушпульного выходного каскада, в котором затвор нагру30 зочного транзистора подключен к стоку ин388366

Составитель А. Федорова

Редактор Е. Караулова Техред А. Камышникова Корректоры: Е. Давыдкина и В. Петрова

Заказ 2819/13 Изд. Ке 1689 Тираж 780 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

Москва, 5Ê-35, Раушская иаб., д. 4/5

Типография, п р. С а пупов а, 2 вептирующего транзистора, отличающийся тем, что, с целью расширения функциональных возможностей, в него введен дополнительный транзистор, подключенный затвором к затвору инвертирующего транзистора, а ис-. током и стоком — соответственно к истоку и затвору нагрузочного транзистора пущлульного выходного каскада.

Инвертор на мдп-транзисторах Инвертор на мдп-транзисторах 

 

Похожие патенты:

Изобретение относится к электронике и предназначено для использования в логических устройствах на комплементарных МДП транзисторах, его задачей является упрощение логического элемента, решаемой за счет изменения связей истоков первого n-МДП и второго p-МДП транзисторов 3 и 2, позволившего использовать общие p-канальный и n-канальный МДП ключи 5 и 6 для формирования логических состояний функции F по обоим выходам 10 ДИЗЪЮНКЦИЯ F с t (F+t) и 12 ЗАПРЕТ F по t (F)

Изобретение относится к цифровой вычислительной технике и может использоваться в МДП больщих интегральных схемах устройств каскадной логики

Изобретение относится к устройству включения более высоких напряжений на полупроводниковой интегральной схеме с первой последовательной схемой из первого p-канального и первого n-канального транзистора, которая включена между выводом для первого высокого и выводом для первого низкого потенциала, с второй последовательной схемой из второго p-канального и второго n-канального транзистора, которая включена между выводом для первого высокого потенциала и первым входным выводом, причем точка соединения обоих транзисторов первой последовательной схемы соединена с выводом затвора второго p-канального транзистора и образует вывод для выходного сигнала, причем точка соединения транзисторов второй последовательной схемы соединена с выводом затвора первого p-канального транзистора, и причем вывод затвора второго n-канального транзистора образует второй входной вывод

Изобретение относится к области вычислительной техники и может быть использовано в сверхбольших интегральных схемах в качестве элементной базы устройств каскадной логики и конвейерной обработки данных, в частности при реализации арифметических и логических устройств

Изобретение относится к цифровой вычислительной технике и может быть использовано в МДП интегральных схемах в качестве устройства логической обработки многоразрядных двоичных данных

Изобретение относится к вычислительной технике и может быть использовано в МДП интегральных схемах при реализации арифметических и логических каскадных устройств

Изобретение относится к цифровой вычислительной технике и может быть использовано в КМДП интегральных схемах в качестве устройства логической обработки многоразрядных двоичных данных

Изобретение относится к области аналого-цифровой микроэлектроники и может быть использовано в прецизионных измерительных устройствах СВЧ диапазона

Изобретение относится к вычислительной технике
Наверх