Устройство для контроля работоспособности счетной схемы

 

Г ъЙ

ОПИСАНЙЙ

ИЗОБРЕТЕНИЯ

Союз Советских

Социалистических

Республик

H АВТОРСИОМУ СВИДЕТЬ it CYBy

Зависимое от авт. свидетельства ¹â€”

Заявлено 02.1V.1971 (№ 1640398/18-24) с присоединением заявки ¹â€”

Приоритет

Опубликовано 27.VII,1973. Бюллетень № 32

Дата опубликования описания 18.Х11.1973

М. Vë. б OGf 11/00

Н 031с 23/04 гасударственныи камитез

Савета Министрав СССР па делам изобретений и аткрытий

УДК 681.32G.74 (088.8) Лвторы изобретения

М. А. Всяких и Г. И. Тарасов

Заявитель

УСТРОЙСТВО ДЛЯ КОНТРОЛЯ РАБОТОСПОСОБНОСТИ

СЧЕТНОЙ СХЕМЫ

Изобретение относится к вычислительной технике, в частности к устройствам контроля счетных схем.

Известно устройство для контроля работоспособности счетчика, содержащее элемент задер>кки, включенный между двумя элементами «И», первый из которых соединен с входом, а второй — с выходом счетчика.

Малая надежность и низкая достоверность процесса контроля в таком устройстве обусловлена тем, что случайный сбор определяется как ошибка, т. е. неисправность счетной схемы.

Цель изобретения — повышение надежности и определение случайного сбоя в работе счетной схемы.

Это достигается введением в устройство контроля триггера, формирующего импульс разрешения, твердого элемента «И», триггера, формирующего импульс сбоя и сигнала неисправности, элемента «НЕ». При этом один вход первого триггера соединен с входом, другой вход — с выходом элемента задержки, а выход с вторым входом первого элемента «И».

Выход элемента задержки связан с первым входом третьего элемента «И», второй вход последнего через элемент «HE» — с выходом счетной схемы. Выходы второго и третьего элементов «И» соединены с входами второго триггера.

На чертеже показана блок-схема предлагаемого устройства.

Она состоит из счетной схемы 1, элемента

«И» 2, триггера 8, элемента 4 задержки, эле5 мента «И» 5, триггера 6, элемента «НЕ» 7, элемента «И» 8.

Предлагаемое устройство осуществляет контроль счетной схемы следующим образом.

С подачей импульсной последовательности

10 па вход счетной схемы 1, с первым импульсом происходит запуск элемента 4 задор>кки после его прохождения через элемент «И» 2, на другой вход которого поступает импульс разрешения с выхода триггера 8. После запуска

15 элемента задержки, триггер 8 опрокидывается импульсом с выхода элемента «И» 2, вследствие этого на вход элемента «И» 2 подается сигнал запрета. Время длительности задержки импульса, поступившего с входа

20 счетной схемы, в элементе задержки задается равным времени прохождения данного импульса в счетной схеме, т. е. времени момента срабатывания первого разряда и момента срабатывания выходного разряда счетной

25 схемы.

Импульс с выхода элемента задержки, поступающий на другой вход триггера 8, опрокидывает этот триггер, и импульс разрешения с его выхода подается на вход элемента «И»

30 2. Кроме того, импульс с выхода элемента задер>кки поступает на входы элементов «И» 5

392502 и 8. Одновременно на другие входы элемента

«И» 5 и через элемент «НЕ» 7 элемента «И»

8 проходит импульс с выхода счетной схемы.

|При правильной работе счетной схемы, значность импульсов с выхода счетной схемы и с выхода элемента задержки одинакова.

В результате происходит срабатывание элемента «И» 5, его импульс не переводит триггер б,из исходного состояния и с выхода этого триггера не выдается сигнал ошибки. .В случае неправильной работы счетной схемы, значность импульсов, поступающих на входы элемента «И» 5, различна, а па входы элемента «И» 8, вследствие инвертирования импульса с выхода счетной схемы элементом

«НЕ» 7, — одинакова. При этом импульс с выхода элемента «И» 8 опрокидывает триггер б и с выхода этого триггера выдается сигнал ошибки.

При случайном сбое в счетной схеме происходит срабатывание триггера б, С выхода этого триггера 1подается сигнал ошибки, который представляет собой импульс, длительностью времени прохождения входного и vlпульса в счетной схеме, так как со следующим циклом срабатывания счетной схемы триггер устанавливается в исходное состояние и сигнал ошибки на выходе триггера отсутствует.

При устойчивом отказе в счетной схеме с выхода триггера б снимается постоянный сигнал ошибки.

Предмет изобретения

Устройство для контроля работоспособно10 сти счетной схемы, содержащее элемент задержки, включенный между двумя элементами «И», первый из которых соединен с входом, а второй — с выходом счетной схемы, отличающееся тем, что, с целью повышения

15 надежностя и определения случайного сбоя в счетной схеме, в него введены два триггера, третий элемент «И» и элемент «НЕ», причем один вход первого триггера соединен с входом, другой вход — с выходом элемента за20 держки, а выход соединен с вторым входом первого элемента «И», выход элемента задержки соединен с первым входом третьего элемента «И», второй вход которого через элемент «НЕ» соединен с выходом счетной

25 схемы, выходы второго и третьего элементов

«И» соединены с входами второго триггера.

Устройство для контроля работоспособности счетной схемы Устройство для контроля работоспособности счетной схемы 

 

Похожие патенты:

Изобретение относится к области импульсной техники

Изобретение относится к вычислительной и импульсной технике и может быть использовано при построении высоконадежных резервированных систем для счета и обработки цифровой информации

Изобретение относится к импульсной технике

Изобретение относится к вычислительной и импульсной технике и может быть использовано в системах счета и обработки цифровой информации

Изобретение относится к эксплуатации многоступенчатых счетчиков

Изобретение относится к области импульсной техники

Изобретение относится к импульсной технике, может быть использовано в счетных устройствах вычислительной техники и систем управления, содержащих схемы контроля и диагностики

Изобретение относится к вычислительной и импульсной технике и может быть использовано при построении высоконадежных резервированных систем для счета и обработки цифровой информации
Наверх