Устройство для обнаружения потери импульса

 

Союз Советских

Социалистических

Республик

399057

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Зависимое от авт. свидетельства %--Заявлено 09.11.1972 (М 1747236/26-9) с присоединением заявки № ——

Приоритет—

Опубликовано 27.IX.1973. Бюллетень Л 38.Ч.Кл. Н 03k 5/18

1 асударственнмй намитет

Савета Миннатрав СССР аа делам нвааретений н атнрнпий

УДК 681.332.65 (088.8) Дата onyGI

Авторы изобретении я

В. Г. Жуковский, В. И. Копылов и Г. П. Остропик

Заявитель

УСТРОЙСТВО ДЛЯ ОБНАРУЖЕНИЯ ПОТЕРИ ИМПУЛЬСА

Предлагаемое устройство предназначено для cècòñì тслеавтоматического управления.

Известно устройство для обнаружения потсри импульса, содержащее квазиселекторы, триггер со счетным и установочными входами, двухвходовые схемы «И» и «ИЛИ» и схему

«НЕ».

Однако такие устройства не могут обнаруживать потерю импульса и выполнять функции контроля импульсов большой скважности, где время импульса определяется десятками микросекунд, а паузы --- сотнями миллисекунд или даже секундами, так как не обеспечивается подготовка времязалающего узла.

С целью повышения помехозащищенностп и надежности в предлагаемом устройстве выходы триггера соединены со входами квазиселекторов, выходы которых подключены ко входам схем «И», вторые входы схем «И» соединены с выходом схемы «НЕ», вход которой подключен к счетному входу триггера, выходы схем «И» соединены со входами схемы

«1ЛЛИ» и с установочными входами триггера.

На чертеже представлена блок-схема предлагаемого устройства.

Устройство содержит триггер 1, квазиселекторы 2 и 8, схемы «И» 4 и 5, схему «НЕ» б и схему «ИЛИ» 7.

Работа i стройства ос1 ag(.ствлястся :lE 1x ющпм образом.

На счетный вход триггера 1 поступают контролируемыс импульсы, в результате чего триггер 1 периодически принимает состояние

«1» или «О». Квазиселектор 2 пли 8, на входе которого присутствует сигнал «1», измеряет время нахождения триггера 1 в данном со1п стоянии (период контролируемых импульсов), а квазиселектор 2 или 8, на входе которого присутствует сигнал «О», подготавливается к следующему измерению. Сигнал «1» на квазпселекторе 2 илп 8 появляется только тогда, когда длина периода контролируемых импульсов станет больше, чем время установки квазнсслектора, а следовательно, при нормальном прохождении контролируемых импульсов сигнал аварии на выходе устройства отсутствует.

Если контролируемые импульсы исчезнут на время. большее чем время установки квазиселектора 2 или 8, то на выходе одного из

2r — > квазиселекторов появляется сигнал «1». Так как на всех входах схемы «И» 4(5), подключенной к данному квазиселектору, присутствуют сигналы, соответствующие «1», то на выходе схемы «И» 4 (5), а, следовательно, и на выходе устройства (схема «ИЛИ» 7) появ

399057

Предмет изобретения

Составигсль А. Кузнецов

Тсхред Т. Ускова

Редактор T. Морозова

Корректор Е. Михеева

Подписное

Заказ 7079 Изд. ¹ !943 Тираж 780

Ц!.!1!1!Г!!.! Государственного когвитста Совета Мииист1н>в С(СI ио делана изобретений ti открытий

Москва, )K-36, Рауптскав наб., д. 4 5

Обл. тии. Кост!зопского управлении издательств, полиграфии и книжной то!иовли ляется сигнал аварии. С выхода схемы «И»

4 (5) сигнал «1» поступает на установочный вход соответствующего плеча триггера 1 и удерживает его в аварийном состоянии, что обеспечивает четкую фиксацию факта потери импульса и высокую помехоустойчивость по входу и по питанию. Связь входа устройства через схему «НЕ» б со входом схемы «И»

4 (5) обеспечивает автоматическое возвращение устройства в следящее состояние при возобновлении следования контролируемых импульсов и помехоустойчивости во время переходных процессов.

Устройство для обнаружения потери импульса, содержащее квазиселекторы, триггер

5 со счетным и установочными входами, двухвходовые схемы «И» и «ИЛИ» и схему «НЕ», отличаюшееся тем, что, с целью повышения помехозащищенности и надежности, в нем выходы триггера соединены со входами ква-!

0 зиселекторов, выходы которых подключены ко входам схем «И», вторые входы схем «И» соединены с выходом схемы «НЕ», вход которой подключен к счетному входу триггера, выходы схем «И» соединены со входами схемы

15 «ИЛИ» и с установочными входами триггера.

Устройство для обнаружения потери импульса Устройство для обнаружения потери импульса 

 

Похожие патенты:

Изобретение относится к измерительной технике и предназначено для контроля обеспечения режима насыщения транзисторного ключа - основного элемента при разработке высокоэффективной силовой бесконтактной защитно-коммутационной аппаратуры

Изобретение относится к радиотехнике и может быть использовано в устройствах анализа и измерения параметров регулярных импульсных последовательностей

Изобретение относится к импульсной технике для выделения импульсов (ИМ) по длительности и амплитуде

Изобретение относится к импульсной технике для выделения импульсов (ИМ) по длительности и амплитуде

Изобретение относится к импульсной технике и может быть использовано в устройствах анализа импульсов для выделения импульсов с заданными параметрами по длительности и амплитуде

Изобретение относится к импульсной цифровой технике для формирования импульсов требуемой длительности по каждому из трех событий: при включении питания, по сигналу замыкающей кнопки с подавлением дребезга, при обнаружении пропуска или прекращения изменения входных импульсов при разрешении обнаружения

Изобретение относится к импульсной цифровой технике, предназначено для формирования выходных импульсов с требуемой длительностью по каждому из трех событий (при включении питания, по сигналу от замыкающей кнопки с подавлением дребезга, при обнаружении пропуска или “зависания” (прекращения изменения) импульсов входного импульсного сигнала, при разрешении обнаружения) и может быть использовано, например, в качестве устройства для формирования импульсов системного сброса (RESET (RST)) микроконтроллерной или микропроцессорной системы (М-системы) обработки информации и управления с функцией аппаратного сторожевого таймера для перезапуска прикладной программы при “зависании” М-системы, проектируемой с учетом следующих основных принципов [1]: программного управления, магистрального обмена информацией, модульного построения и наращивания вычислительной мощности

Изобретение относится к импульсной цифровой технике, предназначено для формирования выходных импульсов с требуемой длительностью по каждому из трех событий (по фронту сигнала на первом управляющем входе, по нулевому уровню сигнала от замыкающей кнопки с подавлением дребезга при единичном сигнале на первом управляющем входе, при обнаружении пропуска импульса или “зависания” (прекращения изменения) сигнала на импульсном входе при разрешении единичными сигналами на первом и втором управляющих входах), и может быть использовано, например, в качестве формирователя импульсов системного сброса (RESET (RST)) устройства программного управления (УПУ) с энергонезависимым оперативным запоминающим устройством (ОЗУ) обслуживаемой или необслуживаемой микроконтроллерной или микропроцессорной системы (М-системы) обработки информации и управления с поддержкой режима аппаратного сторожевого таймера для перезапуска УПУ при “зависании” прикладной программы М-системы, проектируемой с учетом следующих основных принципов [1]: программного управления, магистрального обмена информацией, модульного построения и наращивания вычислительной мощности

Изобретение относится к импульсной технике и может быть использовано в устройствах анализа импульсов для выделения импульсов с заданными параметрами по длительности, амплитуде и периоду
Наверх