Патент ссср 403119

 

403II9

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социалистииеских

Республик

Зависимое от- авт. -свидетельства №

Заявлено 06. I X.1971 (¹ 1695799/26-9) М. Кл. Н 04q 5/16 с присоединением заявки №

Приоритет

Государственный комитет

Совета Министров СССР

llo делам изобретвний и открытий

Опубликовано 19.Х.1973. Бюллетень № 42

Дата опубликования описания 11.П1.1974

УДК 621.394.63 (088.8) Авторы изобретения

В. В. Епихин и М. Н. Бобов

Заявитель

УСТРОЙСТВО ДЛЯ АНАЛИЗА АДРЕСНОЙ ПОСЫЛКИ

Изобретение может быть использовано для анализа адресной посылки в виде непрерывного кода на соответствие одному из нескольких абонентов, при использовании одной линии для вызова нескольких абонентов на приемной стороне.

Известно устройство для анализа адресной посылки в виде непрерывного кода, содержащее N-разрядный регистр, блок синхронизации, делитель, вентили и тумблер для набора адреса.

Однако известное устройство предназначено для анализа адресной посылки на соответствие только одному абоненту в данный момент времени. В случае, если на приемной стороне имеется несколько абонентов и вызов приходит по одной линии, то время для анализа адресной посылки увеличивается и достигает, в худшем случае, величины n)(t, где п — число абонентов на приемной стороне, t — время для анализа адресной посылки на соответствие одному абоненту.

С целью сокращения времени анализа адресной посылки в предлагаемом устройстве дополнительные выходы делителя через первый введенный дешифратор подключены к третьим входам вентилей, а между делителем и вторым входом регистра сдвига включены последовательно соединенные дополнительный делитель и второй введенный дешифратор, один выход которого дополнительно подключен к блоку сравнения кодов, а остальные выходы подключены к соответствующим входам адресных блоков и блока сравнения кодов; кроме того, блок сравнения кодов состоит из параллельно включенных цепей, каждая из которых содержит последовательно соединенные ключ, триггер и схему сравнения, вторые входы которых и третий вход схемы сравнения

1о являются входами блока сравнения кодов.

На чертеже дано предлагаемое устройство.

Устройство содержит У-разрядный регистр

1 с поразрядными входами 2, вентили 3, дешифратор 4 номера вентиля с выходами 5, 1s первый делитель 6 с выходами 7, второй делитель 8 с выходами 9, дешифратор 10 номера адресного блока с выходами 11, блок 12 синхронизации, адресные блоки 13 с одним входом 14 и несколькими выходами 15, кото20 рые состоят из тумблеров 16 и диодов 17, ключи 18, триггеры 19, схемы сравнения 20, шину

21 входных сигналов, шины 22 результатов сравнения и шину 23 тактовых импульсов.

Устройство работает следующим образом.

25 По шине 21 поступает адресная посылка в виде двоичных сигналов. Каждый двоичный сигнал («ноль» или «единица») имеет длительность по времени, равную Т.

Сигнал с шины 21 поступает на вход N-раззО рядного регистра 1, блока 12 синхронизации и

403119

3 первые входы всех схем сравнения 20. N-разрядный регистр 1 хранит значения М предыдущих сигналов, поступающих по шине 21.

Блок 2 синхронизации устанавливает в нулевое положение первый д елитель 6, второй делитель 8 и все триггеры 19 по передним и задним фронтам импульсов, поступающих по шине 21, для согласования работы передающего и приемного комплектов. При правильной синхронизации и поступлении нового сигнала по шине 21 первый делитель 6 и второй делитель 8 находятся в нулевом положении.

Первый делитель 6 представляет собой двоичный счетчик с числом разрядов, равным минимальному целому числу, большему, чем

loge (N+1), где N — число разрядов регистра 1. Второй делитель 8 является продолжением первого делителя 6 и имеет число разрядов, равное минимальному целому числу, большему, чем log (k+1+m), rye k — число абонентов на приемном конце, а т — дополнительное число, которое зависит от точности синхронизации. Частота тактовых импульсов, поступающих на вход первого делителя 6, определяется следующей величиной 2» +», где k — число разрядов первого делителя 6, kg — ч и сло р аз рядов втор ого делителя 8.

Таким образом, за время поступления одного сигнала по шине 21 делители 6 и 8 пройдут все 2» + » состояния, начиная от нулевого.

Рассмотрим работу устройства с момента поступления очередного сигнала по шине 21.

Первый делитель 6, на вход которого поступают тактовые импульсы, проходит все 2» состояний, при этом на выходах 5 дешифратора 4 номеров вентилей поочередно появляются сигналы, поступающие на вентили 3.

При первом цикле первого делителя 6 на выходах 11 дешифратора 10 номера адресного блока сигнала нет, так как второй делитель 8 находится в нулевом состоянии, и на выходе вентилей 3 сигнал отсутствует. Импульсы с выхода первого делителя 6 поступают на выход второго делителя 8 после 2» импульсов, поступающих по шине 23. Второй делитель 8 переходит в первое положение, и на первом выходе 11 дешифратора 10 номера адресного блока появляется сигнал, который открывает первый ключ 18. Этот же сигнал с выхода 11 дешифратора 10 номера адресного блока поступает на вход 14 первого адресного блока

13. В зависимости от положения тумблеров 16 первого адресного блока 13 сигналы поступают на те вентили 3, тумблеры которых замкнуты. Адрес данного абонента определяется тем, какие тумблеры находятся в замкнутом положении.

При втором цикле первого делителя 6 на выходе вентилей 3 появляются сигналы в том случае, если в соответствующем разряде

N-разрядного регистра 1 имеется единица, а тумблер 16 в первом адресном блоке 13, соответствующий данному разряду, находится в замкнутом состоянии. Импульсы с выходов

60 вентилей 3 поступают через первый ключ 18 на счетный вход первого триггера 19.

Таким образом, при втором цикле первого триггера происходит сложение по модулю два тех разрядов N-разряд ного регистра 1, тумблеры 16 которых в первом адресном блоке находятся в замкнутом положении. Результат сложения по модулю два для первого адресного блока 13 записывается в первый триггер 19.

Далее второй делитель 8 переходит в след ующее состояние, и на втором выходе 11 дешифратора 10 номера адресного блока появляется сигнал, который открывает второй ключ 18 и поступает на вход 14 второго адресного блока 13. В зависимости от положения тумблеров 16 второго адресного блока 13 (что соответствует адресу второго абонента) сигналы поступают на вентили 3, При этом очередной цикл первого делителя 6 обеспечивает сложение по модулю два тех разрядов— разрядного регистра, тумблеры 16 которых во втором адресном блоке 13 замкнуты. Результат сложения по модулю два записывается во втор ой тр иггер 19.

Затем происходит сложение по модулю два для третьего адресного блока 13 и т. д. до тех пор, пока каждый адресный блок 13 не проверен. После этого при переходе второго делителя 8 в очередное состояние на последнем выходе дешифратора 10 номера адресного блока появляется сигнал, по нему происходит сдвиг содержимого N-разрядного регистра 1 на один разряд вправо и запись в освободившийся первый разряд поступающего сигнала по шине 21 (сигнал, по которому начинается просчет адресных блоков) .

Одновременно происходит схемами 20 сравнение результатов сложения разрядов — разрядного регистра 1 для каждого абонента, хранящихся в триггерах 19 с поступающи сигналом по шине 21 (сигнала, по которому начинается просчет адресных блоков). При совпадении результатов сложения появляется сигнал на шинах 22. Если вызов поступает одному из данных абонентов, то результат каждого сложения соответствующих разрядов— разрядного регистра 1 по модулю два совпадает с каждым поступающим сигналом. Если во время поступления К сигналов по шине 21 (где К вЂ” постоянная величина, определяющая количество проверок необходимого для уверенного приема адресного вызова) на выходе

22 какой-либо схемы сравнения 20 сигнал появляется К раз, то вызов пришел тому абоненту, которому соответствует данный выход 22.

Таким образом, анализ адресной посылки происходит одновременно для всех абонентов, а общее время анализа не превышает времени анализа для одного абонента, Предмет изобретения

1. Устройство для анализа адресной посыл ки, содержащее N-разрядный регистр сдвига, 403119

Составитель Ю. Хмелюк

Texpeд T. Миронова

Редактор Т. Морозова

Кор ектор М. Лейзерман

Заказ 521! 13 Изд. № 2040 Тираж 6,8 Подписное

ЦНИИПИ Государственного комитета Совета .З1иипстров СССР по делам изобретений и открытий

Москва, K-35, Раушская наб., д. 4 "

Типография. пр. Сапунова, 2 выходцы которого подключены к блоку сравнения кодов через соответствующие вентили, ко вторым входам которых подключены выходы

IV-адресных блоков, и делитель, подключенный ко второму входу регистра сдвига, отличающееся тем, что, с целью сокращения времени анализа, дополнительные выходы делителя через первый введенный дешифратор подключены к третьим входам вентилей, а между д|елителем и вторым входом регистра сдвига включены последовательно соединенные дополнительный делитель и второй введенный дешифратор, один выход которого дополнительно подключен к блоку сравнения кодов, а остальные выходы подключены к соответствующим входам адресных блоков и блоков срав5 нения кодов.

2. Устройство по п. 1, отличающееся тем, что блок сравнения кодов состоит из Х параллельно включенных цепей, каждая из которых содержит последовательно соединенные ключ, 10 триггер и схему сравнения, вторые входы которых и третий вход схемы сравнения являются входами блока сравнения кодов.

Патент ссср 403119 Патент ссср 403119 Патент ссср 403119 

 

Похожие патенты:

Изобретение относится к электросвязи и может быть использовано в цифровых междугородних телефонных станциях или узлах коммутации, в частности в коммутационном оборудовании с временной цифровой коммутацией

Изобретение относится к технике связи, преимущественно к системам автоматического вхождения в связь, и может использоваться для анализа команд управления, представляющих собой рекуррентные псевдослучайные последовательности

Изобретение относится к технике связи

Изобретение относится к технике связи

Изобретение относится к технике связи и обеспечивает возможность анализа многопозиционных адресных посылок (МПАП), состоящих из нескольких кодовых комбинаций типа М - последовательности
Наверх