Патент ссср 411457

 

4II457

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

K АВТОРСКОМУ СВИДЕТЕйЬСТВУ

Союз Соаетс:ких

Социалистимеских

Республик

Зависимое от авт. свидетельства №

Заявлено 02,VIII.1972 (№ 1818369/18-24) с присоединением заявки №

Приоритет

Опубликовано 15.I.1974. Бюллетень № 2

Дата опубликования описания 24Х.1974

М. Кл. G 061 15/34

Гасударственный комитет

Совета Министров СССР оо делам изооретений и открытий

УДК 681.3:519.2(088.8) Авторы изобретения

В. К. Белов, А. А. Дунаев, С. Г. Комолов, В. И. Петухов и Г. А. Садовский

Рязанский радиотехнический институт т

Заявитель

ЦИФРОВОЙ КОРРЕЛЯТОР

Изобретение относится к области корреляционного анализа и может быть использовано в системах автоматического управления и обработки информации.

Известен коррелятор, содержащий блоки нормирования, ключи реверса, ключи выборки, блок сравнения, блок переключения, блок регулируемой задержки, регистратор, блок управления и переключатель рода работ.

Недостатками известного коррелятора являются: пригодность для анализа процессов только с нормальным законом распределения и значительно меньшая точность по сравнению с мультипликационными корреляторами.

Цель изобретения состоит в применении устройства к анализу процессов с произвольным законом распределения, т. е. в расширении функциональных возможностей и в повышении точности анализа.

Эта цель достигается тем, что коррелятор содержит управляемый источник ступенчатого напряжения, сумматор, аналого-цифровой преобразователь с регулируемым коэффициентом преобразования, вход которого соединен с выходом ключа выборки, первый вход которого соединен с выходом первого блока нормирования и черсз переключатель рода работ — с выходом второго блока нормирования и с первым входом блока сравнения, второй вход которого соединен с источником ступенчатого напряжения, а третий вход — с первым выходом блока регулируемой задержки н с блоком переключения, другой вход которого соединен со вторым выходом блока регулируе5 мой задержки, третий выход которого соединен со вторым входом ключа выборки и с первым входом блока управления, второй вход которого подключен ко входу источника ступенчатого напряжения, ко входу блока pery10 лируемой задержки и к выходу блока сравнения, а выходы блока управления подключе-. ны к управляющим входам соответственно источника ступенчатого напряжения, блока переключения, аналого-цифрового преобразова15 теля, ключей реверса и блока регулируемой задержки, при этом выход цифро-аналогового преобразователя соединен со входами ключей реверса, выходы которых через сумматор подключены к регистратору, соединенному с уп20 равляющим входом блока регулируемой задержки.

На чертеже дана блок-схема предлагаемого цифрового коррелятора.

На чертеже приняты следующие обозначе25 ния: 1 и 2 — блоки нормирования; 3 — ключ выборки; 4 — блок сравнения; 5 — управляемый источник ступенчатого напряжения; 6— блок регулируемой задержки; 7 — аналогоцифровой преобразователь с регулируемым

30 коэффициентом преобразования (АЦП); 8 и

411457

9 — ключи реверса; 10 — реверсивный сумматор; 11 — регистратор; 12 — блок управления;

13 —; 14 (П1) — переключатель рода работы («положение»); 1 — определение автокорреляционной функции; положение I I — определение функции взаимной корреляции; 15 — кнопка «Пуск».

Рассмотрим работу устройства при положении 1 переключателя 14.

Анализируемый сигнал подается на вход блока нормирования 1. При нажатии кнопки

«Пуск» блок управления 12 вырабатывает серию управляющих импульсов и происходит установка в исходное состояние всех функциональных блоков, при этом устанавливается значение задержки т=1 Лт и второй дополнительный выход блока задержки 6 соединяется через блок переключения 13 с управляющим входом блока 7. Затем с источника 5 ступенчатого напряжения на установочный вход блока сравнения 4 поступает напряжение первого уровня di, и одновременно открывается ключ 9, ключ 8 при этом закрыт. Сигнал через блок нормирования 1 подается на ключ выборки 3 и на информационный вход блока сравнения 4. В момент tr блок сравнения вырабатывает импульс, который закрывает его информационный вход, поступает на блок управления 12 и управляющий вход блока 5, подготавливая его к анализу на уровне

Импульс с выхода блока сравнения подается также на вход блока задержки 6 и в момент

t=tr+To (где To — время аналого-цифрового преобразования и суммирования) с первого дополнительного выхода поступает на управляющий вход блока сравнения 4, открывая его информационный вход. В момент времени

// //

1=1 + (Лт — То) (где Тp — время перехода

АЦП из состояния С; в состояние C;+r) импульс со второго дополнительного выхода блока задержки 6 подается через блок переключения 13»а управляющий вход ALIA, переводя его в состояние, соответствующее коэффициенту преобразования С. B момент времени

t=tr+A импульс с выхода блока задержки поступает на ключ выборки 3, открывая его, и на аналого-цифровой преобразователь 7 поступает сигнал х (/+Лт), который преобразуется в код с весом Сь Полученный код через информационный вход ключа реверса 9 проходит»а вычитающий вход реверсивного сумматора 10. Далее происходит сравнение с уровнем dz, и функционирование устройства происходит aira. логично описанному выше до получения отсчета при уровне dn i . Блок уп2 и — 1 равления 12, получив импульсов с выхо2 да блока сравнения 4, выдает на дополнительный управляющий вход блока 5 импульс, подготавливая его к работе на уровне dn a, так

2 как С„+ =О. Через время T, после поступ10

15 го

25 зо

4

n — 1 ления импульсов с выхода блока задерж2 ки 6 блок управления 12 переводит АЦП в состояние С« е и подает импульс на управ2 ляющие входы ключей 8 и 9, закрывая ключ 9 и открывая ключ 8 до окончания цикла развертывания ряда уровней d;. Таким образом, и+1

2 состояние исключается из цикла (так как

С, r =О) и тем самым уменьшается время

2 анализа. После окончания т циклов развери+1 тывания ряда уровней d; i+ ) блок регулируемой задержки 6 переводится блоком управления 12 на т=2Лт, а регистратор — на следующий канал регистрации. Приведение всех блоков в исходное состояние осуществляется блоком управления 12 после определения последней ординаты нормированной корреляционной функции р„(УЛт) .

Работа устройства при положении 11 переключателя 14 рода работы при т<0 происходит так же, как и при положении 1. Отличие есть только в случае т=О. Оно заключается в том, что в исходном положении блок 7 находится в состоянии С и управление его состоянием производится первым дополнительным выходом блока задержки 6, который соединен с управляющим входом блока 7 через блок переключения 13, управляемый соответствующим выходом блока управления 12.

Предмет изобретения

Цифровой коррелятор, содержащий блоки нормирования, ключи реверса и ключи выборки, блок сравнения, блок переключения, блок регулируемой задержки, регистратор, блок управления и переключатель рода работ, отл ич а ющееся тем, что, с целью расширения функциональных возможностей и повышения точности работы коррелятора, он содержит управляемый источник ступенчатого напряжения, сумматор и аналого-цифровой преобразователь с регулируемым коэффициентом преобразования, вход которого соединен с выходом ключа выборки, первый вход которого соединен с выходом первого блока нормирования и через переключатель рода работ — с выходом второго блока нормирования и с первым входом блока сравнения, второй вход которого соединен с источником ступенчатого напряжения, а третий вход — с первым выходом блока регулируемой задержки и с блоком переключения, другой вход которого соединен со вторым выходом блока регулируемой задержки, третий выход которого соединен со вторым входом ключа выборки и с первым входом блока управления, второй вход которого подключен ко входу источника ступенчатого напряжения, ко входу блока регулируемой задержки и к выходу блока сравнения, а выходы блока управления подключе411457

Составитель Э. Сечина

Техред Е, Борисова

Редактор Б. Нанкина

Корректор Т. Гревцова

Заказ !!60/3 Изд. ь!ь )20! Тирагк 624 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

Москва, )К-35, Раушская наб., д. 4/5

Типография, пр. Сапунова, 2 ны к управляющим входам соответственно источника ступенчатого напряжения, блока переключения, аналого-цифрового преобразователя, ключей реверса и блока регулируемой задержки, при этом выход цифро-аналогового преобразователя соединен со входами ключей реверса, выходы которых через сумматор подключены к регистратору, соединенному с управляющим входом блока регулируемой за5 держки.

Патент ссср 411457 Патент ссср 411457 Патент ссср 411457 

 

Похожие патенты:

Ан ссср // 395860
Наверх