Патент ссср 417788

 

ВЭ44 юю:ь.:; ., ii мтентэ6 ° il .." л !@анвера

4l7788

СОмз Сбнитс «, ;и

:Социалистимеских

Республик

К АВТОРСТВО

«5:1.>,c!f;;;oc от n n i .

М, Кл. С ОЫ 7/38

Заявлено 22.1Х.1970 (те 1472768/18-24) с присоединением заявки №

Приор тет

Опубликоьано 28.!1.1974. Б1оллегепь хе 8 государственный комитет

Совета Министров СССР по делам изобретений и открытий

УДК 681.325.54(088.8) Дата опубликов:. Рия описания 23Х11.1974

Лвторы изобретения

В. H. Барабанов и О. Б. Макаревич

Таганрогский радиотехнический институт

3 а пиf icëü

СУММАТОР П =ИPA1ЦЕ11И й

Изобретение относится к области вычислительной техники и может быть использовано при создании цифровых интегрирующих машин.

Известны сумматоры приращений, содержащие блок суммирования и блок коррекции, однако эти сумматоры пе могут быть использованы в цифровых интегрирующих машинах с автоматическим масштабированием.

Цель изобретения — обеспечение возможности автоматического масштабированп;i персменных, которое позволяет сохранять оптимальные соотношен1гя между точнос1ью II скоростью интегрирования на каждом шаге решения.

Цель достигается тем, что в предлагаемый сумматор приращений введены блоки сдвига входных приращений, входы которых подключены к блоку коррекции, а выходы соответственно к блоку признаков и блоку суммирования.

На чертеже приведена блок-схема сумматора.

Предлагаемый сумматор приращений содержит блок 1 cg iv

i,1«ii«C: i." " lj :U "! К11 11РПЗ11аКAB РОЗ,!!,:1 .ПОР . 1 изменения масштабных коэффициентов, В блоке 4 признаков решается логическое уравнение признаков. Кроме того, он служит для приема по каналам 5 признаков возможности увеличения масштабов приращений. Шины 6 предназначены для передачи полученных в блоке 4 признаков в другие решающие блоки. Блок 7 коррекции служит для решения системы логических уравнений коррекции. Шины 8 пред1р назначены для приема, а шины 9 для передачи приращений масштабных коэффициентов.

11а каждом шаге решения в блоки 2 сдвига входных приращений по шинам 3 поступают суммируемые приращения с выходов других

15 решающих блоков, соединенных с данным согласно схеме коммутации. В блоках 2 сдвига входных прирап;ений они сдвигаются на определенное число разрядов так, чтобы масштабы скорректированных приращений были оди20 паковыми. Скорректированные приращения суммируются в блоке 1 и по выходной шине выдаются B другие решающие блоки. Одновременно с этим в блоках 2 сдвига входных приращений вырабатываются признаки возмож25 ности увеличения масштабных коэффициентов, которые подаются в блок 4. Туда же IIQ шинам

5 поступают признаки возможности увеличения масьцтабов приращений. В блоке 4 признаков решаются логические уравнения призо знаков, и полу 1енные признаки по 111инам 6.,417788

Предмет изобретения

Составитель В. Орлова

Техред Е. Борисова

Корректор Л. Царькова

Редактор И. Орлова

Заказ 1719/15 Изд. № 1324 Тираж 624 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

Москва, Ж-35, Раушская наб., д. 4/5

Типография, пр. Сапунова, 2 выдаются в другие решающие блоки. Все принимаемые блоком 4 признаки по каналу связи передаются в блок коррекции, туда же по шинам 8 поступают приращения масштабных коэффициентов из других решающих блоков.

На основании полученной информации в блоке 7 производится решение логических уравнений коррекции. Результаты решения в виде приращений масштабных коэффициентов по шинам 9 подаются в другие решающие блоки и в виде приказов на изменение количества разрядов сдвига входных приращений — по каналам связи в блоки 2 сдвига входных приращений.

Сумматор приращений, содержащий блок суммирования и блок признаков, соединенный

5 с блоком коррекции, отличающийся тем, что, с целью сохранения оптимального соотношения между точностью и скоростью интегрирования на каждом шаге решения, в него введены блоки сдвига

10 входных приращений, входы которых подключены к блоку коррекции, а выходы соответственно к блоку признаков и блоку суммирования.

Патент ссср 417788 Патент ссср 417788 

 

Похожие патенты:

Сумматор // 394783

Сумматор // 378843

Изобретение относится к вычислительной технике и может быть использовано в синтезаторах частот и цифровых устройствах фазовой синхронизации
Наверх