Сдвигающий регистр

 

(»)424234

ОП ИСАН И Е

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

СЮВЭ СОВЕтскии

СОцидлистич6ских

Республик (61) Зависимое от авт. свидетельства (22) Заявлено 24.03.72 (21) 17G33G3/18-24 (51) М. Кл. G 11с 19/00 с присоединением заявки ¹ государственный комитет

Совета Министров ССР ло делам изобретений и открытий (32) Приоритет

Опубликовано 15.04.74. Бюллетень № 14

Дата опубликования описания 11.09.74 (53) УДК 681.327.025 (088.8) (72) Автор изобретения

В. В. Климов

Институт горного дела (71) Заявитель (54) СДВИГАЮШИЙ РЕГИСТР

Предлагаемое изобретение относится к области вычислительной техники.

Известны сдвигавшие регистры на симметричных триггерах и линиях задержки.

В известном регистре вход сдвига присоединен к каждому триггеру. Подача импульса сдвига приводит к сбросу всех триггеров и к передаче импульса сброса через задержки на следующий триггер.

Длительность запускающего импульса сдвига в известном регистре не должна превышать длительности задержки. Но задержка в таких схемах с целью обеспечения высокого быстродействия выбирается малой, что накладывает существенные ограничения на длительность запускающих импульсов. Вторым недостатком является большое количество переключений, так как сначала сбрасываются все триггеры, а через некоторое время— время задержки — происходит запись информации в пих. Это приводит к снижению надежности и быстродействия устройства.

Предлагаемое устройство свободно от указанных недостатков. На длительность импульсов сдвига не накладываются жесткие допуски, более того, длительность импульса может быть неограниченно большой.

Это достигнуто благодаря тому, что элемент связи между разрядами выполнен в виде электронного импульсного ключа, вход управления которого соединен с выходом триггера предыдущего разряда; вход коммутации — с шиной сдвига, которая через линию задержки подключена к нулевому входу триггера первого разряда, а выходы ключа подсоединены к информационным входам триггера данного разряда.

На фиг. 1 дана схема предлагаемого устройства; на фиг. 2 — временная диаграмма работы электронного ключа.

Сдвигающий регистр содержит симметрич ые триггеры 1, например транзисторные симметричные триггеры, электронные импульсные ключи 2, в которых изменение управляю15 me!o сигнала после начала действия коммутируемого сигнала !!е оказывает влияния па коммутацию, и лишпо задержки 3.

Предлагаемое устройство работает следующим образом.

20 По входам 4 в симметричный триггер заносится информация. Подача на вход сдвига 5 импульса сдвига приводит к передаче этого импульса через электронные ключи 2 на симметричныс триггеры и переключению этих

25 триггеров. Управление электронными ключами осуществляется от предыдущего триггера.

Триггер первого разряда сбрасывается в нулевое положение. Импульс сброса через этот триггер подается через линию задержки 3, коЗо торая необходима для того, чтобы осущест424234

Фиг. 1

Составители Р, Яворовская

Техред Т. Курилко

Редактор Б. Нанкина

Корректор О. Усова

Заказ 2321/19 Изд. № 1471 Тираж 591 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР

tIo 10133iI изобретепиЙ H oTKpbITHA

Москва, )К-35, Раушская наб., д. 475

Типография, пр. Сапснова, 2 вить передачу через электронные ключи до того, как произойдет перекл1очение триггера.

Под воздействием импульса сдвига триггеры переключаются в новые состояния и изменяют сигнал управления на электронных ключах. Однако изменения коммутации пе происходит, так как применен не ооычный ключ, а ключ, в котором в момент подачи коммутируемого сигнала происходит запоминание сигнала управления на все время действия коммутируемого сигнала. Ключ имеет вход коммутации 6, вход управления 7 и выходы 8 и 9. Если на входе 7 нет сигнала, то сигнал со входа 6 коммутируется па выход 9. Если па входе 7 сигнал имеется, то сигнал со входа 6 коммутируется на выход 8. Работа ключа поясняется временной диаграммой фиг. 2, из которой видно, что изменение управляющего сигнала «а входе 7 после начала действия сигнала па входе 6 не оказывает влияния на коммутацию. Сброс регистра осуществляется по входу 10.

Предмет изобретения

Сдвигающий регистр, содержащий симметричные триггеры и элементы связи, отличаю шийся тем, что, с целью повышения на10 дежпости работы, элемент связи между разрядами выпол1еп в виде электронного импульсного ключа, вход управления которого соединен с выходом триггера предыдущего разряда; вход коммутации — с шиной сдвига, 15 которая через линию задержки подключена к нулевому входу триггера первого разряда, а выходы ключа подсоединены к информационным входам триггера да1гпого разряда.

Сдвигающий регистр Сдвигающий регистр 

 

Похожие патенты:

Резервированный сдвиговый регистр1изобретение относится к логическим устройствам, применяемым в вычислительной технике и автоматике, в частности к сдвиговым регистрам, имеющим повышенную надежность.известны резервированные сдвиговые регистры, состоящие из трех идентичных каналов, содержащих элементарные ячейки, число которых в каждом канале равно разрядности регистра, связанные между собой на уровне отдельных разрядов по известному принципу связи «всех со всеми».однако в таких регистрах исправление ошибок проводится на уровне отдельных разрядов регистра и оказывается недостаточно эффективным.с целью увеличения быстродействия и надежности устройства в предложенном регистре в качестве элементарных ячеек использованы элементы, совмещающие функции исправления входных одиночных ощибок любого типа, запоминания и задержки. каждая ячейка содержит трехпороговый и однопороговый логические элементы, имеющие общий входной диодно-резисторный линейный сумматор, выходы которых объединены, через схему «и» соединены с двумя управляющими входами ячейки и подключены к двум входам линейного сумматора.на фиг. 1 дана структурная схема резервированного сдвигового регистра; на фиг. 2 — принципиальная схема элементарной ячейки.резервированный сдвиговый регистр содержит три канала. первый канал включает ячейки 1 и 2, второй — ячейки 3 и 4, третий — ячейки 5 и 6. первый, второй и третий каналы 5 содержат по три управляющие щины 7—9, 10—12 и 13—15 соответственно. на шины первого, второго и третьего каналов соответственно подаются управляющие сигналы л№, 5 // 423175
Изобретение относится к логическим устройствам, применяемым в вычислительной технике и автоматике, в частности к сдвиговым регистрам, имеющим повышенную надежность.Известны резервированные сдвиговые регистры, состоящие из трех идентичных каналов, содержащих элементарные ячейки, число которых в каждом канале равно разрядности регистра, связанные между собой на уровне отдельных разрядов по известному принципу связи «всех со всеми».Однако в таких регистрах исправление ошибок проводится на уровне отдельных разрядов регистра и оказывается недостаточно эффективным.С целью увеличения быстродействия и надежности устройства в предложенном регистре в качестве элементарных ячеек использованы элементы, совмещающие функции исправления входных одиночных ощибок любого типа, запоминания и задержки

Резервированный сдвиговый регистр1изобретение относится к логическим устройствам, применяемым в вычислительной технике и автоматике, в частности к сдвиговым регистрам, имеющим повышенную надежность.известны резервированные сдвиговые регистры, состоящие из трех идентичных каналов, содержащих элементарные ячейки, число которых в каждом канале равно разрядности регистра, связанные между собой на уровне отдельных разрядов по известному принципу связи «всех со всеми».однако в таких регистрах исправление ошибок проводится на уровне отдельных разрядов регистра и оказывается недостаточно эффективным.с целью увеличения быстродействия и надежности устройства в предложенном регистре в качестве элементарных ячеек использованы элементы, совмещающие функции исправления входных одиночных ощибок любого типа, запоминания и задержки. каждая ячейка содержит трехпороговый и однопороговый логические элементы, имеющие общий входной диодно-резисторный линейный сумматор, выходы которых объединены, через схему «и» соединены с двумя управляющими входами ячейки и подключены к двум входам линейного сумматора.на фиг. 1 дана структурная схема резервированного сдвигового регистра; на фиг. 2 — принципиальная схема элементарной ячейки.резервированный сдвиговый регистр содержит три канала. первый канал включает ячейки 1 и 2, второй — ячейки 3 и 4, третий — ячейки 5 и 6. первый, второй и третий каналы 5 содержат по три управляющие щины 7—9, 10—12 и 13—15 соответственно. на шины первого, второго и третьего каналов соответственно подаются управляющие сигналы л№, 5 // 423175
Изобретение относится к логическим устройствам, применяемым в вычислительной технике и автоматике, в частности к сдвиговым регистрам, имеющим повышенную надежность.Известны резервированные сдвиговые регистры, состоящие из трех идентичных каналов, содержащих элементарные ячейки, число которых в каждом канале равно разрядности регистра, связанные между собой на уровне отдельных разрядов по известному принципу связи «всех со всеми».Однако в таких регистрах исправление ошибок проводится на уровне отдельных разрядов регистра и оказывается недостаточно эффективным.С целью увеличения быстродействия и надежности устройства в предложенном регистре в качестве элементарных ячеек использованы элементы, совмещающие функции исправления входных одиночных ощибок любого типа, запоминания и задержки

Изобретение относится к вычислительной технике и может быть использовано в различных цифровых устройствах, работающих в условиях воздействия помех
Наверх