Делитель частоты
О П И С А Н И Е 1427479
Союз Советских
Социалистических
Республик
ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ,(61) Зависимое от aaò. св -;;..c-.ельс;ва— (22) Заявлено 31.10.72 (2i) 18434241 26-9 (5i) М. 1хл. H 03k 23 00 с присоединением заявки—
Госуда р стве нный и ом итет
Совета Министров СССР по аелам изобретений и открытий (32) Прпоритет—
Очхб ;;I;oBa;ro 05 05 74 Вюч „, --,г, 7 (53) УДК 681.3.055 (088.8) Дата oaóáëïiioBài!èÿ oi.!caB!!:: .,..., 5
Р. B. Васюткин, В. К. Кише:-!ков, H. Л. Косырев с и К. П. Тпмсш=н1.о ) 1
l (72) Авторы и"-обрете;шя (71) Заявитель (:4) ДЕЛ ИТЕДЬ ЧАСТОТЫ
Изобретение относится к импульсной техн кс.
Известен делитель частоты, содержащий рекуррентный регистр сдвига с дешпфратором, ПОC;rr rrOBBTeЛЬНЫЙ РЕГИСТР СДВИГЯ., ПЕРЕКЛЮЧЯтели, блок сб-„оса и повторного зап;ска Il вен!
И-r r
Цель изобретения — расширить диапазон изменения коэ<рф!1ц11ента деления, я также поВ1ЛС!1ТЪ Надев(ность 1стро!1СТВЯ.
Предлагаемый делитель частоты отличается тем, что входы дополнительных схем «И» соединены с Выходами Вентилей, cooTBBTcTB) 10щих выходам переключателя п дешпфратора, а ь=iõîäû дополнительных схем «Vi» — со вновь введен.ь:м блоком контроля последовательности ОГ1сряциЙ, с которым связаны Вторые входы всех вентилей и вход блока сброса и повторного запуска. Выходы схем «И» объедит!ены с Выходамп соответству1ощих бло:oB переноса, первые входь. которь!х соединены с н1 ;i Bi. ВхОдОм соотВетствующеГО переключателя, вторь с — со входом последовательного регистра сдвига, а выходы вентилей дешифрачора .::одклк1чень! к блоку сбпоса и повторного эапц скя.
1хрок1С этого, нулевой выход дешифратора и Выходы 1!oc:icäoÂBTcëüíoÃÎ реl истра сдВиГЯ подкл!очены к запрещающим входам блока сброса ii повторного запуска.
На чертеже приведена схема устройства.
В начальный момент времени рекуррентный регистр сдвига 1 и последовательный регистр сдвига 2 находятся В нулевых состояниях.
Блок контролч последовательности операций 3 возбуждает Вентили 4 и 5 младшего разряда делителя (лeBI;:e по схеме). Таким образом, регистр 2 замкнут в кольцевую схему с коэффициентом пересчета, равпь1м номеру входа
1О (на схеме — положен".е «единица»), Ilа котоJrOM НаХОДИтСЯ ПОДВИжНЫй КОптаКт ПЕРЕКЛЮЧател", б младшего разряда.
Прп поступлении на вход первого из импульсов, частота которых подлежит делению, !
З блок контроля 8 разрешает работублокасброса и повторного запуска 7. Он в свою очередь пропускает единичный импульс на входы регистров сдвига 1 и 2. Д лес входные импульсы, частота которых используется как тактовая для всего устройства, продви"aloT записанную
В рсГпcTpI>I информацию по их ячейкям. 1(a выходе дешифратора 8 через число импу.п,— сов l, частота которых подлежит делению, появляется выходной импульс, проходящий на
25 вход соответствующей схемы «И» 9. При установке переключателя б младшего разряда в единицу импульсы на входах схемы «И» этого
РЯЗ, 1!1Да СОВ!!ЯДУТ ЧСРСЗ LX! ИМПУЛЬСОВ r! a входе устройства, где 1 — коэффициент делеЗВ ния регистра l для младшего разряда; 1 — ко427479 эффициент деления регистра 2 в этом же разряде.
При установке переключателя 6 в любое положение (кроме нуля и единицы) импульс с дешифратора 8 (с коэффициентом деления l) проходит через возбужденный вентиль 4 на блок 7, вызывая сброс и повторный запуск только регистра 1.
Поэтому в общем случае импульсы на входах схемы «И» совпадают через l+r импульсов на входе всего устройства, где r — номер входа переключателя б данного разряда, на котором находится его подвижный контакт. Схема «И» выдает импульс на блок 8, который отключает вентили 4 и 5 младшего разряда, с помощью блока 7 одновременно сбрасывает в нулевое состояние регистры 1 и 2, а также возбуждает вентили 4 и 5 следующего разряда делителя. Затем блок 7 подает на входы регистров 1 и 2 единичные импульсы запуска.
В изобра>кенном на чертеже положении схема «И» следующего разряда срабатывает через р (3 входных импульсов, где р — коэффициент деления этого разряда регистра 1;
3 — коэффициент деления регистра 2 в этом разряде. Импульс схемы «И» 9 проходит на блок 8 и выполняет описанные выше операции, возбуждая следующую пару вентилей 4 и 5 и т. д.
В случае установки очередного переключателя 6 в положение «нуль» возбуждаетс:I блок переноса 10 этого разряда, а его выход подключается непосредственно к выходу соответствующей схемы «И».
В результате этого коэффициент деления устройства сдвигается на один разряд.
Импульс с выхода схемы «И» 9 старшего разряда (правый по схеме) поступает через блок 8 на выход всего устройства, одновременно подготавливая все его элементы и блоки к очередному циклу.
Таким образом, общий коэффициент деления К делителя равен сумме коэффициентов деления всех разрядов, каждый из которых в свою очередь равен произведению коэффициентов деления регистров 1 и 2. При этом он лежит в пределах 1 Х l К - m Х g, где
m u g — соответствующие максимальные коэффициенты деления регистров 2 и 1.
Предмет изобретения
1О
1. Делитель частоты, содержащий рекуррентный регистр сдвига с дешифратором, последовательный регистр сдвига, переключатели, блок сброса и повторного запуска и
1з вентили, причем выходы последовательного регистра сдвига соединены с одноименными входами переключателей, выход каждого переключателя соединен со входом своего вентиля и каждый выход дешифратора соединен со входом своего вентиля, отличающийся тем, что, с целью расширения диапазона изменения коэффициента деления, входы дополнительных схем «И» соединены с выходами вентилей, соответствующих выходам переключателя и де25 шифратора, а выходы дополнительных схем
«И» — со вновь введенным блоком контроля последовательности операций, с которым связаны вторые входы всех вентилей и вход блока сброса и повторного запуска, выходы схем «И» зО объединены с выходами соответствующих блоков переноса, первые входы которых соединены с нулевым входом соответствующего переключателя, вторые — со входом последовательного регистра сдвига, а выходы вентилей
З5 дешифратора подключены к блоку сброса и повторного запуска.
2. Делитель по п. 1, отличающийся тем, что, с целью повышения надежности, нулевой выход дешифратора и выходы последователь4О ного регистра сдвига подключены к запрещающим входам блока сброса и повторного запуска.
427479
Составитель Н. Дубровская
Телред Г. Васильева Корректор В. Гутман
Редактор Б. Федотов
Тип. Харьк. фил. пред. «Патент»
Заказ 1666/528 Изд. М 854 Тираж 811 Подписное
ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий
Москва, Ж-35, Раушская наб., д. 4/5