Интегратор импульсных сигналов

 

ОПИСАНИЕ

ИЗОБРЕТЕН ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (ii) 43S363

Союз Соеетеоеик

Сот„иалистимеских

Рестгу блик (61) Зависимое от авт. свидетельства (22) Заявлено 06.10.72 (21) 1835954/26-9 с присоединением заявки ¹ (32) Приоритег

Опубликовано 15.07.74. Бюллетень № 26

Дата опубликования описания 17.12.74 (51) М. Кл. С 06g 7/18

Н 031 5/156

Гасударстеенный комитет

Совета Министров СССР оо деном иэаоретений и открытий (53) УДК 621.373(088.8) (72) Авторы изобретения Ю. В, Каштанов, А. А. Прозоров, Ю. Н. Родионов и Н. Т. Тренкин (71) Заявитель (54) ИНТЕГРАТОР ИМПУЛЬСНЫХ СИГНАЛОВ

Инерционность ячейки памяти такова, что при поступлении на вход счетчика 1 интегрируемых импульсов максимально возможной частоты напряжения на ее входе и выходе от25 личаются меньше, чем на величину порога срабатывания сравнивающего порогового устройства 5. При сбое в любом из разрядов счетчика, кроме первого, что может произойти из за появления помехи или кратковременного

30 перерыва питания, разность напряжений на

Изобретение относится к импульсной технике.

Известен интегратор импульсных сигналов, содержащий логическую схему «ИЛИ», счетчик и преобразователь «код-напряжение».

С целью восстановления информации при сбое счетчика в предлагаемый интегратор введены инерционная ячейка памяти, нормально замкнутый ключ, сравнивающее пороговое устройство, генератор импульсов и формирователь одиночных импульсов, причем к выходу преобразователя подключен один вход сравнивающего порогового устройства непосредственно, второй вход — через нормально замкнутый ключ и инерционную ячейку памяти, а выход сравнивающего порогового устройства соединен со входом управления ключа, входами генератора импульсов и формирователя одиночных импульсов, сигналы с выходов которых поданы на вход логического элемента

«ИЛИ».

На чертеже дана блок-схема предлагаемого интегр атор а.

Предлагаемый интегратор содержит счетчик

1, преобразователь 2 «код-напряжение», нормально замкнутый ключ 3, инерционную ячейку памяти 4, сравнивающее пороговое устройство 5, генератор 6 импульсов, формирователь 7 одиночного импульса, логический элемент «ИЛИ» 8.

Интегратор работает следующим образом.

Импульсы, подлежащие интегрированию, через логический элемент «ИЛИ» поступают на вход счетчика 1, в нем они накапливаются в

5 виде кода. Код преобразуется в преобразователе 2 в сигнал постоянного тока, который при замкнутом ключе 3 прикладывается ко входу инерционной ячейки 4 и запоминается ею при размыкании нормально замкнутого ключа 3.

10 Напряжения с выходов преобразователя 2 и ячейки 4 прикладываются ко входам сравни вающего порогового устройства 5. Если разность напряжений не превышает по абсолютной величине порога срабатывания, то напря

15 жение на выходе сравнивающего порогового устройства 5 нулевое. Величина порога соответствует значению, большему единицы и меньшему двух единиц младшего разряда счетчика 1.

20 436363

Составитель В. Комиссаров

Техред 3. Тараненко

Корректоры: В. Петрова и О. Данишева

Редактор T. Морозова

Заказ 3308/12 Изд. № 1831 Тираж 624 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

Москва, Ж-36, Раушская наб., д. 4/5

Типография, пр. Сапунова, 2 входах сравнивающего порогового устройства

5 превышаег его порог срабатывания.

На выходе его появляется напряжение, которое размыкает нормально замкнутый ключ

3 и включает генератор б, генерирующий восстанавливающие импульсы.

Размыкание нормально замкнутого ключа 3 переводит ячейку памяти в режим хранения на пр яж ения.

Восстанавливающие импульсы генератора б импульсов через логический элемент «ИЛИ» 8 поступают на вход счетчика 1 и заполняют его до тех пор, пока разность выходных напряжений преобразователя «код-напряжение» и ячейки памяти вновь станет меньше порога срабатывания устройства 5. При этом напряжение на его выходе становится нулевым, нормально замкнутый ключ 3 замыкается, генератор импульсов б выключается. Интегратор, устранив результаты сбоя, продолжает интегрирование поступающих входных импульсов.

Переход выходного напряжения устройства

5 в нулевое состояние происходит при разности входных напряжений в единицу младшегэ разряда, и в счетчике 1 устанавливается код, на единицу младшего разряда меньший кода, предшествовавшего сбою. Для устранения этой погрешности в момент перехода выходного напряжения устройства 5 в ноль формирователь одиночного импульса 7 генерирует одиночный импульс, который через логический

5 элемент «ИЛИ» 8 добавляет недостающую единицу в счетчик 1.

Предмет изобретения

Интегратор импульсных сигналов, содержа0

10 щий логический элемент «ИЛИ», счетчик и преобразователь «код-напряжение», о т л и ч аю шийся тем, что, с целью восстановления информации при сбое счетчика, в него введены инерционная ячейка памяти, нормально зам18 кнутый ключ, сравнивающее пороговое устройство, генератор импульсов и формирователь одиночных импульсов, причем к выходу преобразователя подключен один вход сравнивающего порогового устройства непосредственно, 20 второй вход — через нормально замкнутый ключ и инерционную ячейку памяти, а выход сравнивающего порогового устройства соединен со входом управления ключа, входами генератора импульсов и формирователя одиноч25 ных импульсов, сигналы с выходов которых поданы на входы логического элемента

«ИЛИ».

Интегратор импульсных сигналов Интегратор импульсных сигналов 

 

Похожие патенты:
Наверх