Патент ссср 439069

 

00 439069

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социалистимеских. Республик (61) Зависимое от авт, свидетельства (22) Заявлено 08.09.72 (21) 1826994/26-9 с присоединением заявки № (32) Приоритет

Опубликовано 05.08.74. Бюллетень № 29

Дата опубликования описания 27.01,75 (51) 1. Кл. Н 03к 13i 00

Государственный комитет

Совета Министров СССР во делам нэоеретеннй н открытий (-3) УДК 621.397.335 (088.8) (72) Авторы изобретения М. Н. Колтунов, Г. В. Коновалов, 3. И. Лангуров и Н. В. Михайлов (71) Заявитель (54) УСТРОЙСТВО ДЛЯ СИНХРОНИЗАЦИИ ПО ЦИКЛАМ

Изобретение относится к радиотехническим устройствам, а именно к технике синхронизации по циклам дискретных сообщений в системах обмена дискретной информации, в системах с импульсно-кодовой модуляцией, с дельта-модуляцией и т. п, Оно может быть использовано на предприятиях радиотехнической ,промышленности и других предприятиях, разрабатывающих и изготавливающих импульсные системы обмена информацией.

Известны устройства для синхронизации по циклам, содержащие делитель тактовой частоты до частоты следования подциклов, делитель-распределитель подциклов, схемы управления делителями, выделитель символов на равномерно распределенных позициях принимаемого сигнала и решающий узел.

Цель изобретения — ускорение вхождения в синхронизм — достигается тем, что в предлагаемом устройстве на выходе выделителя символов на равномерно распределенных во времени импульсных позициях принимаемого сигнала последовательно включены узел посимвольного сравнения анализируемых комбинаций со всеми циклическими по подциклам сдвигами синхрогруппы и узел формирования сигналов управления, ко входу цикловых импульсов которого подключен выход делителяраспределителя подциклов, а к блокирующему входу узла формирования сигналов управления — выход «индикации синхронизма» решающего узла.

Узел посимвольного сравнения анализируемых комбинаций принимаемого сигнала с циклическими по подциклам сдвигами синхрогруппы содержит m схем запрета (т — значность синхрогруппы), ко входам «опроса» которых подключены выходы схемы «ИЛИ», 2m входов которой подключены к соответствую10 щим входам каждой схемы запрета.

Узел формирования сигналов управления содержит т триггеров запоминания, выходы которых через последовательно соединенные схему «И» и формирователь импульсов откли15 ков на синхрогруппу, соединенный в свою очередь со входами установки всех триггеров запоминания, соединены между собой, причем входы управления m триггеров запоминания являются входами узла формирования сигна20 лов управления.

Реализованная в предлагаемом устройстве возможность раньше чем за цикл обнаруживать отличие анализируемой комбинации от любого из циклических сдвигов СГ и таким

25 образом раньше переходить в процессе поиска синхронизма к анализу следующей позиции цикла принимаемого сигнала позволяет добиться существенного ускорения поиска синхросигнала (от 20 — 30% при m=4 до 2 — 3 раз при т=б — 8). Поскольку выигрыш во време439069 ни поиска с повышением значимости СГ увеличиваегся, применение предлагаемого устройства осооенно целесоооразпо при значимости синхрогруппы m)5, Блок-схема предлагаемого устройства представлена на чертеже.

Устройство содержит делитель тактовой частоты следования до частоты следования подциклов 1, делитель-распределитель подциклов

2, выделитель символов на равномерно распределенных во времени позициях принимаемого сигнала 3, схему 4 управления делителем

1, схему 5 управления делителем-распределителем подциклов 2, узел 6 посимвольного сравнения анализируемых комбинаций принимаемого сигнала с циклическими по подциклам сдвигами синхрогруппы, узел формирования сигналов управления 7, решающий узел 8, схемы «И» 91 — 9 g, схему «ИЛИ» 10, схемы запрета 11 — l lmm, триггеры запоминания 12 —

12, схему «И» 13, формирователь импульсов сигнала ошибки 14, формирователь импульсов откликов на синхрогруппу 15, обнаружитель отсутствия синхронизма 16, фиксатор состояния синхронизиа 17, триггеры индикации состояния синхронизма 18.

В предлагаемом устройстве вход импульсов тактовой частоты А подключен к делителю тактовой частоты до частоты следования подциклов 1, последовательно которому включены делитель-распределитель подциклов 2 и выделитель символов на равномерно распределенных во времени позициях принимаемого сигнала 3. Принимаемый сигнал подается на вход

Б выделителя 3. К делителям 1 и 2 подключены соответствующие им схемы управления 4 и 5. Выходы символов «едпница» а — а „и выходы символов «нули» б — б поданы на соответствующие входы узла 6 посимвольного сравнения анализируемых комбинаций со всеми циклическими сдвигами синхрогруппы. Выходы узла 6 подсоединены к соответствующим входам узла формирования сигналов управления 7. Выходы узла 7 подключены ко входам решающего узла 8, к схеме 4 управления делителем 1 и к схемам «И» 9 — 9 < схемы 5 управления делителем-распределителем подциклов 2. Выходы решающего узла 8подсоединены соответственно к другим входам схем 4 и 5 и к блокирующему входу узла 7 формирования сигналов управления.

В узле посимвольного сравнения 6 ко входу схемы «ИЛИ» 10 подсоединены все выходы

«единиц» и «нулей» а — am и б — б, в то время как к схемам запрета 111 — 11 подключены только те из выходов а — а и б — б выделителя 3, которые обеспечивают насгройку этих схем на соответствующие циклические сдвиги синхрогруппы. Например, при синхрогруппе вида 001010 ко входам первой схемы (111) следует подключить выходы бь б2, б„б и а> и а выделителя 3, к схеме 11 подключить выходы б . б, б5, б6 и а2, а . что соответствует настройке на циклический сдвиг СГ 010100 и т. д. Опрашивающие входы схем запрета

60 б5

11 — llm обьединены и подсоединены ко входу схемы «ИЛИ» 10, а выходы этих схем подключены к соответствующим входам узла 7.

Выходы триггеров 121 — 12 через схему «И»

13 подключены к формирователю импульсов сигнала ошибки 14, выход которого в свою очередь соединен с одним из входов формирователя 15 импульсов отклика на синхрогруппу, со входами установки триггеров 121 — 12m, а также является выходом узла 7, соединенным со схемой 4 и входом обнаружителя отсутствия синхронизма 16 решающего узла 8.

Другой выход узла 7, соединенный с выходом формирователя 15, подключен к фиксатору состояния синхронизма 17 решающего узла. Выходы блоков 16 и 17 в этом узле объединены и подключены к триггеру индикации состояhHH синхронизма 18, выход которого связан с одним из входов схемы 4 и блокирующим входом узла 7, соединенным с блокирующими входами триггеров 122 — 12, т. е. всех триггеров запоминания, кроме первого. Выходы этих триггеров,,противофазные выходам, подключенным к схеме «И» 13, являются выходами узла 7 и подключены к соответствующим входам схем «И» 9 — 9m узла 5. Вторые входы этих схем подключены к выходу фиксатора состояния синхронизма решающего узла 8.

Работает предлагаемое устройство следующим образом, Делители 1 и 2 делят частоту следования тактовых импульсов, поступающих на вход А устройства от системы тактовой синхронизации, до частоты следования циклов, которая является одновременно частотой передачи кодовых синхрогрупп, символы каждой из которых передаются на синхропозициях, равномврно распределенных по подциклам. Выделитель

3 с помощью поступающих на его вход импульсов с делителя-распределителя 2 выделяет из сигнала, принимаемого на входе 5 устройства, символы на анализируемых равномерно распределенных по подциклам позициях, отдельно «единицы», которые поступают на выходы a> — am, и отдельно «нули», поступающие на выходы б1 — б . Поступление «единицы» на -тую из анализируемых позиций сопровождается появлением импульса на соответствующем выходе а;, а поступление «нуля» — появлением импульса на выходе б; (l(i(m). В результате сложения импульсов с выходов а — am и б — б в схеме «ИЛИ» 10 вырабатывается периодическая последовательность импульсов, поступающая на схемы запрета 11 — 11 . Частота следования импульсов в этой последовательности равна частоте следования подциклов.

В установившемся режиме синхронизма по циклам импульсы с выходов а — а,„и б — 6m соответствуют самой синхрогруппе. В этом режиме (синхронизма) сигнал с выхода триггера индикации состояния синхронизма 18 решающего узла 8 блокируют работу триггеров запоминания 122 — 12, вследствие чего сигналы триггера 12, запускаемого от импульсов

439069

60 с выхода схемы запрета 11ь проходят через схему «И» 13 на формирователь импульсов сигнала ошибки 14. С другой стороны импульсы с выходов схем 11 — 11 в установившемся режиме синхронизма не влияют на работу схем 12 †, 13, 14, 15 и узлов 1 — 5 и 8. Импульсы с выходов схем 11, возникающие при несоответствии анализируемых символов символам синхрогруппы, перебрасывают триггер

12ь в результате чего в формирователе 14 формируются импульсы сигнала ошибки, поступающие,на обнаружитель отсутствия синхронизма 16. Триггер 12; устанавливается при поступлении на вход установки импульсов с формирователя 14. При отсутствии в цикле импульса сигнала ошибки формирователь формирует импульсы отклика на синхрогруппу, который сбрасывает обнаружитель отсутствия синхронизма 16. Поэтому резкие сбои символов синхрогруппы, вызванные воздейсгвием помех, не изменяют режима работы устройства.

Если же синхронизм по циклам по какимлибо причинам нарушен, то в результате появления с выхода схемы 11> и соответственно с выхода формирователя импульсов 14 сбоев символов синхрогруппы обнаружитель отсугствия синхронизма перебрасывает триггер 18 в состояние, соответствующее режиму поиска синхронизма. В этом режиме сигнал с выхода триггера индикации разблокирует триггеры

12 — 12, после чего они начинают реагировать на поступление на них импульса со схем

11 — 11

Поиск состояния синхронизма предлагаемым устройством происходит следующим образом, В узле 6 посимвольного сравнения анализируемых комбинаций со всеми циклическими сдвигами синхрогруппы каждая из схем запрета 11 вырабатывает импульсы при первом же несоответствии символа на анализируемой позиции символу того циклического сдвига СГ, на который настроена эта схема.

Поступление импульсов со схем 11 — 11 запоминается соответствующими триггерами

12 — 12 . При несоответствии комбинации на анализируемых позициях никакому из циклических сдвигов синхрогруппы (как, например, при анализе комбинации 11 в случае синхрогрупп вида 001010) импульсы поступают с выходов всех схем запрета и перебрасывают все триггеры запоминания. В результате образующийся на выходе схемы «И» 13 перепад напряжения вызывает формирование импульса на выходе формирователя 14. Этот импульс, поступив на схему 4 управления делителем 1, вызывает изменение фазы импульсов сигналов на выходе делителей 1 и 2 за интервал времени, соответствующий одной импульсной позиции. Одновременно импульс с выхода формирователя 14 устанавливает триггеры 121 — 12 в исходное положение. В результате начинается анализ символов на новых (следующих за ранее опробованными) позициях принимаемого сигнала, 5

Если комбинация на новых анализируемых позициях опять отличается от любого из циклических сдвигов СГ, устройство работает, как описано выше. Если же все m символов анализируемой комбинации соответствуют какому-либо циклическому сдвигу СГ, импульс со схемы запрета, настроенныи на этот циклический сдвиг, не поступает. Соответственно перепад на выходе схемы «И» 13 и импульсы на выходе формирователя 14 не образуются. Зато в формирователе 15 формируются импульсы на СГ, которые поступают на фиксатор состояния синхронизма решающего узла 8.

При соответствии анализируемых m-значных комбинаций одному и тому же циклическому сдвигу СГ в течение нескольких циклов подряд (число их определяется емкостью счетчика фиксатора состояния синхронизма

17) импульсы с выхода фиксатора 17 поступают на схемы «И» 9; — 9, схемы 5 управления делителем-распределителем подциклов. Поскольку на эти же схемы «И» поданы сигналы с выходов триггеров запоминания 12 — 12, то открытой оказывается только одна из схем

«И» (так, например, при СГ вида 001010, если в течение нескольких циклов обнаруживается циклический сдвиг 010100, открыта схема «И»

9ь так как в этом случае импульс на соответствующий триггер запоминания не поступает чолько со схемы 11>, настроенной на данный циклический сдвиг). Сигнал с выхода фиксатора 17, пройдя одну из схем «И» 9i — 9 < (в рассмотренном примере — схему 9 ), скачкообразно изменяет фазу сигнала с делителяраспределителя подциклов 2 в соответствии с тем циклическим сдвигом СГ, который обнаружен (в рассмотренном примере обнаружения циклического сдвига 010100 изменение фазы сигнала с выхода делителя-распределителя 2 соответствует подциклу). В результате в следующем цикле анализируемая и-значная комбинация соответствует самой синхрогруппе.

Одновременно с корректировкой фазы делителя-распределителя 2 сигнал с фиксатора 17 перебрасывает триггер индикации состояния синхронизма 18 в положение, соответствующее установившемуся режиму.

При обнаружении в процессе вхождения в синхронизм циклического сдвига СГ, соответствующего самой синхрогруппе (в этом случае импульсы не поступают со схемы запрета

1) и не перебрасывается триггер 12 ) устройство работает, как описано выше, с той лишь разницей, что в этом случае не надо корректировать фазу сигнала делителя-распределителя 2. Этим и объясняется то обстоятельство, что выход схемы 12 не связан со схемой 5 управления делителем-распределителем 2.

Предмет изобретения

1. Устройство для синхронизации по циклам, содержащее последовательно соединенные делитель тактовой частоты до частоты следования подциклов, делитель-распредели439069 тель подциклов и выделитель символов на равномерно распределенных во времени позициях принимаемого сигнала, при этом ко входу «подстройки по символу» делителя тактовой частоты следования до частоты следования подциклов подключен выход схемы управления делителем тактовой частоты до частоты следования подциклов, а ко входу «подстройки по подциклам» делителя-распределителя подциклов подключен выход схемы управления делителем-распределителем подциклов, причем ко входам схем управления делителями подключены соответственно выходы решающего узла, отличающееся тем, что, с целью ускорения вхождения в синхронизм, 2т выходов выделителя символов на равномерно распределенных во времени позициях принимаемого сигнала подключены ко входу решающего узла через дополнительно введенные последовательно соединенные узел посимвольного сравнения анализируемых комбинаций принимаемого сигнала с циклическими по подциклам сдвигами синхрогруппы и узел формирования сигналов управления, ко входу цикловых импульсов которого подключен выход делителя-распределителя подциклов, а к блокирующему входу узла формирования сигналов управления — выход индикации синхронизма решающего узла.

2. Устройство по п. 1, о т л и ч а ю щ е е с я

5 тем, что узел посимвольного сравнения анализируемых комбинаций принимаемого сигнала с циклическими по подциклам сдвигами синхрогруппы содержит т схем запрета, ко входам опроса которых подключен выход схе10 мы «ИЛИ», 2т входов которой подключены к соответствующим входам каждой схемы запрета.

3. Устройство по п. 1, отличающееся тем, что узел .формирования сигналов управ15 ления содержит т триггеров запоминания, выходы которых через последовательно соединенные схему «И» и формирователь импульсов сигнала ошибки подключены ко входу формирователя импульсов откликов на синхрогруп20 пу, соединенному в свою очередь со входами установки всех триггеров запоминания, а блокировочные входы т — 1 триггеров запоминания соединены между собой, причем входы управления т триггеров запоминания являют25 ся входами узла формирования сигналов управления.

439069

Составитель Л. Глатман

Техред 3. Тараненко

Редактор Б. Федотов

Корректор А Дзесова

Типография, по. Сапунова, 4

Заказ 3704/18 Изд. № 127 Тираж 811 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений н открытий

Москва, Ж-35, Раущская наб., a. 4/5

Патент ссср 439069 Патент ссср 439069 Патент ссср 439069 Патент ссср 439069 Патент ссср 439069 

 

Похожие патенты:

Изобретение относится к электросвязи и может быть использовано в системах телефонной связи при необходимости их сопряжения с речепреобразующими устройствами вокодерного типа

Изобретение относится к электросвязи и может быть использовано в системах телефонной связи при необходимости их сопряжения с речепреобразующими устройствами вокодерного типа

Изобретение относится к области автоматики и может быть использовано для преобразования аналогового сигнала в цифровой вид с высоким разрешением в сейсморегистрирующей или исследовательской сейсмической аппаратуре

Изобретение относится к технике связи и вычислительной технике и может быть использовано в системах передачи информации при любых видах дельта-модуляции (ДМ)

Изобретение относится к области электросвязи и может найти применение, например, в цифровых телефонных аппаратах для качественного преобразования быстроизменяющихся аналоговых сигналов в цифровую форму

Изобретение относится к технике передачи сообщений с использованием преобразования аналоговых сигналов в цифровую форму на основе дельта-модуляции и может быть использовано в многоканальных телеметрических системах сбора сейсмических данных

Изобретение относится к техники связи, в частности к схемам подавления шумов и квадратурным понижающим преобразователям

Изобретение относится к вычислительной технике и технике связи
Наверх