Триггер с неразрушаемой памятью

 

ОПИСАНИЕ

ИЗОБРЕТЕН ИЯ пп 445976

Союз Советских

Социалистических

Республик

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Зависимое от авт. свидетельства (22) Заявлено 05.04.?3 (21) 1903402/26-9 с присоединением заявки №

Государственный комитет

Совета Министров СССР по делан изобретений и открытий (32) Приоритет

Опубликовано 05.10,74. Бюллетень ¹ 37

Дата опубликования описания 03.06.75 (53) УД1 621.374.3 (088,8) (72) Авторы изобретения

В. А. Батарин, В. А, Николаев и В. А. Ппщулин (71) Заявитель (54) ТРИГГЕР С НЕРАЗРУШАЕМОИ ПАИЯТЬЮ пульса считывания и с одним из входов третьей схемы совпадения, второй вход которой соединен с выходом усилителя феррпттранзисторной ячейки, а .выход — с едннич5 ным выходом статического триггера.

Вход формирователя импульса считывания соединен с выходо 1 формирователя импульса установки исходного состояния и входом статического триггера.

10 11а фиг. 1 приведена электрическая схема автоматической подачи команд исходного состояния триггера и перезаписи информации со статического триггера на ячейку памяти и обратно при подаче и снятии питающего на15 npHiliQIInF.; }{2 фиг. 2 — электрическая триггера с одной ячейкой памяти.

Статический триггер 1 (фиг. 1) подсоединен к шинам питающего напряжения Еь причем его выходы 2, 3 подсоединены ко входам

20 4, 5 двух схем < И вЂ” HE» соответственно, вторые входы которых 8, 9 соединены с выходом транзисторного ключа 10 (фиг. 2) устройства перезаписи, причем его база подсоединена к делителю, состоящему из фотоднода

25 оптрона 11 п резистора 12 с сопротивлением

R;, таким образом, что анод фотодиода оптрона 11 соединен с минусом формирователя напряжения питания 13, а катод — с бaçoé транзистора 10 .и через резистор 12- — с плюЗО сом питания Еь Светодиод оптрона 11 соедиИзобретение относится,к вычислительной технике и автоматике.

Известен триггер с неразрушаемой памятью, содержащий статический триггер, ячейку памяти, устройство перезаписи и формирователь напряжения питания.

Предлагаемый триггер отличается от известного тем, что с целью повышения быстродействия в него дополнительно введены формирователь импульса считывания, формирователь импульса установки исходного состояния, три схемы совпадения. Ячейка памяти выполнена на феррит-транзисторной ячейке, а устройство перезаписи содержит оптрон, резистор, два усилителя, RC-цепочку,и два ключа, причем к каждому выходу статического триггера подсоединен вход одной из двух схем совпадения, вторые входы, которых соединены с выходом, ключа устройства перезаписи, его вход соединен со средней точкой делителя, образованного резистором .и фотодиодом оптрона, светодиод оптрона подсоединен ко входу формирователя напряжения питания; к выходу .каждой схемы совпадения подсоединена через RC-цепочку и усилитель обмотка феррит-транзисторной ячейки, причем одна, началом, другая — концом, а третья обмотка включена в нагрузочную цепь другого ключа устройства перезаписи, вход которого соединен с выходом формирователя имI ! (51) М. Кл. Н 03k 3/ 286

И 031с 21/ 00

445976 изобретения

П рсд м er

l> ? нен анодом с плюсом первичного п тапия Ея, а катод через резистор 14 с минусом LI. Выходы схем «И вЂ” HE» 6 и 7 через цепочку, состоящую из кондснс»тора 15 II резистора 16, и цепочку, состэягцую пз конденсатор» 17 и резистора 18, подсоединены к базам трапзпстОрОв и 20, причем их коллекторы через резисторы 21, 22 подсо дппены к обмоткам

23 и 24 ячейки памяти 25 соответственно, !ai< что конец обмотки 2)! подсоединен к коллектору транзистора 20 чсрс3 резистор 22, » и»чало oo) iorl

21,I< ранзистор ) 19, др? r.lp I

35 и резистора 36, соединен с иыхо том формирователя уст»пои<н исходного состояния 37, вход которого подключен к плюсу конденсатора 38 пнтсгриру|ощей цепочки, состоящей пз конденсатора 38 и резистора 39, причем эта цепочка, формирователь установки исходного состояния, формирователь импу7I са считывания 31, ключ 10, обмотка 26 и выходной транзистор ячейки памяти 25 включены па питание Еь

Схема триггера с неразрушаемой памятью работает следующим образом.

Так как применение статических триггеров в приборах обычно связано с использованием

<, >ормирователя напряжения питания, состоящего из стабилизатора, прсобразоватс isl, выгрямителя и выходных 1<С-фильтров, кото!?ыЙ создает разные номиналы пап)ряжений ппт»нпя триггеров, то прп пода feпптанпя па входные клеммы формпро" a reля напряжение па нагрузке доспи ает номинального значения с задержкой в несколько миллисекунд. а при снятии питания )Ilarlps»

7 поступает запрсщак?пп и потенциал. Через

0,1 — 0,2 сек после подачи пигап:ln па формирователь напряжения питания 13 шпсгрирукщая цспочка 38, 39 заряжается. и срабатывает формирователь установки исходного со); >

1 ? ?0

2>

4,>

;>I)

)> >

«тояния 37. На его выходе после цепочки 35, 36 появляется положи гельпый импульс, который через диод 40 посту.-l»Pг в цепь устаIIoIIi пуля ста.ичсского триггера 1. Одновре..;сппо с этим через 71 од 31 запускается форм Iporsaтсль импульса считывания 31, по истечении 0,1 — 0,2 сск н» базу транзистора 28 ключа устройства перезаписи приходит oil

5Iчейка 25, на выходе се появляется или отсутствует импульс. Если импульс есть. он по« гупает затем на другой вход схемы «И — HE»

33. В этом с,цчас, если па обоих входах схемы «И — HL» 33 однсврсмепно присутствуют и? пульсы, м»лое со:IpoT?IBëellèe открытых псрсходов входящих и пее транзисторов шунтируст на время действия импульсов выход правого плеча статического триггера 1, благода?я чемх оп устанавливается H поло?кение, обратное исходному. Прп Отсутствии выходного сигнала с ячейки памяти 25 схема совпаде:пгя «И НЕ» 33 закрыта и пе шунтируст IIpaHol0 плс Ia триггера 1, который при этом остасгся и состоянии, установленном имп?,7ьсом установки нуля. Таким образом, в точности воспроизводится логическая информация, записа:шая Jo выключения напряжения питания. Все устройство переза писи и ячейка памяти нс переключаются во время работы статического триггера 1, а работа от только в момент герезаписи информации.

При снятии питания со входных клемм формирователя напря?кения питания 13 светодиод о|прона 11 «гаснет» и течение 0,2 — 0)3 мксек, а номинальное напряжение питания на выходе формирозателя поддерживается за счет разряда емкостей сглаживающего фильгр» еще в те с71ис нескольких десятков миллисекунд. В течение этого времени транзистор

10 закрывае;ся, и па его выходе образуется разрешающий потенциал. Оп попадает на соответствующие Bxoa."l 8) 9 схем «И вЂ” HE» 6

ll 7, па вторые входы которых 4, 5 IIoñòóïaåò папря?кс: Iпс с правого и левого плеч триггера

1. В этой схеме «И вЂ” IE», па входе которой совпадиот разрешающие потенциалы, изменяется выходной потспц:iàл, 1<оторый, лиф<1?ерснцируясь на «erio«I<»x 15, 16 или 17, 18, пэоходпт через транз :стор 19:ьлп 20:.I ерсводит ячейку памяти 25 в состояние +Л,. или

- — „.

Триггер с нсразрушасмой па siтью. содер?кащпй статпчccê!iè Т1?пггс1?, я 1ейку пaмятiн устройство псреза lllcll и формпровате:и. напряжения питания, î -.: л и ч а ю шийся тем, что, с Ilp,7hIO повышсния быстродсйствия, В пег!? roíoëíIITå I;.ío введены а?ормировател 445976

cmaw& нуля бчетнь

&ад импульса считывания, формирователь импульса установки исходного состояния, три схемы сов падения, ячейка памяти выполнена на феррит-транзисторной ячейке, а устройство перезаписи содержит оптрон, резистор, два усилителя, RC-цепочку и два ключа, причем к каждому выходу статического триггера подсоеди нен вход одной из двух схем совпадения, вторые входы которых соединены с выходом ключа устройства перезаписи, при этом его вход соединен со средней точкой делителя. образованного резистором и фотодиодом оптропа, светодиод оптрона подсоединен ко входу формирователя напряжения питания, к выходу каждой схемы совпадения подсоединена через RC-иепочя и усилитель обмоп а феррит-транзисторной ячейки, причем одна началом, другая — концом, а третья обмотка включена в цагрузочную цепь другого клю га устройства перезаписи, вход которого соединен с выходом формирователя импульса счптbIВан!!я и Одним из В#о, lов тпстьеи хсмhl совпадения, второй вход которой сосдпнсп с выходом усилителя феррит-транзисторной

10 ячейки, а выход — с еди выходом сгатического триггера, при этом вход формирователя импульса считывания соединен с выходом формирователя импульса установки исходного состояния и входом статического

15 триггера.

445976 нг i7 тХ1 с

Д ! -/ 1

1 1

C,У .

1, .1

) 1 1 ((iu 1 j P0

L — — — — Усma, о6ка нуля

Состанпгель А. Кузненов

Техред В. Рыбакова

Ре; актор Б. Фел,ото в

Корректор О. Тюрина

Заказ 1257, 13 Изд, № 547 Тираж 811 Подписное

Ц!1ИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

Москва, К-35, Раушская»a6., д.4 5

Типография,:;р Сапунова, 2

Триггер с неразрушаемой памятью Триггер с неразрушаемой памятью Триггер с неразрушаемой памятью Триггер с неразрушаемой памятью 

 

Похожие патенты:

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управлениях

Изобретение относится к области высоковольтной импульсной техники и может быть использовано в качестве источника импульсного электропитания различных электрофизических установок

Изобретение относится к устройствам цифровой автоматики и может найти применение в системах управления, контроля, измерения, вычислительных устройствах, устройствах связи различных отраслей техники

Таймер // 2103808
Изобретение относится к устройствам отсчета времени и может найти применение в системах управления, контроля, измерения, в вычислительных устройств, устройствах связи различных отраслей техники

Изобретение относится к области электротехники, в частности к области генерирования электрических импульсов с использованием трансформаторов

Изобретение относится к импульскной технике

Изобретение относится к области импульсной техники

Изобретение относится к импульсной технике и может быть использовано в устройствах, работающих в частотном режиме, а также при разработке источников коротких высоковольтных импульсов

Изобретение относится к электротехнике и электронике и может быть использовано в устройствах питания радиоэлектронной аппаратуры, для питания электроприводов и т.д
Наверх