Приставка к анализатору импульсов

 

О П

Союз Советских

Социалистических

ЕуЕник

«» 496671

ИЗОБРЕТЕН ИЯ

К АВТОРСКОМУ СВИДВТВЛЬСТВУ

{61) Дополнительное к авт. свнд-ву (22) Заявлено10,05.73 (21)1915391/26-21 с присоединением заявки №(51) M. Кл.

Н 03k 5/18

Геоударотееннв и комитет

Совете Мнннатров СССР ао делам изобретени» н открытий (23) Приоритет(43) Опубликовано25.12.75 Бюллетень №47 (45) Дата опубликования описания 29.03.76 (63) УДК 621 374 33 (088. 8) (72) Авторы изобретения

Л. В. Петухов и Г. И. Щелчков (71) Заявитель

Институт экспериментальной метеорологии (54) ПРИСТАВКА К АНАЛИЗАТОРУ ИМПУЛЬСОВ

Изобретение относится к импульсной технике и может использоваться с анализатором импульсов для измерения плотности распределения вероятностей временHblx интервалов, например, при исследовании облачных процессов в метеорологии, Известна приставка к анализатору импульсов, содержащая триггер, дифференцируюшие цепи, электронный ключ и форми рователь импульсов, Цель изобретения — расширение диапазонаа измеряемых временных интервалов между импульсами случайной последовательности.

Для этого выходы триггера через дифференцирующие цепи подсоединены к формирователям сигналов «Старт» и «Стоп соответственно, при этом выход триггера, свя занный с формирователем сигнала Старт шунтирован ключом, подсоединенным управляющим входом к выходу схемы блокировки, вход которой соединен с входом формирователя сигналя, Старт

На фиг, 1 показана блок-схема предла» гаемого устройства; на фиг, 2 - временные диаграммы, поясняющие работу уст- ройства; на фиг. 3 — принципиальная схема устройства.

Приставка к анализатору импульсов со.держит триггер 1, одно из плеч которого через дифференцируюшую цепь 2 и формирователь 3 сигналов "Стоп соединено с входом Стоп" анализатора импульсов. Второе плечо триггера через дифференцирую1О щую цепь 4 и формирователь 5 сигналов

Старт подключено к входу Старт ана« лизатора импульсов, к этому же плечу подключен электронный ключ 6, соединенный со схемой блокировки 7, которая в свою

1а очередь соединена с выходом дифференцирующей цепи 4.

На временных диаграммах показаны:

g: - сл/чайная последовательность импуль сов, поступмоших ня вход триггера 1 предрф лагаемого устройства, 9 — перепады напря жения на плече триггера, которое соедине

; но через дифференцируюшую цепь 4 и формирователь 5 сигналов "Старт со входом

Старт/ анализатора импульсов; 10 — им:

35 пульсы напряжения, поступающие ня вход

496671

"Старт анализатора импульсов; 11 - лере пады напряжения на плече триггера, соединенном с дифференцируюшей цепью 2; 12импульсы напряжения, поступающие на вход

"Стоп" анализатора импульсов; 13 - импуль-5 сы блокировки, вырабатываемые схемой бло-; кировки 7.

Принципиальная схема предлагаемого устройства содержит триггер 1 на транзисторах 14 и 15. Одно плечо этого триггера соединено с дифференцирующей цепью2, которая состоит из емкости 16 и резисто- ра 17; Формирователь импульсов 3 состоит из инвертора на транзисторе 18 схемы порогового устройства на туннельном диоде 19 и усилителя нв транзисторе 20.

Дифференцируюшая цепь 4 аналогична дифференцируюшей цепи 2, в формирователь.5 аналогичен формирователю 3. Электронный ключ 6 состоит из транзистора 21 и е резистора 22. Схема блокировки 7 состоит из инверторв 23 схемы формирова. теля импульсов нв диоде 24 с транзисторами 25, 26 и инверторв 27. Диод является пороговым устройством, он формирует

25 импульсы иэ пилообразного напряжения заряда и разряда конденсатора 28.

Предлагаемое устройство действует следующим образом. Импульсы случайной последовательности (8-1 и 8-2) поступают на триггер и .поочередно опрокидывают его, При этом от импульса 8-1 на первом плече триггера возникает отрицательный перепад, который через дифференцируюшую цепь 4 и формирователь 5 поступает на вход Старт" анализатора импульсов, а от следующего импульса 8-2 отрицательный перепад возникает нв другом плече триггера и через дифференцируюшую цепь 2 и формирователь 3 поступает нв вход Стоп анализатора импульсов. В ðåзультате произойдет регистрации анализатором ; временного интервала между пер.вым и вторым импульсами. 45

Если первоначальное состояние триггера 1 было противоположным, то первый импульс из исследуемой случайной последовательности установит его в нужное положение и поступит ьв вход "Стоп" анали-, затора, но регистрации этого сигнала не произойдет, поскольку схема не подготов лена к запуску сигналом Старт . В этом случае будет зарегистрирован временной интервал не между первым и вторым, а 55 между вторым и третьим импульсами.

После прихода импульса 8-2 возникает положительный скачок напряжении на первом плече триггера 1 и этот скачок через дифференцирующую цепь 4 .:поступает на 60 схему блокировки 7 (диаграмма 13), которая при этом вырабатывает сигнал блокировки, превышающий по длительности мертвое время анализатора импульсов. Этот сигнал поступает нв электронный ключ 6, в котором транзистор 21 открывает и шунтирует плечо триггера 1, прекращая таким образом работу триггера, Все последующие импульсы, приходящие во время описанной блокировки триггера 1, не прйводят к его опрокидыванию и значит временные интервалы между этими импульсами не регистрируются до окончания сигнала блокировки. Ближайший после окончания сигнала блокировки импульс случайной последовательности сможет поступить нв вход

Старт анализатора импульсов, и описан-. ный процесс регистрации временных интервалов повторяется, Таким образом, при использовании предлагаемого устройства измеряются не все интервалы между импульсами, в только интервалы между случайно расположенными парами соседних импульсов. Но это не мешает получить правильный вид распределения интервалов, так как свми интервалы весьма малы по сравнению с длиной исследуемой последовательности и их набирается очень большое число, в по закону больших чисел достаточно измерить значения лишь части интервалов, распределенных по всей их последовательности, чтобы получить вид распределения интервалов с достаточной точностью. При этом необходимо также, чтобы длительность сигнала блокировки была значительно больше самого длинного интервала в исследуемой последовательности импульсов. Поскольку величина этого наибольшего интер вала может быть различной в зависимости от объекта исследований, то желательна возможность регулировки длительности сигнала блокировки. Этв регулировка достигается изменением резистора 29 и подбором конденсатора 28, например, при помощи магазина емкостей.

Необходимость схемы блокировки вызвана тем, что при наличии в случайной последовательности временных интервалов, меньших мертвого времени анализатора, возможно поступление импульсов на вход

Старт анализатора во время регистрации анализатором предыдущего интервала, что может повлечь за собой потерю информации в канале.

Предмет изобретения

Приставка к анализатору импульсов, содержащая триггер, дифференцирующие

4966 71

10 цепи, электронный ключ и формирователи импульсов, отличающаяся тем, что, с целью расширения диапазона измеряемых временных интервалов между импульсами случайной последовательности, выходИ триггера через дифференцирующие цепи подсоединены к формирователям сигналов Старт и Стоп соответственно, при этом выход триггера, связанный с формирователем сигнала "Старт", пунтирован ключом, подсоединенным управляющим входом к выходу схемы блокировки, вход которой соединен с входом формирователя сигнала Старт .

0НИИПИ Государственного комитета Совета Мннистроа СССР филиал ППП "Патент, r. Ужгород, ул. Проектная, 4

Редактор F..Ãoí÷àð

Зэк вз 25 99

Tezpea Ц.Карандащоаа КоРРектор =,Рожкова

Изд. М ф Тираж gpss

Подписное

Приставка к анализатору импульсов Приставка к анализатору импульсов Приставка к анализатору импульсов Приставка к анализатору импульсов Приставка к анализатору импульсов 

 

Похожие патенты:

Изобретение относится к электроизмерениям, автоматике, импульсной, преобразовательной и др.технике и может быть использовано в качестве многофункционального устройства, например, сравнение фаз или напряжений, или длительностей, или формирователей в интегральном исполнении

Изобретение относится к электротехнике и импульсной технике и может быть использовано для получения инфранизкочастотных импульсов, необходимых в цепях управления импульсной работой различных объектов железнодорожной автоматики, формируемых релейно-контактными узлами

Изобретение относится к оборудованию систем автоматизации научных исследований в ядерной физике и смежных областях и может использоваться для измерения интенсивности импульсных сигналов, статистически распределенных во времени

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управления

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управления

Изобретение относится к области формирования и генерирования пучков заряженных частиц и может быть использовано в катодолюминесцентном анализе вещества, плазмохимии, квантовой электронике и т.д
Изобретение относится к области формирования и генерирования пучков заряженных частиц и может быть использовано в катодолюминесцентном анализе вещества, плазмохимии, квантовой электронике и т.д

Изобретение относится к импульсной цифровой технике

Изобретение относится к импульсной цифровой технике, предназначено для формирования выходных импульсов с требуемой длительностью по каждому из трех событий (по фронту сигнала на первом управляющем входе, по нулевому уровню сигнала от замыкающей кнопки с подавлением дребезга при единичном сигнале на первом управляющем входе, при обнаружении пропуска импульса или “зависания” (прекращения изменения) сигнала на импульсном входе при разрешении единичными сигналами на первом и втором управляющих входах), и может быть использовано, например, в качестве формирователя импульсов системного сброса (RESET (RST)) устройства программного управления (УПУ) с энергонезависимым оперативным запоминающим устройством (ОЗУ) обслуживаемой или необслуживаемой микроконтроллерной или микропроцессорной системы (М-системы) обработки информации и управления с поддержкой режима аппаратного сторожевого таймера для перезапуска УПУ при “зависании” прикладной программы М-системы, проектируемой с учетом следующих основных принципов [1]: программного управления, магистрального обмена информацией, модульного построения и наращивания вычислительной мощности
Наверх