Многокомандный дешифратор последовательно-параллельного кода

 

ii 5О694!

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСИОМУ СВМДЕТЕДЬСТВУ

Сааз Советских

Социалистических

Республик (61) Дополнительное к авт. свид-ву (22) Заявлено 03.01.74 (21) 1987276/26-21 с присоединением заявки № (23) Приоритет

Опубликовано 15.03.76. Бюллетень № 10

Дата опубликования описания 25.05.7б (51) M. Кл 2 H ОЗК 13. 256

Государственный комитет

Совета Министров СССР (53) УДК 681.325.63 (088.8) ро делам изобретений и цткрытиК (72) Авторы изобретения

И. 3. Климов, Н. П. Парфенов, Г. В. Добров, А. А. Зонов и И. Е. Сидоров

Сарапульский радиозавод им. Орджоникидзе и Ижевский механический институт (г4 ч ь, (71) Заявители (54) МНОГОКОМАНДНЫЙ ДЕШИФРАТОР ПОСЛЕДОВАТЕЛЬНО-ПАРАЛЛЕЛЬНОГО КОДА

Изобретение относится к области радио- и вычислительной техники и может найти применение, например, в системах радиоуправления.

Известен многокомандный дешифратор последовательно-параллельного кода, содержащий преобразователь последовательно-параллельного кода в параллельный на триггерах и схемах «И», дешифратор параллельного кода, интегратор, схемы защиты по числу одновременно и последовательно принимаемых посылок, схему задержки, два ключа, две дифференцирующие цепи, двухвходовую и многовходовую схемы «ИЛИ» и феррит-диодные ячейки.

С целью повышения помехозащищенности дешифратора выходы дешифратора параллельного кода соединены с обмотками считывания феррит-диодных ячеек, обмотки записи которых соединены через один ключ с источником питания, нулевые выходы триггеров преобразователя последовательно-параллельного кода в параллельный соединены с первым входом соответствующих схем «И» этого we преобразователя, вторые входы которых соединены с выходом дополнительной схемы

«И», один из входов которой соединении непосредственно с выходом интегратора и через схему защиты по числу последовательно принимаемых посылок с входом схемы задержки, с вы..одом схемы защиты по числу одновременно принимаемых посылок и с другим входом дополнительной схемы «И», третий вход каждой схемы «И» преобразователя последовательно-параллельного кода в параллельный .соединен с одним из входов схемы защиты по числу одновременно принимаемых посылок и одним из входов интегратора, а выходы этих схем «И» через многовходовую схе10 му «ИЛИ» подключены к входу запрета счета интегратора и через одну дифференцирующую цепь подключены к одному из входов двухвходовой схемы «ИЛИ», другой вход которой соединен с входами установки в нулевое сос15 тояние триггеров преобразователя последовательно-параллельного кода в параллельный и через другую дифференцирующую цепь и ключ с источником питания, а выход двухвходовой схемы «ИЛИ» подключен к шине установки и

20 нулевое состояние интегратора.

На чертеже изображена функциональная схема предлагаемого мцогокомандного дешифратора.

Многокомандный дешифратор последова25 тельно-параллельных кодовых комбинаций состоит из дешифратора 1 параллельного кода, состоящего из трехвходовых схем «И»

2 — 5, причем выход каждой соединен с обмоткой считывания одной нз соответствующих

30 феррит-диодных ячеек (ФДЯ) 6--9, обмотки

506941

20 импульсов помехи и принимаемой посылки с выхода схемы защиты 28 по числу одновременно принимаемых посылок, закрывает по одному входу схему «И» 24, которая, в свою очередь, со своего выхода запирает на это время всс схемы «И» 18 — 23. Сигнал с выхода схемы задержки 27 не появлястся. Работа при этом не нарушается.

Дешифратор при приеме последовательной кодовой комбинации без помех при затягивании фронтов импульсов из-за многолучевого распространения сигналов в радиоканале работает следующим ооразом.

Для примера возьмем ту же комбинацию входов 34 — 36. Первая посылка поступает на вход 34 многокомандного дешифратора и через время Тр, равное порогу срабатывания интегратора 25, «1» с выхода интсгратора 25 открывает по второму входу схему «И» 24, а

«1» с выхода последней открывает но второму входу все схемы «И» 18 — 23. Со схемы «И»

19, открытой по всем входам, «1» опрокидывает триггер 13, через схему «ИЛИ» 29 закрывает вход счета интегратора 25, и держит

«1» на его выходе до окончания первой посылки. Из-за затягивания заднего фронта первой посылки вторая посылка кодовой комбиггос ri rTacz на пхор 35 pBHblIIp. окончания первой и открыгает по первому входу схему «И» 19 (в это время может прийти на любой вход многокомандного дешифратора импульс помехи, который открывает по первому входу соответству ощую схему «И» 18—

23), но в это же врем «0» с выхода схемы защиты 28 по числу одновременно принимаемых посылок закрывает схему «И» 24, «0» с выхода которой закрывает по одному входу все схемы «И» 18 — 23, в результате чего схеvIB «И» 2U остается закрытои, а отрицательный перепад, образующийся при закрывании схемы «И» 19, через схему «ИЛИ» 29 выделяется дифференцирующей цепочкой 30 и в виде единичного импульса через двухвходовую схему «ИЛИ» 31 поступает на шину установки интегратора в нулевое состояние, интегратором начинается счет второго импульса. Интсгратор 25, выполняющий роль селектора импульсов по длительности, защищает многокомандный дешифратор от организованных помех вида импульсов различной длительности.

Защита многокомандного дешифратора от организова нных помех вида перебор всех комбинаций данного кода обеспечивается схемой защиты 26 по числу последовательно принимаемых посылок, которая по заднему фронту третьей посылки любой кодовой комбинации через схему задержки 27 выдает сигнал

«1» на отключение питания устройства.

Многокомандный дешифратор при поступлении на его входы ложной последовательности посылок Вида нар шения порядка следогаппя по=ы. .ок, . ифруемой комбинации работает следующим образом.

Рассмотрим последовательность посылок, поступающих соответственно на входы 34 — 36 многокомандного дешифратора, т. е. нарушение порядка следования дешифруемой комбинации входов 34 — 36. В момент времени То после начала посылки, поступившей на вход

35, опрокидывается триггер 14, «0» с его нулевого выхода закрывает схему «И» 19, которая закрыта до окончания кодовой комбинации и не пропускает посылку, поступающую на вход 34, на переключение триггера 13. Следовательно, комбинация входов 34 — 36 не проходит. Защита многокомандного дешифратора от организованных помех вида повторной псредачи дсшифруемой комбинации обеспечивается однократным использованием каждой команды путем подключения выхода дешифратора параллельных кодовых комбинаций к обмоткам считывания соответствующих феррит-диодных ячеек, в которые записывается

«1» перед стартом объекта кратковременным замыканием ключа 10.

Формула изобретения

Многокомандный дешифратор последовательно-параллельного кода, содержащий преобразователь последовательно-параллельного кода в параллельный па триггерах и схемах

«И», дешифратор параллельного кода, интегратор, схемы защиты по числу одновременно и последовательно принимаемых посылок, схему задержки, два ключа, две дифференцирующие цепи, двухвходовую и многовходовую схемы «ИЛИ» и феррит-диодные ячейки, о тл и ч а ю шийся тем, что, с целью повышения помехозащищенности дешифратора, выходы дешифратора параллельного кода соединены с обмотками считывания феррит-диодных ячеек, обмотки записи которых соединены через один ключ с источником питания, нулевые выходы триггеров преобразователя последовательно-параллельного кода в параллельный соединены с первым входом соответствующих схем «И» этого же преобразователя, вторые входы которых соединены с выходом дополнительной схемы «И», один из входов которой соединен непосредственно с выходом интегратора и через схему защиты по числу последовательно принимаемых посылок с входом схемы задержки, с выходом схемы защиты по числу одновременно принимаемых посылок и с другим входом дополнительной схемы «И», третий вход каждой схемы «И» преобразователя последовательно-параллельного кода в параллельный соединен с одним из входов схемы защиты по числу одновременно принимаемых посылок и одним из входов интегратора, а выходы этих схем «И» через многовходовую схему «ИЛИ» подключены к входу ззпг".та с.ет 1 интегратора и через одну лифферепцирующую цепь подключены к одному из входов двухвходовой схемы «ИЛИ», другой вход которой соединен с входами установки в нулевое состояние триггеров преоб506941 с выходов «И» 18 — 23 поступают на входы схемы «ИЛИ» 29, а с выхода интегратора 25 и на дифференцирующую цепочку 30.

Схемы «И» 2 и 3 закрыты по всем трем входам нулями с единичных выходов триггеров

12 — 17 (схемы «И» 4, 5 при выбранных комбинациях входов 33, 34 и 35 и 34, 35 и 36 не рассматриваются). На обмотках считывания

ФДЯ 6, 7 находятся нули со схем «И» 2 и 3.

На вход схемы задержки 27 поступают единицы с выходов схемы защиты 28 по числу одновременно принимаемых посылок и схемы защиты 26 по числу последовательно принимаемых посылок, а с ее выхода 40 снимается

«О» (выход 40 используется для отключения питания многокома ндного дешифратора при наличии на нем сигнала «1») .

Многокомандный дешифратор при отсутствии помех работает следующим образом.

Последовательность из трех посылок заданной длительности поступает на входы 34 — 36 соответственно.

Первая единичная посылка, поступающая на вход 34, открывает по второму входу схему «И» 19 и вход счета интегратора 25, считывающего длительность посылки, и по достижении порога по времени То, устанавливаемому из расчета данных о радиоканале, выдает

«1», которая записывается в схему защиты 26 по числу последовательно прнннм..емых посылок и открывает по второму входу схему «И»

24, а с ее выхода «1» открывает по первому входу схемы «И» 18 — 23.

Схема «И» 19 открывается по всем трем входам. С выхода схемы «И» 19 через схему

«ИЛИ» 29 «1» закрывает вход счета интегратора 25 и опрокидывает тоиггер 13 в единичное состояние. С единичного выхода триггера 13 «1» открывает по первом, входу схемы

«И» 2 и 3, а «О» с нулевого выхода триггера

13 закрывает по третьему входу схему «И» 18.

До конца первой посылки с выхода интегратора снимается «1». В момент окончания первой посылки схема «И» 19 закрыгается по первому входу.

Ооразовавшийся отрицательчый перепад через схему «ИЛИ» 29 выделяется дийференпирующей цепочкой 30, с выхода которой короткий единичный импульс подается через двухвходовую схем «ИЛИ» 31 на установку интегратора 25 в нулевое состояние, Вторая посылка последовательной кодовой комбинации, поступающая на вход 35. открывает по второму входу схему «И» 20 и вход счета интегратора 25, Дачее работа аналогична работе, рассмотренной выше. В момент времени Тп, равному порогу срабатывания интегратора 25 после начала второго импульса. опрокидывается триггер 14, «1» с единичного выхо,".а открывает схемы «И» 2 и 3, а «О» с н ..левого выхода закрывает по третьему входу с ем, «И» 19. Одновременно вторая «1» с выхода интегратора 25 записывается в схему защиты по числу последовательно принимаемых посылок 26 и т. д. При поступлении тре5

6 тьей посылки на вход 36 в момент времени То опрокидывается триггер 15 и «1» с его единичного выхода открывает по третьему входу схему «И» 3, а «О» с нулевого выхода того же триггера 15 закрывает по третьему входу схему «И» 20. С выхода схемы «И» 3, открытой по всем трем входам, «1» переключает ФДЯ

7 в нулевое состояние, на выходе которой появляется короткий импульс-команда.

В момент окончания третьего импульса от

oTpHIIàòåëüí0ãо перепада на выходе интегратора 25 схема защиты 26 по числу последовательно принимаемых посылок выдает «О», поступающий на вход схемы задержки 27. Через время, равное задержке T„c выхода ее снимается единица, поступающая на схему выключения питания много командного дешифратора, питание которого выключается, при этом размыкается ключ 37. Многокомандный дешифратор готов к приему следующей комбинации.

Работа многокомандного дешифратора при одновременном поступлении посылок или импульсов на два или более входов происходит следующим образом.

В момент одновременного поступления пмпульсов любой длительности на два или более входов многокомандного дешифратора «О» с выхода схемы защиты 28 по числу одновременно принимаемых посылок закрывает схему

«И» 24 и поступает на схему задержки 27. С выхода «И» 24 «О» закрывает по одному Вход1. все схемы «И» 18 — 23 преобразователя 11 последовательно-параллельного кода в параллельный.

Если время одновременно поступающих на входы многокомандного дешифратора импульсов превышает время задержки. Т;, схемы задержки 27, то нг ее выходе 40 появляется

«1», которая поступает в схему огключепия питания, ключ 37 размык,":ется, а устройство ооесточивается и выключается до следующего сеанса связи. Схема задержки 27 введена для нормальной работы многокомандного дешифратора при приеме последовательной кодовой комбинации и одновременном действии коротких импульсных помех, а также устранения нарушения работы дешифратора из-за возможного перекрытия во времени двух следующих одна за другой посылок последовательной кодовой комбинации, которое может возникн ..ть при затягивании заднего фронта первой и переднего фронта второй посылок из-за многолучевости распространения в радиоканале.

Время задержки выбирается заведомо больше длительности предполагаемых затягиваний фронтов передаваемых посылок и длительности коротких импульсчых помех.

При приеме последовательной кодовой комбинации и одновременно л воздействии и 1 любые входы дешифратора импульсных помех длительностью меньшей времени срабатывания схемы задержки 27, «О» длительностью, равной времени одновременно действующих

506941

Составитель И. Разинова

Техред Т. Дмитриева

Корректор 3. Тарасова

Редактор T. Я нова

Заказ 1045/19 Изд. № 1184 Тираж 1029 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д, 4/5

Типографпз.:;". Сапунова, 2 разователя последовательно-параллельного кода в параллельный и через другую дифференцирующую цепь и ключ с источником питания, а выход двухвходовой схемы «ИЛИ» подключен к шине установки в нулевое состояние интегратора.

Многокомандный дешифратор последовательно-параллельного кода Многокомандный дешифратор последовательно-параллельного кода Многокомандный дешифратор последовательно-параллельного кода Многокомандный дешифратор последовательно-параллельного кода Многокомандный дешифратор последовательно-параллельного кода 

 

Похожие патенты:

Изобретение относится к вычислительной технике и технике связи

Изобретение относится к автоматике и вычислительной технике и может быть использовано в "Компакт дисках" для оптического считывания высококачественной звуковой информации или для хранения цифровых данных
Изобретение относится к области кодирования и передачи данных и может быть использовано в автоматизированных системах подготовки и пуска ракет космического назначения. Техническим результатом является повышение достоверности передачи сообщений в каналах связи. Способ содержит этапы, на которых все передаваемые сообщения защищают от искажений циклическим кодом и обеспечивают одинаковую помехоустойчивость всем передаваемым сообщениям; при этом особо важные сообщения, искажения которых могут привести к опасным последствиям, передаются двумя следующими друг за другом кодовыми комбинациями циклического кода, при этом информационная часть первой кодовой комбинации содержит нечетное число единиц, а информационная часть второй кодовой комбинации является инверсией по отношению к информационной части первой кодовой комбинации.
Наверх