Многоразрядное множительное устройство

 

5140ÜÔ х, х,х, х,х,х, х3х2 . х, 50 х„.....,c, х„ . . . . х, хл . . . хЗ хп

Операция умножения в этом случае сводит- 60 ся к умножению разрядной матрицы !!Х на разрядный вектор

У = (У! У2 i yn) r, где Т вЂ” знак транспортирования матрицы

3 лителей 4 с резисторами 5 в обратной связи, 2n — 1 аналоговых блоков б умножения, блок

7 нормализации и 2n — 1 выходных управляемых ключей 8.

На п горизонтальных шинах матрицы 1 от генератора ортогопальных сигналов (на чертеже пе показан, так как является общим для всех решающих блоков вычис.!Птельпой машины) подаются ортогональпые сигналы, например, в базисе Радемахера (R«Л2, R>, ..., Rn) Вертикальные шины матрицы 1 !ВЛ1пот Н потенциально-нулевыми точками 2а — 1 операционных усилителей 4. Ключи матрицы рсзпсторов 1 управляются сигналами Х;, представляющими coooll компоненты разрядного вектора Х, моделирующего один из сомножителей (цепи управления на чертеже условно показаны пунктирами), так что если Х-;=1, то все ключи, управляемые этим сигналом, замкнуты, а если Х„=О, то все ключи, управЩ ляемые этим сигналом, разомкнуты.

Выходы операционных усилителей 4 подсоединены к входам олоков б умножения.

На вторые входы блоков 6 умножения подается сигнал, представляющий собой сумму всех ортогональных компонентов (у,+у,- +уз+, ..., +У„), моделирующих разряды числа Y.

Выходы блоков умножения подключены к блоку 7 нормализации, на выходах которого З0 получаются постоянные сигналы, представляющие в данный момент времени компоненты вектора, моделирующего результат умно?кения. Для обработки результата в других решающих блоках сигналы должны стать орто- З5 гональными, например, в базисс Радемахера, для чего на выходах блока нормализации стоят управляемые выходные ключи, которые управляются от генератора ортогональных сигналов. 40

Работа устройства заключается в следующем.

Матрица 1 формирует разрядную матрицу !!Х!! которая имеет размер (2n — --1) )(n и следующий вид. 45 х,у, . х,у,+х,у, хзу! + х2у + х!уз ==- 1(-? 1 у =- ! !

1-1! д + +n/n-I хиуп

Компоне1пы результирующего вектора Л представляют сооой скаля1?ныс п)7!?изведения

cI7oTlicòc 1 Â IoùH ; cTPoII ма 1 1?п:J,û, л;(H3 1! ктор Y.

С Рок?!,1атРицы (jrI (!!?о,i м ?УIОтс1! 113 17«1ходах 2И--1 операппо1шых усис!Итес!О1! 4, ска.:!ярные п170пзвсденпя, т. с. компоненты Бекгора Z получа О!ся на Выходах блоков умно?КОНИ?1.

D;IoK п01?масlпзац!!и Осу щест11с!яе! анали,1 компоне- !т и перенос из 1?аз!?яда В !73зряд FI состоит пз 2п — 2 схем переноса, Выходные ключи у1!равляются сигналами генератора ортогопальп ых составляющих.

Использование принятой системы представления м!Iolоразрядных чисел позволяет упростить конструкцию множительного устройства. В частности, по сравнению с прототипом

ЧИСЛО О. !ОКОВ УМНОИ:.Е1!П!1, КОТО}?ЫЕ ЯВЛЯ!ОТСЯ сравнительно сложными блоками ЛВ:|1, умспыпено на (а--1) ., где и — !Псло разряIu3 сомно?кителей.

ИЗООР! TCIIH;i

Формула . !!1Огоразрядное множительное устройство, содержащее матрицу резисторов, каждый рс"-HCTOP OH >il ЗажИМОМ COOQHHCH C одной

ВЕ!?ТПКЗЛЬНЫХ ШИН и ВХОДОМ СООТВЕТСТВУ 10щего операционного усилителя в резистором в цепи ооратной связи, 3 другим зажимом через управляемый Ii;IIo l — — с соответствующей горизоптас!ьпо!! шиной, подключенной к входу устройства по опорному напряжению; управляющие входы ключей соединены с первым многоразрядным входом устройства, о т л и ч аи щ е е с я тем, что, с целью упрощения при ум!!О?кении м1;огоразрядных чисел, содержит выходные управляемые ключи, блок нормализации и блоки умножения, первый вход ка?кдого из которых соединен с выходом соответствующего операционного усилителя, а второй вход подключен к второму входу. устройства; выходы блоков умножения соединены с входом блока нормализации, выходы которого соединены с выходами устройства через выходные управляемые ключи, управляющие входы которых подключены к входам устройства по опорному напряжению.

Источники информации, принятые во внимание при экспертизе.

516064

Xz Х.т

Хп

8 " 8 2п-2 2п-1

=и @

Составитель О. Сахаров

Техред 3. Тараненко

Редактор И. Грузова

Корректор Л. Орлова

3а!(c!.i 1 11 i), 14 Иад. ¹ 1395 Тира;и 8G! Подписное

Ц1-1ИИПИ Государственного копи тета Совета Чи;и строп CCCi пэ делан изоорсгс: ий и откргятий

113035, Москга, Ж-35. 1- аушская HBu., ",. 4/5

Типография, пр. Сапунова, 2

1. Сучилин А. М, «0сновы вычислительной техники», «Энергия». 19б4.

2. Пухов Г. Е. Евдокимов В. Ф. «Об одном возможном принципе построения цифровых. вычислительны: мвпп1н» ДЛН СССР, т.. 20о, ¹ 2, 1973.

3. Лвт. св. СССР ¹ 395849, кл. G Обо 7/16, 1973.

Многоразрядное множительное устройство Многоразрядное множительное устройство Многоразрядное множительное устройство 

 

Похожие патенты:
Наверх