Запоминающая ячейка для аналогового накопителя

 

Оп ИСАНИЕ

ИЗОБРЕТЕН ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социалистических

Республик (11) 5j7053 (6l) Дополнительное к авт. свнд-ву (22) ЗаЯвлено 14.06,74 (21) 2033728/18-24 с присоединением заявки № (51) M. Кл.е G 11 С 27/ог

Государстоенный ноинтот

Сооото Инннстроо СССР по делам изооротоннй и открытий (23) Приоритет (43) Опубликовано 95.06.76- Бюллетень № 21 (45) Дата опубликования оаисания 16.07,77 (53) УДК 681,327.66 (088.8) Ъ (72) Автор изобретения

Ю. Н. Егор тв (71) Заявитель

Ленинградский ордена Ленина политехнический институт им. М. И. Калинина (54) ЗАПОМИНАЮЩАЯ ЯЧЕЙКА ДЛЯ АНАЛОГОВОГО НАКОПИТЕЛЯ

Изобретение относится к области автоматики и может быть использовано в адаптивных системах электроприв ода.

В известном аналоговом накопителе (11 использована запоминаяяцая ячейка, содержащая элемент сравнения, апериодическое звено, ключи, ин.

sepmp и логические элемент.

Недостаток известной эапомиианяцей ячейки— значительное изменение запомненных напряжений.

Наиболее близким является аналоговое запоминающее устроиство, запоминающая ячейка которорз содержит интегратор, элемент сравнения, апе риодическое звено, ключи, инвертор, логический элемент "И", источники сииусоидального и пило. образного ) напряжений и шины управления 12).

Недостатком известного устройства является низкая точность запоминания напряжений..

Цель изобретения заключается в повышении точйости запоминания ячейки дпя аналогового накоцителя.

Эта цель достигается тем, что в предложенной ячейке выход интегратора через первый ключ соединен с выходом ячейки. Вход1первого ключа соединен с выходом логического элемепта. "И", входы которого подсоединены к одним шинам унравпения. Выход элемента сравнения через второй ключ соединен с одним нз входов интегратора н выходом аперноднческого звена, одетт нз входов которого соединен с источником сннусоидапьного напряжения и через третий ключ с выходом инвертора, вход которого соединен с выходом элемента сравнения, один из входов которого соединен с выходом интегратора, а другой вход — с источником пилообразного напряжения, Другой

10 вход апериоднческого звена соединен через четвертъп1 ключ с выходом элемента сравнен и; другой вход интегратора через пятый ключ соединен с выходом ннвертора, а третий н четвертый входы интегратора подключены через шестой и седьмой

15 ключи к другим шинам управления.

Схема запоминающей ячейки для аналогового накопителя изображена на чертеже.

Она содержит интегратор 1, элемент сравнс20 ния2, ннвертор 3, апериодическое звено 4, ключи

5 — 11, логический элемент "И" 12, исто пшкн синусондапьного н пилообразного напряжения 13 и 14 и шины управления с напряже пимн

0п, 0п, +0,— U, X, Y, Z.

25 .. Ячейка работает следующим образом.

Напряжение выхода элемента2 отрицательно, если пилообоазное напряжение по абсолютной величине меньше полояапельного напряжения выхода интегратора 1. При нх равенстве сигнал на выходе элемекта 2 становится положительным до конца периода. До этого момента ключи 6, 9 заперты, и интегратор 1 не управляется от звена 4, а звено 4 управляется синусоидальным напряженнем через ключи 7, 8, После этого момента ключи 7, 8 запираются напряжением выхода элемента 2 и отрицательным напряжением выхода инвертора 3, ключи 6 и9 отпираются, и напряжение c,âûõoäâ звена4, спадая по экспоненте, управляют интегратором 1, Напряжение иа выходе интегратора 1 увеличивается или уменыпаатся в зависимости or того, в каксй полупепиод синусоидалъного напряжения произошло эапираиие клвяей 7, 8. Период пилообразного напряжения в целое число раэ болыпе периода спиусоидальиого напряжения„и 3tN напряжения одисвремещю проходят через нуль. Напряжение с выхода интегратора 1 поступает к выходу ячейки через клюю 5 при условии Х Y Z. Для эапиж нового иааряжеиия в ячейке иодазвтся извне разрешающие аагиалы Оп или Uo . Тогда напряжение+U

l . или -L; через клизм 10 и 11 управляют интеграто. ром 1. ошибки по cacayons при вращении привода и устранить помехи на элементах памяти.

Формула изобретения

Запоминаяяцая ячейка дпя аналогового йакоаитела, содержащая интегратор, элемент сравнвния, 517053

4, апернодическое звено, ключи, инвертор, логический элемент "И", источники сннусоидального и пило. ообразного напряжения н шины управления, о т л ичающаяся тем, что, с.целью повышения точности запоминания ячейки, в ней выход интегратора через первый ключ соединен с выходом ячейки, вход первого ключа соединен с выходом логического элемента "И", входы которого подсоединены к одним шинам управления, выход элемента сравне10 ния через второй ключ соединен с одним из входов интегратора и выходом апериодического звена, один из входов которого соединен с источником синусоидального напряжения и через третий ключ с выходом инвертора вход. которого соединен с выходам элемента сравнения„.один нэ входов которого соединен в выходом интегратора, а другой — с источником пилообразного напряжения; другой вход апериодического звена соединен через четвертыф ключ с выходом элемента сравнения, другой вход интегратора через пятый ключ соединен с выходом инвертора, а третий и четвертый входы интегратора подклю ены через шестой и седьмой ключи к другим шинам управления.

35 источники информации, принятые во внимание прн экспертизе: 1 . Авторское свидетельство У 388303 кл.

6 11 с 27/00 от 30.08,71 г.

2. Патент США М 3249925 кл. 340 — 173 or.

3.05;66 г.

Запоминающая ячейка для аналогового накопителя Запоминающая ячейка для аналогового накопителя Запоминающая ячейка для аналогового накопителя 

 

Похожие патенты:

Изобретение относится к электроизмерительной технике, в частности к устройствам для выборки и хранения мгновенных значений аналогового напряжения

Изобретение относится к электроизмерительной технике, в частности к устройствам для формирования выборок мгновенного значения напряжения

Изобретение относится к контуру дискретного считывания аналогового сигнала, именуемого семплирующим контуром

Изобретение относится к области аналого-цифровой микроэлектроники, более конкретно к аналого-цифровым интегральным полупроводниковым схемам, и может быть использовано в системах измерительной техники для преобразования аналоговых сигналов в цифровую форму

Изобретение относится к проверке данных, в частности к объекту заголовка файла данных

Изобретение относится к автоматике и измерительной технике и может быть использовано в аналого-цифровых системах обработки сигналов

Изобретение относится к автоматике и измерительной технике и может быть использовано в аналого-цифровых системах обработки сигналов

Изобретение относится к электронике для измерения характеристик высокоскоростных сигналов, которые применяются в цифровых регистраторах быстропротекающих процессов и радиолокационных приемниках
Наверх