Фазоимпульсный счетчик

 

Союз Советских

Социалистимеских

Республик

ОП ИСАНИЕ

ИЗОБРЕТЕН ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к авт. свид-ву (22) Заявлено 25.04.75 (21) 2127975/21 с присоединением заявки № (23) Приоритет (43) Опубликовано 05.08.76-Бюллетень № 2B (45) Дата опубликования описания 30,l l,76 (и) 524323 (51) М. Кл.

Н 03 К 29/00

Государственный комитет

Совета Министров СССР по делам изобретений и открытий (5З) УДК 621.373..5 (088.8) А. К. Великолуг и В. Ф. Рыбакин (72) Авторы изобретения

Научно-исследовательский и проектный институт автоматизированных систем управления (71) Заявитель (54) ФАЗОИМПУЛЬСНЫЙ СЧЕТЧИК

Изобретение относится к импульсной технике, Известны фазоимпульсные счетчики (1, 2j, В первом из счетчиков каждый разряд состоит из синхронизированных релаксационных автогенераторов, содержаших источник опорного напряжения, компаратор, емкостный накопитель, ключевую схему и схему сброса.

Такой счетчик работает недостаточно гО точно и стабильно.

Наиболее близок к предлагаемому второй фазоифпульсный счетчик, который содержит источник опорного напряжения, времязадаюший резистор, диодный компаратор, i5 связанный через накопительный конденса« тор и ключ со входом, а через диод — с выходом блока сброса.; Времязадаюший ре—

/ зистор связан с диодным компаратором, накопительным конденсатором и диодом через 20 элемент "Запрет", управляюший вход которого соединен с прямым выходом триггера, вход установки "нуля" которого соединен с выходом входного синхронизатора и входом фазоизбирательной схемы совпадения. 25

Времязадаюший резистор подключен к шине источника питания Е . Источник синхроимпульсов соединен с ключевой схемой и входом установки "единицы" триггера. Схема сброса подключена к шине источника питания Е>. Синхронизируюший вход синхронизатора, подключен к опорной ячейке. Входные импульсы поступают на счетный вход синхронизатора. Выход схемы сброса является фазоимпульсным выходом счетчика, а выход фазоизбирательной схемы совпадения является выходом "перенос".

В этом фазоимпульсном счетчике под действием каждого входного счетного импульса, привязанного синхронизатором к опорной последовательности, фаза выходных импульсов смешается на единицу вследствие того, что элемент "Запрет", включенный последовательно в цепь заряда накопительного конденсатора, запрешает заряд накопительного конденсатора на период последовательности синхроимпульсов.

Цепь изобретения - повышение надежности счетчика — достигается тем, что в предлагаемый счетчик введены два логических

524323 элемента "И", включенные последовательно между выходом входного синхронизатора и одним из входов триггера, второй вход которого соединен со вторым входом первого логического элемента "И" и подключен через диод к компаратору, второй вход второго логического элемента "И" связан с выходом ключа, а выход первого логического элемента "И" соединен со входом логического элемента "Запрет". 10

На фиг. 1 приведена схема описываемо1 го счетчика; на фиг. 2 — схема входного синхронизатора.

Счетчик содержит источник опорного напряжения 1, времязадаюший резистор 2, 16 диодный компаратор 3, накопительный конденсатор 4, ключ 5, диод 6, блок сброса

7, логический элемент "Запрет" 8, триггер

9, входной синхронизатор 10, фазоизбирательный элемент "И" 11, логические элементы "И" 12, 13. Резистор 2, конденсатор 4 и диод 6 образуют емкостный накопитель 14. Источник опорного напряжения. компаратор, емкостный накопитель, ключ, блок сброса и элемент "Запрет" образуют

25 фазоимпульсный многоустойчивый элемент.

Входной синхронизатор (фиг. 2} содержит триггер 15, элемент "И 16, инвертор 17.

Принцип работы описываемого счетчика заключается в следуюп.ем.

Пусть в фазоимлульсном счетчике записана информация о трех поступивших на его вход счетных импульсах. При этом на 35 выходе синхронизатора 10 установлен низкий потенциал, благодаря чему элементы

"И" 12, 1 3 заперты, а элемент "Запрет" 8 подготовлен для пропуска импульсов с ключа на вход блока сброса 7. Триггер 9 на- 40 ходится в нулевом состоянии, что обеспечивает запирание элементов "И" 11 и 16; соответственно запрещаются появление импульсов перенос:; на выходе 18 и подача импульсов на нулевой вход триггера 15 45 синхронизатора 10.

После окончания зарядных процессов в емкостном накопителе на выходе ключа 5 формируется отрицательный импульс, который, пройдя через элемент "Запрет 8 и 50 блок сброса 7, появляется на выходе 19 счетчика. На время действия этого импульса, фаза которого содержит информацщс о числе, записанном .в счетчике, разряжается накопительный конденсатор 4, запирается по соответствующему входу элемент "И" 12 и подтверждается нулевое состояние триггера 9. Если во время действия импульса на выходе 19 на вход 20 поступает очередной счетный импульс, на выходе синхронизатора появляется сигнал высокого уровня, который, однако, не изменяет состояние счетчика.

От заднего фронта импульса на выходе

19 срабатывает элемент "И" 12, в результате чего на элемент "И" 13 подается разрешающий сигнал, а на элемент "Запрет 8-запирающий.

Очередной импульс с ключа 5 через открытый по другому входу элемент "И 13 переключает триггер 9 в единичное состояние. Триггер, в свою очередь, подготавливает по соответствующим входам элементы

"И" 11 и 16. При этом подача сигнала на блок сброса 7 блокируется элементом

"Запрет" 8, и разряд конденсатора 4 задерживается на период следования синхроимпульсов. В следующий момент времени триггер

15 синхронизатора через элемент "И" 16 устанавливается в нулевое состояние. В результате этого сигнап на выходе синхронизатора исчезает, элементы "И" 12, 13 оказываются закрытыми, а элемент "Запрет"

8 открывается.

Благодаря тому, что конденсатор 4 емкостного накопителя остался в заряженном (статическом)состоянии, с приходом на ключ 5 следующего синхроимпульса на его выходе снова появляется импульс, но уже с с фазой, смещенной на единицу. Пройдя через элемент "Запрет 8 и блок сброса 7, этот импульс разряжает конденсатор 4 и устанавливает триггер 9 в нулевое состояние.

Вышеописанные процессы повторяются с поступлением счетных импульсов на вход

21, с той лишь разницей, что на каждом пятом импульсе в момент нахождения триггера 9 в единичном состоянии на выходе

19 формируется однократный импульс переноса, совпадающий по фазе с импульсом опорной последовательности, поданной на вход 22. При отсутствии входных импульсов фаза импульсов на выходе 20 остается неизменной.

Формула изобретен ия

Фазоимпульсный счетчик, содержащий в каждом разряде входной синхронизатор, триггер, фазоизбирательный элемент И и фазоимпульсный многоустойчивый элемент, включающий последовательно соединенные источник опорного напряжения, компаратор, емкостный накопитель, ключ, блок сброса и логический элемент Запрет, о т л и— ч а ю шийся тем, что, с целью повышения надежности, в него введены два логических элемента "И", включенны". последова524323

Составитель Т. Артюх

Редактор Б. Федотов Техред g. Ковач Корректор А. Лакида

Заказ4995/432 Тираж1029 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Филиал ППП "Патент", r. Ужгород, ул. Проектная, 4 тельно между выходом входного синхронизатора и одним из входов триггера, второй вход которого соединен со вторым входом первого логического элемента "И и подключен через диод к компаратору, второй вход второго логического элемента И" связан с выходом ключа, а выход первого логического элемента "И" соединен со входом логического элемента "Запрет".

Источники информации, принятые во внимание при экспертизе:

1. Авт. св. Л" 302820, кл. Н 03 К

4/02.

2. Л. С. Ситников. "Многоустойчивые элементы в цифровой измерительной технике". "Наукова Думка", Киев, 1970, стр. 73-75, рис. 72-73.

Фазоимпульсный счетчик Фазоимпульсный счетчик Фазоимпульсный счетчик 

 

Похожие патенты:

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и систем управления

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и систем управления
Наверх