Многочастотный дискриминатор частотно-модулированных сигналов

 

ОПИСАН И Е

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (ii) 54О345

Союз Советских

Социалистических

Республик (61) Дополнительное к авт. свид-ву № 408449 (22) Заявлено 04.01.76 (21) 2306227/21 с присоединением заявки № (23) Приоритет

Опубликовано 25.12.76. Бюллетень № 47

Дата опубликования описания 08.02.77 (51) М. Кл. Н 030 3/04

Государственный комитет

Совета Министров СССР по делам изобретений и открытий (53) УДК 621.374.33 (088.8) (72) Автор изобретения

В. М. Родионов (71) Заявитель (54) МНОГОЧАСТОТНЫЙ ДИСКРИМИНАТОР

ЧАСТОТНО-МОДУЛИРОВАННЫХ СИГНАЛОВ

Изобретение относится к радиоприемной технике.

Известен многочастотный дискриминатор частотно-модулированных сигналов, содержащий формирователь рассогласования частотно-модулированного сигнала, состоящий из дискриминатора частотно-модулированного сигнала, содержащего счетчик и дешифратор, и пикового детектора (1).

Однако при работе данного дискриминатора возникают большие ошибки при ассиметричном расположении боковых относительно несущей в частотно-модулированном сигнале.

Наиболее близким по технической сущности к изобретению является дискриминатор, содержащий преобразователь, формирователь и логический элемент И, через которые на выходы двоичного счетчика поданы сигналы измеряемой и опорной частот, дешифратор, интегратор, состоящий из двух аналоговых ключей и интегрирующей RC-цепей (2).

Данный дискриминатор не обеспечивает достаточной устойчивости работы и величины статических ошибок.

Целью изобретения является повышение устойчивости работы и уменьшение статических ошибок.

Это достигается тем, что в предлагаемый дискриминатор введены два многовходовых логических элемента ИЛИ, а выходы дешифратора объединены в группы по три входа, причем один из входов каждой группы подключен к соответствующему входу одного из упомянутых многовходовых логических эле5 ментов ИЛИ, второй выход в каждой группе — к соответствующему входу второго многовходового логического элемента ИЛИ, выходы которых подключены ко входам аналоговых ключей интегратора, а средний вы10 ход каждой группы заземлен.

На чертеже приведена структурная электрическая схема дискриминатора.

Дискриминатор содержит преобразователь

1, формирователь 2, логический элемент И 3, 15 двоичный счетчик 4, дешифратор 5, логические элементы ИЛИ 6, 7, интегратор 8, аналоговые ключи 9, 10, резисторы 11 13, интегрирующий элемент 14.

На входы 15, 16 поданы входной сигнал и

20 сигнал опорной частоты, выходы 17 — 28 дешифратора объединены в группы по три, причем промежуточный выход каждой группы заземлен.

На входы 29 — 30 интегратора поданы со25 ответствующие опорные сигналы. Выходной сигнал снимается с входа 31.

Источники аналогов на схеме не показаны.

Рассмотрим работу предлагаемого дискриминатора при входном сигнале двойной час30 тотой телеграфии с асимметричным располо54034 5

II

1!

) !

l

1

I

)zG 1 с Я

)zz г: — ) . I

Составитель А. Артюх

Техред И. Карандашова

Корректор и. Брахнина

Редактор Н. Афанасьева

Заказ 3087/6 Изд. № 38б Тираж 1029 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Типография, пр. Сапунова, 2

3 жением частот отжатия и нажатия. При наличии на входе дискриминатора, например, частоты отжатия преобразователь сигнала 1 формирует три импульса, синхронизирующих один цикл работы двоичного счетчика.

Двоичный счетчик за время одного цикла работы производит счет одной пачки импульсов опорной частоты и в соответствии с их количеством оценивает значение частоты отжатия импульсом напряжения, который формируется на одном из выходов дешифратора.

Если формирование этого импульса происходит на выходе 24, соответствующем номинальному значению частоты отжатия, то выходное напряжение дискриминатора не изменяется, так как этот импульс не поступает на вход интегратора. Если же формирование импульса дешифратора происходит на выходе 23, то напряжение дискриминатора изменится в сторону его увеличения и, напротив, при формировании импульса дешифратора на выходе 25 выходное напряжение дискриминатора уменьшится.

По окончании высоты отжатия на входе дискриминатора появляется частота нажатия, которая продолжает производить формирование выходного напряжения дискриминатора, но уже не относительно выхода 21, а относительно выхода 18, соответствующего ее номинальному значению.

При работе такого дискриминатора в кольце автоподстройки местного гетеродина происходит непрерывное слежение за номинальным значением частот нажатия и отжатия независимо от их расположения относительно центральной частоты передатчика.

5 Изменением значения опорной частоты выбирается вид работы дискриминатора в соответствии со сдвигом частот входных сигналов.

Формула изобретения

1О Многочастотный дискриминатор частотномодулированных сигналов по авт. св. №408449, о тл и ч а ю щи и с я тем, что, с целью повышения устойчивости работы и уменьшения статических ошибок, в него вве15 дены два многовходовых логических элемента ИЛИ, а выходы дешифратора объединены в группы по три выхода, причем один из выходов каждой группы подключен к соответствующему входу одного из упомянутых много20 входовых логических элементов ИЛИ, второй выход в каждой группе — к соответствующему входу второго многовходового логического элемента ИЛИ, выходы которых подключены ко входам аналоговых ключей инте25 гратора, а средний выход каждой группы заземлен.

Источники информации, принятые во внимание при экспертизе данной заявки:

1. Патент Англии № 1106913, класс Н ЗА

30 от 20.03.68.

2. Авторское свидетельство СССР №408449, М. Кл.з Н 03D 3/04 от 12.07.71.

Многочастотный дискриминатор частотно-модулированных сигналов Многочастотный дискриминатор частотно-модулированных сигналов 

 

Похожие патенты:

Изобретение относится к устройствам демодуляции частотно-модулированных сигналов путем подсчета или интегрирования периодов колебаний
Наверх