Демодулятор с перестраиваемым алгоритмом

 

;,i) 54О39

ОПИСАНИЕ

ИЗОБРЕТЕН ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Соеа Советских

Социалистических

Ресиубиик (61) Дополнительное к авт. свид-ву (22) Заявлено 13.07.73 (21) 1951058/09 с присоединением заявки № (23) Приоритет

Опубликовано 25.12.76, Бюллетень № 47

Дата опубликования описания 25.01.77 (51) М. Кл Н 04L 25/02

Государственный комитет

Совета Министров СССР ао аелам изобретений и открытий (53) УДК 621.394.152 (088.8) (72) Авторы изобретения

В. С. Котов, А. Ф. Кулаковский и Л. А. Виноградова (71) Заявитель (54) ДЕМОДУЛЯТОР С ПЕРЕСТРАИВАЕМЫМ АЛГОРИТМОМ

Изобретение относится к радиосвязи и может использоваться в радиоприемных устройствах стартстопных сигналов частотной телеграфии (ЧТ), работающих на линиях, где возможны селективпые замирания, период которых много больше длительности элементарной посылки.

Для приема сигналов ЧТ известен приемник дискретной информации, содержащий блок управления формирователем порогового напряжения и группы каналов, подключенные к логической схеме, причем в каждом из каналов последовательно включены узкополосный канальный фильтр, детектор и вычитающее устройство, подключенное к логической схеме, причем к входам блока управления подключены выходы детекторов всех каналов данной группы.

Наиболее близким по технической сущности к изобретению является демодулятор с перестраиваемым алгоритмом для приема сигпалов частотной телеграфии, содержащий два канала, каждый из которых состоит из последовательно включенных полосового фильтра, детектора сигнала и блока оценки уровня сигнала, при этом выходы детектора сигнала и блока оценки уровня сигнала каждого канала подключены к общему для обоих каналов сумматору, выход которого соединен с формирователем выходного сигнала, а выход формирователя выходного сигнала подключен к одному входу формирователя канальных стробов, другой вход которого подключен к источнику тактовых импульсов, каждый выход

5 формирователя канальных стробов подключен к стробирующему входу блока оценки уровня сигнала соответствующего канала.

Однако известный демодулятор обладает недостаточной помехоустойчивостью из-за

10 того, что, в во-первых, при перерывах в передаче сообщения, характеризуемых для стартстопной работы передачей сигнала одного канала, оценка уровня сигнала другого канала равна оценке у ровня шумов и, во-вторых, в

15 блоках оценки уровней сигнала отсутствует усреднение выборок сигнала.

Целью изобретения является повышение помехоустойчивости демодулятора.

Для этого в демодуляторе с перестраива20 емым алгоритмом для приема сигналов ЧТ, содержащем два канала, каждый из которых состоит из последовательно включенных полосового фильтра, детектора сигнала и блока оценки уровня сигнала, при этом выходы де25 тектора сигнала и блока оценки уровня сигнала каждого канала подключены к общему для обоих каналов сумматору, выход которого соединен с формирователем выходного сигнала, а выход формирователя выходного сиг30 нала подключен к одному входу формирова540399 теля канальных стробов, другой вход которого подключен к источнику тактовых импульсов, каждый выход формирователя канальных стробов подключен к стробирующему входу блока оценки уровня сигнала соответствующего канала, выход формирователя выходного сигнала соединен через последовательно включенные анализатор и двухпозиционный переключатель с управляющими входами блоков оценки уровня сигнала, причем блок оценки уровня сигнала каждого канала выполнен в виде последовательно соединенных ключа, элемента памяти и усредняющего фильтра. При этом стробирующий вход ключа является стробирующим входом блока оценки уровня сигнала, а вход элемента памяти является управляющим входом блока оценки уровня сигнала.

На фиг. 1 приведена структурная электрическая схема демодулятора; на фиг. 2 — эпюры напряжений в различных точках схемы.

Демодулятор с перестраиваемым алгоритмом содержит два канала 1, 2, каждый из которых состоит из последовательно включенных полосового фильтра (ПФ) 3, детектора 4 сигнала и блока 5 оценки уровня сигнала, выполненного в виде последовательно соединенных ключа 6, элемента памяти 7 и усредняющего фильтра 8, при этом строби рующий вход ключа 6 является стробирующим входом блока 5, а вход элемента памяти 7 является управляющим входом блока 5. Выходы детектора 4 и блока 5 каждого канала 1, 2 подключены к сумматору 9, выходом подключенному к формирователю 10 выходного сигнала, выход которого подключен к одному входу формирователя 11 канальных стробов, другой вход которого подключен к источнику тактовых импульсов (на фиг. 1 не,показан). Каждый выход формирователя 11 подключен к стробирующему входу блока 5 соответствующего канала 1, 2, а выход формирователя

10 соединен через последовательно включенные анализатор 12 и двухпозиционный переключатель 13 с управлющими входами блоков 5.

Демодулятор работает следующим образом.

На вход демодулятора поступает сигнал

ЧТ (см. фиг. 2a), несущий информацию о передаваемой последовательности двоичных сигналов «1» и «О», имеющий длительность элементарного сигнала Т и средний период замираний T>)>T. Канал 1 обрабатывает сигналы

«1», канал 2 — сигналы «О». В канале 1 детектор 4 выделяет огибающую U< (см. фиг.

2б), из которой в блоке 5 оценки уровня сигнала путем взятия выборок с помощью ключа

6 и элемента памяти 7 (см. фиг. 2в) и усреднения их усредняющим фильтром 8 формируется напряжение оценки U< (см. фиг. 2е), равное примерно половине амплитуды сигналов «1». В канале 2 детектор 4 выделяет огибающую U< (см. фиг. 2д), из которой в блоке

5 аналогичным образом путем взятия выборок

4 с,помощью ключа 6 и элемента памяти 7 (см. фиг. 2 е) и усреднения их уоредняющим фильтром 8 формируется напряжение оценки

Го (см. фиг. 2яс), равное примерно половине амплитуды сигналов «0». На выходе сумматора 9 формируется напряжение ЛУ= (U<— — (Л) — (Up — Up) (см. фиг. 2з). Формирователь 10 выходного сигнала формирует ограниченный сигнал (см. фиг. 2u), имеющий уровень «1» при ЛУ)0 и «0» при ЛС <0. Формирователь 11 канальных стробов .разделяет тактовые импульсы (см. фиг. 2к) на:стробы

«1» (см. фиг. 2 л), соответствующие AU) 0 и стробы «О» (см. фиг. 2л), соответствующие

AU<0, подаваемые на стробирующие входы блоков 5 каналов 1, 2 соответственно.

Анализатор 12 выявляет перерывы в передаче сообщения, характеризуемые наличием сигнала в одном из каналов 1, 2 и через время анализа Т, после начала перерыва формирует управляющий сигнал (см. фиг. 2н), переводящий двухпозицио нный переключатель

13 в положение «замкнуто». В результате этого управляющие .входы блоков 5 замыкаются, и оценка уровней сигнала в них осуществляется по сигналу одного канала 1, 2, что приводит к выравниванию оценок. Решения в таких ситуациях принимаются по знаку напряжения ЛУ= У, — Uo, что соответствует оптимальному алгоритму при отсутствии информации об амплитудах принимаемых сигналов.

После окончания перерыва анализатор 12 размыкает двухпозиционный переключатель

13, и в блоках 5 устанавливаются оценки уровней собственных сигналов.

Формула изобретения

1. Демодулятор с перестраиваемым алгоритмом для приема сигналов частотной телеграфии, содержащий два канала, каждый из которых состоит из последовательно включенных полосового фильтра, детектора сигнала и блока оценки уровня сигнала, при этом выходы детектора сигнала и блока оценки уровня сигнала каждого канала подключены к об- щему для обоих каналов сумматору, выход которого соединен с формирователем выходного сигнала, а выход фармирователя выходного сигнала подключен к одному входу формирователя канальных стробов, другой вход которого подключен к источнику тактовых импульсов, каждый выход формирователя канальных стробов подключен к стробирующему входу блока оценки уровня сигнала соответствующего канала, отличающийся тем, что, с целью повышения помехоустойчивости, выход формирователя выходного сигнала соединен через последовательно включенные анализатор и двухпозиционный переключатель с управляющими входами блоков оценки уровня сигнала.

2, Демодулятор по п. 1, отл ичающийся тем, что блок оценки уровня сигнала каждого канала выполнен в виде последовательно

540399 о соединенных ключа, элемента памяти и усрепняющего фильтра, при этом стробирующий вход ключа является стробирующим входом олока оценки уровня сигнала, а вход элемента памяти янлястся управляющим входом олока оценки уровня сигнала.

540399

Дцг 2

Составитель Г. Теплова

Техред Л. Гладкова

Корректор Л. Котова

Редактор Ф. Хлебников

Типография, пр. Сапунова, 2

Заказ 2939(11 Изд. № 357 Тираж 864, Подписное

ЦНИИПИ Государственного ктмитета Совета Министров СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4)5

Демодулятор с перестраиваемым алгоритмом Демодулятор с перестраиваемым алгоритмом Демодулятор с перестраиваемым алгоритмом Демодулятор с перестраиваемым алгоритмом 

 

Похожие патенты:

'зная // 375874

Изобретение относится к системе для определения в приемнике системы связи с переменной скоростью передачи данных скорости, с которой данные кодируются передатчиком системы связи

Изобретение относится к системам связи между электронными устройствами, в частности, к системам, включающим в себя универсальные асинхронные приемопередатчики
Наверх