Система связи с фазоразностной модуляцией первого порядка

 

1ii) 543!94

О 1 И | А Н И Е

ИЗОБРЕТЕНИЯ

Союз Советских

Социалистических

Республик

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (6!) Дополнительное к авт. свид-ву 451166 (22) Заявлено 13.01.75 (21) 2098599/09 с присоединением заявки № (23) Приоритет

Опубликовано 15.01.77. Бюллетень № 2

Дата опубликования описания 28.02.77 (51) М Кл з Н 041 27/18

Н 03D 3/02

Государственный квинтет

Совета Министров СССР

Il0 делам изобретений и открытий (53) УДК 621.394.4:621. .376.4 (088.8) (72) Авторы изобретения

К. Н. Шелкунов, E. С, Барбанель и В. Н. Гончаров (71) Заявитель

Ленинградский электротехнический институт связи им. проф. М. А. Бонч-Бруевича (54) СИСТЕМА СВЯЗИ С ФАЗОРАЗНОСТНОЙ МОДУЛЯЦИЕЙ

ПЕРВОГО ПОРЯДКА

Изобретение относится к технике связи и может использоваться при приеме сигналов дискретной информации при нестабильной н ес у щей ч а сто те.

По основному авт. св. №451166 известна система связи с фазоразностной модуляцией (ФРМ) первого порядка, содержащая передающую часть с ФРМ первого порядка и канал связи, на выходе которого включен приемник ФРМ второго порядка, содержащий два квадратурных автокоррелятора, состоящих из общего элемента памяти на половину длительности посылки, фазовращателя, двуi перемножителей и двух интеграторов со сбросом, выходы которых непосредственно и через другие элементы памяти на половину длительности посылки подключены к соответствующим перемножителям, выходы последних через сумматор подключены к пороговому элементу, другой вход которого связан с устройством синхронизации, соединенным также с элементами памяти па половину длительности посылки и с входами сброса интеграторов (1).

Однако известная система связи обладает недостаточно высокой помехоустойчивостью к аддитивным шумам из-за ухудшения энергетических соотношений в связи с необходимостью обработки лишь половины информационных посылок.

С целью повышения помехоустойчивости к аддитпвным шумам в предлагаемую систему связи введены дополнительные сумматор и элемент памяти на половину длительности посылки, причем один выход блока спнхронизаIIHi". и управления соединен с первым входом дополнительного сумматора непосредственно, а другой с вторым входом дополнительного сумматора через дополнительный элемент па10 мяти на половину длительности посылки, другой вход которого соединен с выходом сумматора и с третьим входом дополнительного сумматора, выход последнего соединен с входом порогового элемента.

15 На чертеже представлена структурная электрическая схема системы связи с фазоразностной модуляцией первого порядка.

Система связи с ФРМ первого порядка содержит передающую часть с ФРМ первого порядка и канал связи (на чертеже не показаны), на выходе которого включен приемник

ФРМ второго порядка, содержащий два квадратурных автокоррелятора, состоящих из общего элемента памяти 1 на половину длитель25 ности посылки, фазовращателя 2, двух перемножителей 3, 4 и двух интеграторов 5, 6 со сбросом, выходы которых непосредственно и через другие элементы памяти 7, 8 на половину длительности посылки подключены к

30 соответствующим перемножителям 9, 10, вы543194

45 ходы последних подключены к входам сумматора 11, а его выход соединен с одним из входов дополнительного элемента памяти 12 на половину длительности посылки и через дополнительный сумматор 13 с входом порогового элемента 14. Входы дополнительного сумматора 13 через дополнительный элемент памяти 12 и непосредственно соединены с соответствующими выходами устройства 15 синхронизации и управления, соединенного также с элементами памяти 7, 8 и с входами сброса интеграторов 5, 6.

Предложенная система связи работает следующим образом, С выхода канала связи сигнал в виде импульсов с высокочастотным заполнением и различными начальными фазами поступает на одни из входов перемножителей 3 и 4 непосредственно, а на другие входы — через оощий элемент памяти 1 (для перемножптеля

3) и через тот же элемент памяти и фазовращатель 2 (для перемножителя 4). Сигналы, полученные на выходах перемножителей 3 и т

4, интегрируются в пределах О, где т—

2 длительность посылки, в соответствующих интеграторах 5 и 6, работающих в режиме со сбросом.

Таким образом, интегрирование производится последовательно для каждой из половин приходящих посылок (за исключением первой посылки в передаче, когда работа еще не установилась).

По окончании интегрирования интеграторы

5, 6 по сигналу с устройства 15 синхронизации устанавливаются в исходное состояние (сбрасываются) .

Часть системы, состоящая из элемента памяти 1, фазовращателя 2, перемножителей 3, 4 и интеграторов 5, 6, образует два квадратурных автокоррелятора, использующих общий элемент памяти 1 и отличающихся только сдвигом фаз на с/2 между перемножаемыми колебаниями. Эти автокорреляторы формируют напряжения, пропорциональные косинусу и синусу разности текущей фазы двух половинок каждой посылки на одних этапах («четные» этапы) и второй половинки и-й и первой половинки n+ 1 посылки на других этапах («нечетные» этапы). При работе схемы эти этапы чередуются, причем за время, рав5

30 ное 2п, имеются два «четных» и один «нечетный» этапы, Далее отсчеты постоянных напряжений поступают ца перемножители 9, 10 непосредственно и через элементы памяти 7,8 при помощи которых осуществляется совмещение на входах перемножителей 9 и 10 результатов обработки «четных» и «нечетных» этапов. Напряжения с выходов перемножителей 9 и 10 поступают на входы сумматора 11, на выходе которого за время, равное длительности посылки, с интервалом т/2 появляются напряжения, пропорциональные сумме результатов обработки соответственно на первом «четном» и последующем

«нечетном» этапах и этом же «нечетном» и следующем «четном» этапах.

Полученные таким образом напряжения поступают на один из входов дополнительного сумматора 13 непосредственно, а на другой— через дополнительный элемент памяти 12. По окончании суммирования по сигналам с устройства 15 синхронизации и управления сорасывается дополнительный сумматор 13 и дополнительный элемент памяти 12. Снимаемое с выхода дополнительного сумматора 13 напряжение сравнивается с заданным порогом в пороговом элементе 14, где определяется знак напряжения, соответствующий переданному двоичному символу.

Формула изобретения

Система связи с фазоразностной модуляцией первого порядка по авт. св. ¹ 451166, отличающаяся тем, что, с целью повышения помехоустойчивости к аддитивным шумам, введены дополнительные сумматор и элемент памяти на половину длительности посылки, причем один выход блока синхронизации и управления соединен с первым входом дополнительного сумматора непосредственно, а другой — с вторым входом дополнительного сумматора через дополнительный элемент памяти на половину длительности посылки, другой вход которого соединен с выходом сумматора и с третьим входом дополнительного сумматора, выход последнего соединен с входом порогового элемента.

Источник информации, принятый во внимание при экспертизе:

1. Лвторское свидетельство № 451166, М. Кл. Н 03D 3/02, 1972 (прототип), 543194

Составитель Э. Гил инская

Техред Л. Гладкова

Редактор T. Янова

Корректор И. Позняковская

Типография, пр. Сапунова, 2

Заказ 128,4 Изд. № 138 Тираж 869 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Система связи с фазоразностной модуляцией первого порядка Система связи с фазоразностной модуляцией первого порядка Система связи с фазоразностной модуляцией первого порядка 

 

Похожие патенты:
Наверх