Устройство контроля импульсных последовательностей

 

Всгс.оюзння

1 Р:.. -:,.т:"- :" : . - ;- -,"-! скРЖ

О П И С А Н-И ЕИЗОБРЕТЕН вея

Союз Советских

Социалистических

Республик (11) 544121

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к авт. свис-ву (22) Заявлено 14.08.75 (21) 2165982/21 (51) 41. .;—

Н 03 К -, >0 с присоединением заявки ." е (23) Приоритет

Гасударственный комитет

Совета Министров СССР

fI0 делам изооретений и открытий (53) УДК 621.374. . 33 (088.8 ) (43) Опубликопано25.01.77.Áþëëåòeíü ¹ 3 (45) Дата опубликования or.èñàíèÿ 10.05.77 (72) Авторы изобретения

Г. И. Иоффе, М. Л. Миневич и 0. Э. Удальев (71) Заявитель (54) УСТРОЙСТВО КОНТРОЛЯ ИМПУЛЬСНЫХ

ПОСЛЕДОВАТЕ ЛЬНОСТЕ Й

Изобретение относится к импульснои технике.

Известно устройство ля контрэля импулсной последовательности, состоящее из дискриминатора, классификатора в счетной цепи и нескольких запоминающих блоков. В анализаторе имеется цепь задержки с одним входом и тремя выходами, подключенными к запэминающим блокам (1) . Это устройство является cJIo>KHbIM, о

Известно также устройство для контроля импульсной последовательности, с одержащее средство для разделения парных и непарных сигналов, два ждущих мультивибратора, соответствующие выходы которых соединены со15 входами лэгическэгэ элемента И, а также со входами логического элемента ИЛИ(2).

Недостатком этого устройства является недостаточная точность контроля.

Наиболее близким по технической сутцно- 2( сти к заявленному является устройство, содержащее реверсивный счетчик, входы которого соединены с триггером и источником тактовых импульсов, а вь ход которого соединен с одним входом логического элемен- 25 та И, второй вход которого сэединен сэ вхэдэм триггера и выходом вхэдногэ логического элемента И, один вход которогэ соединен с источником входного ситнала, а втг рой вход подключен к соответствующему Bbrходу реверсивного счетчика, причем выход логического элемента И соединен сэ входом логического элемента НЕ, элемент задержки и и дикатор (31.

Недостатком даннэгэ известного устройства является невозможность контроля непрерывной последовательности импульсов.

Целью изобретения является осуществление контроля непрерывной последовательности импульсов с неизвестным периодом гговторения.

Это достигается тем, что в устройство контроля импульсных последовательностей, содержащее реверсивный счетчик, входы которого соединены с триггером и истэчникэ тактовых импульсов, а выход которого с-динен с одним входом логическэгэ элемента

И, второй вход которого соединен сэ Входом триггера и выходом вхэдпэгэ лэгпч<...кэгэ элемента И, один вход хэт".t.. >c:дп:..

544121 с источником входного сигнала, а второй вход подключен к соответствующему выходу реверсивного счетчика, причем выход логического элемента И соединен со входом логического элемента НЕ, введены два дополни-5 тельных логических элемента И, счетчик, регистр сдвига, логический элемент ИЛИ и дополнительный триггер, причем один вход первого из дополнительных логических элементов И подключен к источнику входного щ сигнала, второй его вход соединен с выходом указанного триггера, третий еговход соединен с выходом логического элемента HE, а его выход подключен к одному из входов счетчика, второй вход которого соединен с соответствующим выходом реверсивного счетчика, а выход которого подключен к одному входу логического элемента ИЛИ, второй вход которого через второй дополнительный логический элемент И соединен с ге регистром .сдвига, входы которого соединены с выходами реверсивного счетчика и логического элемента И, при этом выход логического элемента ИЛИ соединен с входом дополнительного триггера, вход "установка нуля 25 которого соединен с соответствующим BblxO» дом реверсивного счетчика, а выход которого подключен ко входу упомянутого триггера.

На чертеже приведена структурная алек трическая схема предлагаемого устройства. 3b

Устройство содержит реверсивный счетчик 1 логический элемент И 2, регистр сдвига З,логический элемент И4, логический элемент ИЛИ-5, триггеры 6 и 7, логический элемент И 8, счетчик 9, логический эле- 35 мент НЕ 10 и логический элемент И 11, На вход 12 подан сигнал тактовой часTDTbI, на вход 13 подан входной сигнал, на вход 14 подан сигнал установки в исходное состояние, а выходной сигнал снимается с 40 выхода 15.

Принцип работы устройства заключается в следующем.

В исходном состоянии все триггеры и счетчики находятся в нулевом состоянии, а 45 в регистре сдвига записаны символы "1 во все разряды. На элемент 11 с выхода реверсивного счетчика поступает разрешаюший потенциал.

Регистр сдвига и счетчик необходимы для реализации того или иного порога срабатывания устройства. Не всегда следует принимать решение об искажении контролируемой последовательности или об ее сильном искажении шумами, если имеет место единичный 55 сбой, Например, при смене периода -следования входных импульсов сбой неизбежен, но его можно и не индицировать Регистр сдвига и счетчик позволяют заранее установить порог как пЬ числу сбоев периодов импуль-. 6o

4 сов (следуюших подряд или с промежутками), так и по числу ложных импульсов, попадаюших в промежутки. Первые из этих сбоев ре"° гистрируются в регистре сдвига и выделяются логическим элементом 4, а вторые сбои регистрируются в счетчике.

В момент прихода первого импульса контролируемой последовательности на вход 13 триггер 7 переходит в единичное состояние и разрешает прохождение импульсов частоты со входа.

12 на суммирующий вход реверсивного счетчика. При этом с выхода триггера 7 на элемент И 8 поступает запрещающий потенциал.

В процессе работы реверсивного счетчика на элемент И 2 также поступает запрешаюший потенциал.

Следуюший импульс контролируемой последовательности, поступаюший на вход

13, переводит триггер 7 в нулевое состояние. К этому моменту в реверсивном счетчике зафиксировано некоторое число, соответствующее длительности периода контролируемой последовательности. Сигнал с триггера

7 разрешает прохождение сигналов частоты

f со входа 12 на вычитаюший вход реверсивного счетчика и подает разрешающий потенциал на вход элемента И 8. Поскольку на выходе элемента 2 сигнал отсутствует, то с элемента 10 на элемент 8 также подан разрешающий потенциал. При работе реверсивного счетчика в режиме вычитания на вход элемента 1 1 подается запрещающий потенциал. Если до момента обнуления счетчика на вхо-де 13 появятся ложные импульсы, то они пройдут через элемент 8 на счетчик. Если число этих импульсов превысит значение порога, то с выхода счетчика сигнал поступит на элемент 5, Если же число ложных символов не превышает порога, то в момент обнуления счетчика подается разрешающий потенциал на элемент 2; устанавливается

"О" в счетчике, снимается запрещающий потенциал с элемента 11 и очередной сигнал со входа 13 поступает через элементы 2 и 11 в регистр сдвига и переводит в единичное состояние триггер 7. Тем самым контролируется наличие импульсов последовательности — в регистр сдвига записывается символ "1", если очередной импульс частоты Г на входе 13 присутствует, и символ

О, если импульс отсутствует. Соответствуюшнй порог (наличие определенного количества нулей) реализует элемент 4. Если на выходе логического элемента 4 появится сигнал, то он проходит через элемент 5 в виде сигнала о нарушении входной последовательности на выход 15 и переводит в единичное состояние триггер 6. С выхода этого триггера сигнал поступает на установку всех элементов устройства в исходное сос544121

БНИИПИ Заказ 960/71

Тираж 1065 Подписное

Филиал ППП "Патент", г. Ужгород, ул. Проектная, 4тояние и одновременно фиксирует триггер 7 в единичном положении. При этом сигналы частоты f co входа 12 поступают на суммирующий вход реверсивного счетчика, который считает-до тех пор, пока с его выхода не появится сигнал, устанавливающий триггер 6 в нулевое положение, после чего работа начинается сначала.

Таким образом, устройство контролирует произвольную периодическую последователь- щ ность импульсов как на наличие этих импульсов, так и на наличие ложных импудьсов, Ф ормула из обретения <5

Устройство контроля импульсных последовательностей, содержащее реверсивный счетчик, входы которого соединены с триггером и источником тактовых импульсов, а вы- 29 ход которого соединен с одним входом логического элемента И, второй вход которого соединен со входом триггера и выходом входного логического элемента И, один вход которого соединен с источником входного сиг- 25 нала, а второй вход подключен к соответствующему выходу реверсивного счетчика, причем выход логического элемента И соединен со входом логического элемента НЕ, о т л и ч а ю щ е е с я тем,что,с цельюобеспечения контроля непрерывной последовательности импульсов с неизвестным периодом повторения, в него введены два дополнительных логических элемента И, счетчик, регистр сдвига, логический элемент ИЛИ и дополнительный триггер, npmeM один вход первого из дополнительных логических элементов И подключен к источнику входного сигнала, второй его вход соединен с выходом упомянутого триггера, третий его вход соединен с выходом логического элемента НЕ, а его выход подключен к одному из входов счетчика, второй вход которого соединен с соответствующим выходом реверсивного счетчика, а выход которого подключен к одному входу логического элемента ИЛИ, второй вход которого через второй дополнительный логический элемент И соединен с регистром сдвига, входы которого соединены с выходами реверсивного счетчика и логического элемента И, при этом выход логического элемента ИЛИ соединен с входом дополнительного триггера, вход установка нуля" коTopoI соединен с с оответствующим выходом реверсивного счетчика, а выход которого подключен ко входу упомянутого триггера.

Источники информации, принятые во внимание при экспертизе:

1. Заявка Франции ¹ 2182857 кл.

Н 03 К 5/00, от 18.01.74.

2. Заявка Франции № 2180452 кл.

G 01 12 23/00 от 04.01.74.

3. Заявка СССР № 2095588, кл.

Н 03 К 5/18 от 10.01.74.

Устройство контроля импульсных последовательностей Устройство контроля импульсных последовательностей Устройство контроля импульсных последовательностей 

 

Похожие патенты:

Изобретение относится к электроизмерениям, автоматике, импульсной, преобразовательной и др.технике и может быть использовано в качестве многофункционального устройства, например, сравнение фаз или напряжений, или длительностей, или формирователей в интегральном исполнении

Изобретение относится к электротехнике и импульсной технике и может быть использовано для получения инфранизкочастотных импульсов, необходимых в цепях управления импульсной работой различных объектов железнодорожной автоматики, формируемых релейно-контактными узлами

Изобретение относится к оборудованию систем автоматизации научных исследований в ядерной физике и смежных областях и может использоваться для измерения интенсивности импульсных сигналов, статистически распределенных во времени

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управления

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управления

Изобретение относится к области формирования и генерирования пучков заряженных частиц и может быть использовано в катодолюминесцентном анализе вещества, плазмохимии, квантовой электронике и т.д
Изобретение относится к области формирования и генерирования пучков заряженных частиц и может быть использовано в катодолюминесцентном анализе вещества, плазмохимии, квантовой электронике и т.д

Изобретение относится к импульсной цифровой технике

Изобретение относится к импульсной цифровой технике, предназначено для формирования выходных импульсов с требуемой длительностью по каждому из трех событий (по фронту сигнала на первом управляющем входе, по нулевому уровню сигнала от замыкающей кнопки с подавлением дребезга при единичном сигнале на первом управляющем входе, при обнаружении пропуска импульса или “зависания” (прекращения изменения) сигнала на импульсном входе при разрешении единичными сигналами на первом и втором управляющих входах), и может быть использовано, например, в качестве формирователя импульсов системного сброса (RESET (RST)) устройства программного управления (УПУ) с энергонезависимым оперативным запоминающим устройством (ОЗУ) обслуживаемой или необслуживаемой микроконтроллерной или микропроцессорной системы (М-системы) обработки информации и управления с поддержкой режима аппаратного сторожевого таймера для перезапуска УПУ при “зависании” прикладной программы М-системы, проектируемой с учетом следующих основных принципов [1]: программного управления, магистрального обмена информацией, модульного построения и наращивания вычислительной мощности
Наверх