Устройство для управления переключением резерва

 

О П И С А Н И Е (tt) 546889

ИЗОБРЕТЕНИЯ

Союз Советских

Ссциалнсти IBGKHX

Республик

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к авт. свид-ву (22) Заявлено 30.07.74 (21) 2047942/24 с присоединением заявки № (23) Приоритет

Опубликовано 15.02.77. Бюллетень ¹ 6

Дата опубликования описания 13.04.77 (51) М. Кл.- G 06F 11/00

Государственный комитат

Совета Министров СССР по делам изобретений и открытий (53) УДК 62-5:681.3-19 (088.8) (72) Автор изобретения

И. О. Лицит (71) Заявитель (54) УСТРОЙСТВО ДЛЯ УПРАВЛЕНИЯ ПЕРЕКЛЮЧЕНИЕМ

РЕЗЕРВА

Изобретение относится к автоматике н вычислительной технике и может быть использовано для построения систем высокой надежности.

Известно резервированное по мажоритарному принципу устройство, которое содержит

2k+1 резервируемых каналов, причем не менее /2+1 каналов подключены к источнику питания непосредственно, а остальные — через блок выявления неидентичной работы любого из упомянутых k+1 каналов. Однако в этом известном устройстве при отказе одного из 22+ 1 каналов к источнику питания подключаются все оставшиеся А каналы, т. е. возрастает потребление энергии от источника питания. Известно также устройство управления резервированной системы, содержащее счетчик, соединенный с дешифратором, выходы которого через элементы «ИЛИ» подключены к переключателям питания резервируемых блоков, а выходы последних непосредственно и через элемент «ИЛИ» подключены к входам элементов несовпадения, выходы которых соединены со входами элементов «И», вторые входы которых подсоединены к шинам питания соответствующих резервируемых блоков, а выходы через элемент «ИЛИ» подсоединены к счетчику. Это известное устройство характеризуется возможностью блокировки переключения блоков при включении пары неисправных блоков, II Ietolrtltx одинаковые выходные сигналы; такой случай может иметь место в процессе поиска пары исправных блоков, в результате чего выходной спг5 нал системы определяется неисправными блоками, что приводит к отказу резервированной системы.

Цель изобретения — повышение надежности устройства, а также более полное нсполь1р зованне резерва — обеспечение работоспособности резервированной системы при наличии в последней хотя бы двух исправных блоков.

В описываемом устройстве это достигается тем, что в нем, кроме счетчика, соединенного

15 через дешифратор с переключателями питания и резервируемых блоков, выходы которых непосредственно и через первый элемент

«ИЛИ» подключены к входам элементов несовпадения, выходы которых соединены с первыми входамн первых двухвходовых элементов «И», вторые входы которЪ|х соединены с шинами питания соответствующих резервируемых блоков, а выходы — с входамн второго элемента «ИЛИ», дополнительно установлены генератор импульсов, элемент задержки, третий элемент «ИЛИ», два элемента «ИЛИ-НЕ» 2п элементов памяти, п+2 элементов «НЕ», 2п+1 двухвходовых элементов «И», 2а+1 трехвходовых элементов «И», 30 причем выход второго элемента «ИЛИ» сое546889 дппен со входом элемента «НЕ» п с первыми входамп и трсхвходовых элементов «И», вторые входы которых соединены с шинамп питания соответствующих резервируемых блоков, а третьи входы — с выходом первого элемента «ИЛИ-НЕ» и с одним пз входов третьего элемента «ИЛИ», другие входы которого соединены с выходами вторых и двухвходовых элементов «И», выход элемента «НЕ» соединен с первым входом трсхвходового элемента «И», второй вход которого соединен с выходом третьего элемента «ИЛИ», третий вход — с выходом второго элемента «ИЛИНЕ», а выход соединен со входом элемента задержки и с первыми входами вторых и трехвходовых элементов «И», вторые входы которых соединены с выходами соответствующих элементов «НЕ», входы которых соединены с шинами питания соответствующих резервируемых блоков, а третьи входы — с выходами соответствующих первых и элементов памяти и первыми входами соответствующих вторых и двухвходовых элементов «И», вторые входы которых соединены с шинами питания соответствующих резервируемых блоков, а также с входами первого элемента

«ИЛИ-НЕ», а выходы вторых и трехвходовых элементов «И» соединены с информационными входами соответствующих вторых и элементов памяти, выходы которых соединены с первымп входами соответствующих третьих и двухвходовых элементов «И», вторые входы которых соединены с шинами питания соответствующих резервируемых блоков, а выходы — с входами второго элемента «ИЛИНЕ», выход элемента задержки соединен с входами установки исходного состояния соответствующих первых и элементов памяти, информационные входы которых соединены с выходами соответствующих вторых и трехвходoBblx элементов «И», и с входом элемента «НЕ», выход которого соединен с первым входом двухвходового элемента «И», второй вход которого соединен с выходом генератора импульсов, а выход — с входом счетчика.

На чертеже приведена блок-схема описываемого устройства для резервированной системы, состоящей пз двух рабочих и двух резервных блоков.

Блоки 1, 2, 3 и 4 резервируемой системы соединены с устройством для управления переключением резерва, которое содержит элемент «ИЛИ» 5, элементы 6, 7, 8 и 9 несовпадения, элементы «И» 10, 11, 12 п 13, элементы «ИЛИ» 14, счетчик 15, дешифратор 16, элементы «ИЛИ» 17, 18, 19 и 20, переключатели питания 21, 22, 23 и 24, вход 25, резервированной системый, выход 26 резервированной системы, элемент «НЕ» 27, элемент «И»

28, элемент «НЕ» 29, элемент «И» 30, генератор импульсов 31, элементы «И» 32, 33, 34 и

35, элементы памяти 36, 37, 38 и 39, элемент

«ИЛИ-НЕ» 40, элементы «И» 41, 42, 43 и 44, элемент «ИЛИ» 45, элементы «НЕ» 46, 47, 48 н 49, элементы «И» 50, 51, 52 и 53, элементы

5,- 56 57 ., с, .„,, ... 58 элементы «И» 59, 60, 61 п 62, элемент «ИЛИНЕ» 63, входы 64, 65, 66 и 67 сброса элементов памяти 54, 55, 56 и 57.

Сигналы с блоков 1, 2, 3 и 4 резервированной системы поступают на элемент «ИЛИ» 5 и ца первые входы элементов несовпадения

6, 7, 8 и 9, вторые входы которых соединены с выходом 26 системы. Сигналы несовпадения с выходов элементов 6, 7, 8 п 9 поступают на первые входы элементов «И» 10, 11, 12 и 13, вторые входы которых соединены с шинамн пппгаппя соответствующих блоков 1 — 4. Сигналы несовпадения с выходов элементов «И»

1,-, 10 — 13 поступают на элемент «ИЛИ» 14, с выхода которого, во-первых, на вход элемента

«НЕ» 27, во-вторых, на входы элементов «И»

32, 33, 34 и 35, вторые входы которых соединены с шинами питания соответствующих резервируемых блоков, а третьи входы — с вы: одом элемента «ИЛИ-НЕ» 40. С выхода элемента

«НЕ» 27 сигнал поступает па вход элемента

«И» 28, на второй вход которого поступает сигнал с выхода элемента «ИЛИ» 45, а на третий вход — с выхода элемента «ИЛИ-НЕ» 63.

С выхода элемента «И» 28 сигнал поступает, во-первых, на вход элемента задержки 58, вовторых, на входы элементов «И» 50, 51, 52 и

53, па вторые входы которых поступают сигналы с выходов элементов «НЕ», входы которых соед|шепы с шинами питания соответствующих резервируемых блоков, а на третьи входы — с выходов элементов памяти 36, 37, 38 и 39, которые, кроме того, поступают на входы элемента «ИЛИ-НЕ» 40 и на входы элементов

«И» 41, 42, 43 и 44, вторые входы которых соединены с шинами питания соответствующих резервируемых блоков. На входы элемента

«ИЛИ 45 поступают сигналы с выхода эле4О мента «ИЛИ-НЕ»40 и элементов «И»41,42,43 и 44. С выходов элементов «И» 50, 51, 52 и 53 сигналы поступают на информационные входы элементов памяти 54, 55, 56 и 57, фиксирующих неисправный блок, с выходов которых

4- сигналы поступают на входы элементов «И»

59, 60, 61 и 62, вторые входы которых соединены с шинами питания соответствующих резервируемых блоков, а выходы — с входами элемента «ИЛИ-НЕ» 63. С выхода элемента задержки 58 сигнал поступает, во-первых, на входы установки исходного состояния элементов памяти 36, 37, 38 и 39, на информационные входы которых поступают сигналы с выходов элементов «И» 32, ЗЗ, 34 и 35, во-вторых, на вход элемента «НЕ» 29. С выхода элемента

«НЕ» 29 сигнал поступает на вход элемента

«И» 30, на второй вход которого поступают импульсы с выхода генератора импульсов 31.

С выхода элемента «И» 30 сигнал поступает на вход счетчика 15. Счетчик 15 соединен с дешифратором 16, который выдает сигналы об отказах резервируемых блоков на шины, управляющие через элементы «ИЛИ» 17, 18, 19 п 20 ерекл|очателями питания, которые в гб зависимости от состояния счетчика 15 подают

546889 питание на те илн иные попарные комбинации блоков 1, 2, 3 и 4, например 1 и 2, 1 и 3, 1 и 4, 2 н 3, 2 и 4, 3 и 4.

В начальный момент элементы памяти 36—

39 и 54 — 57 приведены в исходное состояние и выдают íа выходах нули, вследствие чего выходные сигналы элементов «И» 41 — 44, 50—

53 и 59 — 62 равны нулю, а выходные сигналы элементов «ИЛИ-НЕ» 40 н 63, а также элемента «ИЛИ» 45 равны единице. Пусть в начальный момент счетчик 15 находится в состоянии, при котором дешифратор 16 выдает сигнал ио шине, соединенной с элементами

«ИЛИ» 17 и 18. Так как на остальных шинах дешифратора 16 сигналы отсутствуют, то выходные сигналы имеются только на входах элементов «ИЛИ» 17 и 18, и переключатели питания 21 и 22 подают напря?кение питания иа резервируемые блоки 1 и 2; при этом выдается разрешение прохождения сигнала несовпадения (единицы) через элементы «И» 10 и

11, а элементы 12 н 13 обесточенных блоков

3 н 4 выдают на выходе сигналы, равные пулю.

Блоки 1 и 2 в соответствии с входным сигналом и лоп1кой своей работы выдают выходные сигналы, равные нулю или единице; при исправном элементе «ИЛИ» 5 сигналы на входах элементов 6 и 7 совпадают, выходные сигналы элементов «И» 10 и 11 и «ИЛИ» 14 также равны ул1о, вследствие чего равны нулю выходные сигналы элементов «И» 32, 33, 34 н

35, а выходной сигHdë элемента «НЕ» 27, а также элемента «И» 28 н элемента задержки

58 равен единице. Выходной сигнал элементов

«НЕ» 29 и «И» 30 равен нулю, н счетчик 15 сохраняет свое состояние; в итоге остаются включенными блоки 1 и 2.

Пусть вследствие неисправности, например, блока 2, последний выдает «ложную» единицу, а блок 1 — нуль. В этом случае сигнал на выходе элемента «ИЛИ» 5 равен единице, c,!ãнал на выходе элемента несовпадения 6 равсн единице, а на элементе 7 — нулю, что приводит к появлению единицы на выходе элементов «И» 10 и «ИЛИ» 14, а так?ке элементов

«И» 32 и ЗЗ. На выходе элемента «НЕ» 27 появляется нуль, что приводит к появлению нулевого сигнала на выходе элемента «И» 28 и элемента задержки 58.

Таким ооразом, с входов установки исходного состояния элементов памяти 36 — 39 снимаются единичные сигналы гашения, в результате чего срабатывают элементы памяти 36 и

37, на информационные входы которых поступают единицы с выходов элементов «И» 3? и

33, и выдают и-1 свои < выходах единицы, ITo и!7иводит к появ,.те1ию нулевого сигнала иа выходе элсмента «ИЛИ-HF» 40. На выходе элемента «НЕ» ?9 появляется единичный сигнал, который открывает эле.лснт «И.> 30 для прохождения на счетчик 15 импульса с выход» генератора импульсов 31. Счетчик 15 перс:однт в следующее состояние, прн котором н.". пряжение питания поступает иа другие комбинации олоков (в рассматриваемом случае—

Д

20 с? Э

ЗО

55 го и> иа блоки 1 и 3). Так как блоки 1 и 3 исправны, то сигналы íH в11ходах зле леитов несовпалсния 6» 8, а также элементов «И» 10 и 12 или «ИЛИ» 14 равны нулю. Сигнал на выхо,".е эле 1снта «НЕ» 27 становится равен единице. Сигнал иа выходе элемента «ИЛИ» 45 при нулевом сигнале на выходе элемснта «ИЛИНЕ» 40 определяется выходными с пинала?ми элементов «И» 41 — 44 и ра ен сдшшце, когда гоявляс-.ся единичный сигнал на выходе одного из них, что имеет место тогда п только тогда, когда в новую комбинацию включениы.< блоков входит один из б loKQB той комбинации, с которой началось переключение. В рассматриваемом случае в новую комбинацию вклю1синых блоков 1 и 3 вход1.т блок 1, относящийся к ком<и<нации 1 и 2, зафиксированной эле.!eнт". H памяти 36 и 37, с которой началось пе!7екл1очсп11е, что регистрируется элементом «И> 41. на один вход которого поступает сдини: а с выхода элемента памяти 36, а

Hа втг рой вход — по ипше ш1тания включенного блока 1, в результате на выходе элементов «И > 41, «ИЛИ» 45 и «И» 28 появляется едпиииа, при этом появляется ед1шпца и на выходе элс лента «И» 51, тBê как па один из его входов поступает cz!HI1ша с выхода элемента «И» 28, на второй вход — единица с выхода элемента памяти 37. а иа третнй1 вход — сдини1га с выхода элемента

«HF» 47, иа вход которого поступает нулевой сигнал по цише питания откл1о:IBHo! о бло <а 2. В результате срабатывает элемент па.1яти 55. фиксирующий неисправный блок 2. На выходе элемента задержки 58 через время. необходимое для срабатывания элемента памяти, тоже появляется едиHi .чиый сигнал, который, во-первых. осуществляет сброс эле.лснтов памяти 36 и 37, что привод . т к появленшо едншшы íà выходе элемента «ИЛИ-НЕ» 40, во-вторых, вызывает появлсн |е на выходе элемента «НЕ > 29 нулевого сигнала. котор1.1й запрещает прохождение через элемент «И.> 30 импульсов с генератора импульсов 31 на счетчик 15, и последний сохраняет состояние: в итоге остяк?тся включен11 1ми блоки 1 и 3.

Пусть через некоторое время вследствие неисправности, например, блока 3, последний выдает «ло киь1й» нуль, а блок 1 — единицу. В этом ел чае сигнал на выходе элемента

«ИЛИ» 5 равен единице, сигнал на выхоче элемента несовпадения 6 равен нулю, а на элементе 8 — единице, что приводит к появленито сдпиииы иа выход< элементов «И» 12 и

«ИЛИ 14, и такжс элс лентов «И» 32 и ЗЗ. На

BI.!x<7zc э ie снто"„«НЕ» 27 и «И» 28, и такжс .элемент.> за сp?l ки 78 появля< гся Hl л1-. срабать ва;от элс?.снты памяти 36 и 38, иа инфор:ап11оии11c входы кото!71.1х поступают единицы в11ходов элементов «И» 32 и 33, и выдают иа аоих выходах единн1п1, что приводит к появ,-" .io и левого сигнала на выходе элементаИЛИ-НЕ» 40. На выходе элемента «НЕ» 29 появляется единица, которая открывает эле546889 мент «И» 30 для прохождения на счетчик 15 импульса с выхода генератора импульсов 31.

Счетчик 15 переходит в следующее состояние, при котором напряжение питания поступает на другие комбинации блоков (в рассматриваемом случае — на блоки 1 и 4). Так как блоки 1 и 4 исправны, то сигналы на выходах элементов несовпадения 6 и 9, а также элементов «И» 10 и 13 и «ИЛИ» 14 равны нулю. Сигнал на выходе элемента «НЕ» 27 становится равен единице. На выходе элемента «ИЛИ» 45 тоже сохраняется единица, так как равен единице сигнал на выходе элемента «И» 41, на один вход которого поступает единица с выхода элемента памяти 36, а на второй вход— единица по шине питания блока 1. В результате появляется единица на выходе элемента

«И» 28, а также элемента «И» 52, на второй вход которого поступает единица с выхода элемента памяти 38, а на третий вход-единица с выхода элемента «НЕ» 48, на вход которого поступает нулевой сигнал по шине питания отключенного блока 3. B результате срабатывает элемент памяти 56, фиксирующий неисправный блок 3. На выходе элемента задержки 58 появляется единичный сигнал, который, во-первых, осуществляет гашение элементов памяти

36 и 38, что приводит к появлению единицы на выходе элемента «ИЛИ-НЕ» 40, во-вторых, вызьп ает появление на выходе элемента «НЕ»

29 нулевого сигнала, запрещающего прохождение через элемент «И» 30 импульсов с генератора импульсов 31 на счетчик 15, и последний сохраняет свое состояние; в итоге остаются включенными блоки 1 и 4.

Пусть удалось восстановить неисправный блок 2, тогда необходимо осуществить сброс элемента памяти 55 по входу 65.

Если во время ремонта отказавшего блока

3, отказывает рабочий блок 4, и на его выходе появляется нулевой сигнал, а на выходе второго рабочего блока 1 — единичный сигнал, то на выходе элемента «ИЛИ» 5, сигнал оказывается равен единице, на выходе элемента несовпадения 6 — нулю, а на элемент 9 — единице, что приводит к появлению единицы на выходе элементов «И» 13 и «ИЛИ» 14, а также элементов «И» 32 и 35. На выходе элемента

«НЕ» 27 появляется нуль, что приводит к появлению нулевого сигнала на выходе элемента «И» 28 и элемента задержки 58. Срабатывают элементы памяти 36 и 39, на информационные входы которых поступают единицы с выходов элементов «И» 32 и 35 и выдают на своих выходах единицы, что приводит к появлению нулевого сигнала на выходе элемента

«ИЛИ-НЕ» 40. На выходе элемента «НЕ» 29 появляется единица, которая открывает элемент «И» 30 для прохождения на счетчик 15 импульса с выхода генератора импульсов 31.

Счетчик 15 переходит в следующее состояние, при котором напряжение питания поступает на другие комбинации блоков, (в рассматриваемом случае — на блоки 2 и 3) . Так как блок

3 — неисправен, и на его выходе сохраняется нулевой сигнал, в то время как исправный блок 2 выдает единичный сигнал, то на выходе элемента «ИЛИ» 5, а также элемента несовпадения 8 и элемента «И» 12 появляется

5 единица, и на выходе элемента «ИЛИ» 14 сохраняется единичный сигнал, а на выходах элементов «НЕ» 27, «И» 28 и элемента задержки 58 — нулевой сигнал. В результате на выходе элемента «НЕ» 29 сохраняется едини1о ца, и на счетчик 15 с выхода генератора импульсов 31 через элемент «И» 30 проходит следующий импульс, от которого счетчик 15 переходит в следующее состояние, при котором напряжение питания поступает на другие

15 комбинации блоков (в рассматриваемом случае — на блоки 2 и 4). Так как блок 4 — неисправен и на его выходе сохраняется нулевой сигнал, в то время как исправный блок 2 выдает единичный сигнал, то на выходе элемента «ИЛИ» 5, а также элемента несовпадения

9 и элемента «И» 13 появляется единица, и на выходе элемента «ИЛИ» 14 сохраняется единичный сигнал, а на выходах элементов «НЕ»

27, «И» 28 и элемента задержки 58 — нулевой

25 сигнал. В результате на выходе элемента

«НЕ» 29 сохраняется единица, и с выхода генератора импульсов 31 через элемент «И» 30 проходит следующий импульс на вход счетчика 15, после чего последний переходит в очеЗп редное состояние, при котором напряжение питания поступает на другие комбинации блоков (в рассматриваемом случае — на блоки 3 и 4) . Так как оба блока 3 и 4 неисправны и выдают на своих выходах нулевые сигналы, то

З сигналы на выходах элементов несовпадения

8 и 9, а также элементов «И» 12 и 13 и «ИЛИ»

14 равны нулю. Хотя сигнал на выходе «ИЛИ»

14 равен нулю, переключение блоков не прекращается. Действительно, так как на выходе

4О элемента памяти 56, фиксирующего неисправный блок 3, — единица, то элемент «И» 61 выдает на своем выходе единицу, поскольку на его второй вход поступает единица по шине питания включенного блока 3. вследствие чего д на выходе элемента «ИЛИ-НЕ» 63 — нулевой сигнал, и хотя на выходе элемента «НЕ» 27, а также элемента «ИЛИ» 45 — единицы, на выходе элемента «И» 28, а также элемента задержки 58 сохраняется нуль. В результате на выходе элемента «НЕ» 29 сохраняется единица, разрешающая прохождение с выхода генератора импульсов 31 через элемент «И» 30 следующего импульса на счетчик 15, и последний переходит в очередное состояние, при котором напряжение питания поступает на другие комбинации блоков (в рассматриваемом случае на блоки 1 и 2). Так как оба блока 1 и 2 — исправны, то сигналы на выходах элементов несовпадения 6 и 7, а также элементов

«И» 10 и 11 и «ИЛИ» 14 равны нулю. Сигнал на выходе элемента «НЕ» 27 становится равен единице. На выходе элемента «ИЛИ» 45 — тоже единица, так как элемент «И» 41 выдает единицу, поскольку на один вход его поступа65 ет единица с выхода элемента памяти 36, а на

45

50 другой вход — единица по шине питания включенного блока 1. На выходе элемента «ИЛИНЕ» 63 теперь появляется единица, так как на выходе всех элементов «И» 59 — 62 — нули.

В результате появляется единица на выходе элемента «И» 28, а также — элемента «И» 53, поскольку на его второй вход поступает единица с выхода элемента памяти 39, а на третий вход — единица с выхода элемента «НЕ»

49, так как на вход последнего поступает нулевой сигнал по шине питания отключенного блока 4, и срабатывает элемент памяти 57, фиксирующий неисправный блок 4. На выходе элемента задержки 58 тоже появляется единица, которая, во-первых, осуществляет сброс элементов памяти 36 и 39 во-вторых, вызывает появление на выходе элемента «НЕ» 29 нулевого сигнала, блокирующего прохождение через элемент «И» 30 импульсов с выхода генератора импульсов 31 на счетчик 15, который, такии образом, сохранит свое состояние; в итоге остаются включенными блоки 1 и 2. Описываемое устройство может быть использовано для управления переключения как цифровых, так и аналоговых резервируемых блоков и позволяет экономить расход электроэнергии на питание резервированной системы, так как работоспособность системы обеспечивается при питании только двух блоков, независимо от общего числа блоков резервированной системы. При одном и том же общем числе блоков резервированной системы оно обеспечивает значительно более высокую надежность всей системы в целом, т. е. для обеспечения заданной надежности резервированной системы мо>кет содер>кать значительно меньшее число блоков при использовании известных устройств для переключения резерва, что существенно удешевляет систему.

Формула изобретения стройство для управления переключением резерва, содержащее счетчик, соединенный через дешифратор с переключателями питания п резервируемых блоков, выходы которых непосредственно и через первый элемент

«ИЛИ» подключены к входам элементов несовпадения, выходы которых соединены с первыми входами первых двухвходовых элементов «И», вторые входы которых соединены с шинами питания соответствующих резервируемых блоков, а выходы — с входами второго элемента «ИЛИ», отличающееся

30 тем, что, с целью повышения надежности устройства, оно содержит генератор импульсов, элемент задержки, третий элемент «ИЛИ» два элемента «ИЛИ-НЕ» 2п элементов памяти, n+2 элементов «НЕ», 2!г+1 двухвходовых элементов «И», 2п+1 TpexBxopoBbIx элементов «И», причем выход второго элемента

«ИЛИ» соединен со входом элемента «НЕ» и с первыми входами первых и трехвходовых элементов «И», вторые входы которых соединены с шинами питания соответствующих резервируемых блоков, а третьи входы — с выходом первого элемента «ИЛИ вЂ” НЕ» и с одним из входов третьего элемента «ИЛИ», другие входы которого соединены с выходами вторых и двухвходовых элементов «И», выход элемента «НЕ» соединен с первым входом трехвходового элемента «И», второй вход которого соединен с выходом третьего элемента «ИЛИ», третий вход — с выходом второго элемента «ИЛИ-НЕ», а выход соединен со входом элемента задержки и с первыми входами вторых гг трехвходовых элементов

«И», вторые входы KQTopblx соединены с выходами соответствующих элементов «НЕ», входы которых соединены с шинами питания соответствующих резервируемых блоков, а третьи входы — с выходами соответствующих первых Il элементов памяти и первыми входами соответствующих BTQDblx гг двухвходовых элементов «И», вторые входы которых соединены с шинами питания соответствующп резервируемых блоков, а также с входами первого элемента «ИЛИ-НЕ», а выходы втоpbIx u TpexBxozoBbIv элементов «И» соединены с информационными входамп соответствующих вторых гг элементов памяти, входы коTopbIx соединены с первымн входами соответствующих третьих гг двуxBxogoBbIx элементов

«И», вторые входы которых соединены с шинами питания соответствующих резервируемых блоков, а выходы — с входами второго элемента «ИЛИ-НЕ», выход элемента задержки соединен с входами установки исходного состояния соответствующих первых гг элементов памяти, информационные входы которых соединены с выходами соответствующих вторых гг трехвходовых элементов «И», и с входом элемента «НЕ», выход которого соединен с первым входом двухвходового элемента «И», второй вход которого соединен с выходом генератора импульсов, и выход— со входом счетчика.

546889

Составитель В. Максимов

Техред Е. Хмелева

Корректор Л. Орлова

Редактор Л. Тюрина

Типография, пр. Сапунова, 2

Заказ 440/9 Изд. М 177 Тираж 899 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раугпская наб., д. 4/5

Устройство для управления переключением резерва Устройство для управления переключением резерва Устройство для управления переключением резерва Устройство для управления переключением резерва Устройство для управления переключением резерва Устройство для управления переключением резерва 

 

Похожие патенты:

Изобретение относится к области автоматики и вычислительной техники, в частности к устройствам для контроля электрического монтажа

Изобретение относится к электроизмерениям, автоматике, импульсной, преобразовательной и др.технике и может быть использовано в качестве многофункционального устройства, например, сравнение фаз или напряжений, или длительностей, или формирователей в интегральном исполнении

Изобретение относится к области операционной системы мультипроцессорных отказоустойчивых вычислительных систем

Изобретение относится к цифровой вычислительной технике и предназначено для использования в транспьютерных системах

Изобретение относится к вычислительной технике и автоматике и может быть использовано при построении средств контроля и диагностирования дискретных блоков радиоэлектронной аппаратуры

Изобретение относится к устройствам для поддержания работоспособности процессора в системах контроля и управления различными объектами газовой, нефтяной промышленности и тепло- и гидроэнергетики

Изобретение относится к устройствам для поддержания работоспособности процессора в системах контроля и управления различными объектами газовой, нефтяной промышленности и тепло- и гидроэнергетики

Изобретение относится к области автоматики и вычислительной техники и может быть использовано при построении высоконадежных устройств и систем, например резервированных систем для обработки числоимпульсных кодов, устройств для анализа и сравнения импульсных последовательностей и т.д

Изобретение относится к автоматике и вычислительной технике, и может быть использовано при построении высоконадежных устройств и систем, например резервированных систем для обработки число-импульсных кодов, устройств для анализа и сравнения импульсных последовательностей и т.д
Наверх