Устройство для передачи информации
ОП ИСАНИЕ „„5 т812
И ЗОБРЕТЕ Н ИЯ
Союз Советских
Социалистических
Республик
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к авт. свид-ву (22) Заявлено20.05.75 (21) 2136357/24 с присоединением заявки №вЂ” (23) Приоритет (43) Опубликовано25.02.77.Бюллетень ¹ 7 (45) Дата опубликования описания 06.05.77 (51) М. Кл.е
CT 08 С 19/28
Государственный комитет
Совета Министров СССР па делам . нэооретеннй н открытий (53) УДК 621.398 (088.8) Р 1 Сафаров, C. 1. Кудряков и О, М. Поляков (72) Авторы изобретения (71) Заявитель (54) УСТРОЙСТВО ДЛЯ ПЕРЕДАЧИ ИНФОРМАЦИИ
Изобретение относится к автоматике и вычислительной технике и, в частности, может быть использовано в системах т леметрии.
Известны устройства для передачи инфор- 5 мации, содержащие интегратор, формирователи импульсов, дельта-модулятор, триггеры, генераторы, блок управления (11.
Однако такое устройство характеризует сложность и большая продолжительность переходных процессов при скачкообразных изменениях входного сигнала.
Ближайшим по технической сущности является устройство для передачи информации, содержащее генератор синхроимпуль- l5 сов, соединенный с синхронизирующими входами сумматора, анализатора знака, матричного коммутатора и реверсивного счетчика, выход формирователя сигналов подключен к выходу устройства (2). 20
Однако данное устройство характеризует сложность, необходимость выделения групп однополярных посылок при их числе, больше или равном двум, и умножение их на весовые коэффициенты; продолжительный переходный 25 процесс при отработке скачкообразных приращений входной функции.
С целью повышения эффективности в устройство введены логический переключатель и аналого-цифровой преобразователь, синхронизирующий вход которого соединен с выходом генератора синхроимпульсов, другой вход подключен ко входу устройства. Выходы аналого-цифрового преобразователя подключены к информационным входам анализатора знака, первый и второй выход которого подКлючены ко входам формирователя сигналов и к управляющим входам матричного коммутатора. Первый, второй и третий входы анализатора знака соединены с первым, вторым и третьим входами логического переключателя соответственно. Выходы логического переключателя подключены ко входам реверсивного счетчика, выходы которого подключены ко входам матричного коммутатора, Выходы последнего соединены со входами сумматора, выходы которого пОдключены к управляющим входам анализатора знака.
547812
Логический переключатель содержит два элемента ИЛИ, элемент "запрет" и К— триггеры, R — входы которых объединены и подключены к третьему входу логическогэ переключателя, а первые два входа лэгическэгэ переклнзчателя соединены с Ь входами второго и третьего К вЂ” Ятриггеров соответственно и входами первого элемента ИЛИ, выход которого подключен к входу первого я — S триггера,,инверсный 10 выход которого подключен к одному из выходов логического переключателя, а прямой выход подключен к первым входам элементов "запрет". Прямой выход второго R— триггера и инверсный выход третьегой- б 15 триггера подключены соответственно ко вторым входам первого и второго элементов запрет", выходы которых соединены со входами второго элемента ИЛИ, выход которого подключен ко второму входу третьего эле- р мента "запрет" ик другому выходу логическогэ переключателя выход третьего элемента
"запрет" соединен с третьим выходом логического переключателя.
На чертеже представлена блок-схема пред 5 лагаемого устройства.
Оно содержит генератор 1 синхроимпульсов, аналого-цифровой преобразователь 2, сумматор 3, анализатор знака 4, формирователь сигналов 5, матричный коммутатор 6, реверсивный счетчик 7, логический переключатель 8, первый элемент ИЛИ 9, первый Я5 ттррииггггеер р 1100, второй Я вЂ” S триггер 11, третий% — 5 триггер 12, первый элемент
"запрет" 13, второй элемент "запрет" 14, второй элемент ИЛИ 15, третий элемент
"запрет" 16.
Устройство работает следующим образом.
Генератор синхроимпульсов 1 управляет работой основных блоков. Сообщение Л(т,)с помощью преобразователя 2 преобразуется в параллельный двоичный код. Цифровой сигнал ЛквЖ)с выхода блока 2 поступает на вхоц анализатора знака 4, на вторую груп- 45 пу входов которого подается сигнал il ц Ж) с выхода сумматора 3, B момент времени 11 в анализаторе знака 4 происходит сравнение сигналов Якъ H,i) и Лцй1 -f) В результате сравнения вырабаты- 5р вается сигнал " + " (дй)>р), "-" (д(Ы<.0 или "0" (д (Е,1) = О, где дН )=М кв (k1) Ë ц(1 -1), Сигналы "+", "0", "-" подаются на вход логического переключателя 8. Одновременн сигналы "+" и "-" подаются на входы фор- 55 мирователя сигналов 5.
Сигналы "+" и "-" поступают на первый элемент ИЛИ 9, и с его выхода 5- на вход первого триггера 10. С левого выхода триггера 10 сигнал подается на входы бР первого элемента "запрета" 13, второго элемента "запрета 14 и третьего элемента
"запрета" 16. Сигнал "+" поступает на Я вход второго триггера 11, а сигнал "-" на 5 вход третьего триггера 1 2; сигнал "0" на Я входы триггеров 10, 11, 12 и переводит их в исходное состояние.
С выхода второго триггера снимается сигнал, который поступает на второй вход первого элемента запрета " 1 3. С выхода третьего триггера сигнал подается на второй вход второго элемента "запрета"
14. Если после сигнала "0" приходит сигнал приращения "+", то первый элемент "запрета" 13 закрыт, если приходит сигнал
"-" то второй элемент "запрета" 14 закрыт.
С выходов первого элемента "запрета" 13 и второго элемента "запрета" 14 сигналы поступают на входы второго элемента ИЛИ
15, выход которого подключен ко второму входу третьего элемента "запрета" 16.
С выхода третьего элемента "запрет" 16 и с выхода второго элемента ИЛИ 15 сигналы подаются на вход реверсивного счетчика и управляют его работой. Сигнал сброса реверсивного счетчика 7 формируется также в логическом переключателе 8 и снимается с правого выхода первого триггера
10, В реверсивном счетчике 7 формируется вес приращения. без учета его знака, т.е.
/Ь Я1)/. В логическом переключателе формируются стробы управления работой реверсивного счетчика. Если первым после начала сигнала "0" был сигнал "+", а затем пришел сигнал "-", то вес каждой посылки после смены знака в два раза меньше предыдущей.
Аналогично работает логический переключатель, если первым пришел сигнал
"-", а потом сигнал "+".
Сигнал /8 (4i)/с выхода реверсивного счетчика 7, поступает на матричный коммутатор
6, на который также поступают сигналы "+" и "-" с выхода анализатора знака 4. В мат ричном коммутаторе 6 формируется сигнал
ЬЖ), причем с выхода его на вход сумматора сигнал (1 ) со знаком плюс и со знаком минус поступают раздельно. В сумматоре сигналы Ь Й1) суммируются с учетом знака и полученныи параллельный двоичный код сигнал ц (4i), поступает в анализатор знака 4.
Предлагаемое устройство может быть реализовано в любой цифровой системе передачи данных, Устройство отличается просто-.oé, оно содержит типовые цифровые элементы. Применение его позволяет повысить эффективность системы передачи информа547812
5 цьи, существенно уменьшить ошибки апроксимации, расширить спектр передаваемых сигналов. ф ормула изобретения
1. Устройство для передачи информации, содержащее генератор синхрэимпульсов, соединенный с синхронизирующими входами сумматора, анализатора знака, матрично- щ го коммутатора и реверсивного счетчика, выход формирователя сигналов подключен к выходу устройства, о т л и ч а ю щ е 9с я тем, что, с целью повышения эффективности устройства, в него введены логичес- i5 кий переключатель и аналоге-цифровой преобразователь, синхронизирующий вход которого соединен с выходом генератора синхрэимпульсов, другой вход подключен ко входу Устройства выходы аналого-цифрового 20 преобразователя подключены к информационным входам анализатора знака, первый и
Втэрэн выходы котэрогэ подключены ко входам формирователя сигналов и к управляющим входам матричного коммутатора, первый, 25 второй и третий выходы анализатора знака соединены с первым, вторым и третьим входами логическэгэ переключателя соответственно,выходылэгическэгэ переключателя подключены ко входам реверсивного счетчика, выходы которого подключены к входам матричного коммутатора, выходы последнего соединены со входами сумматора, выходы которого подключены к управляющим входам анализатора знака.
2. Устройство:-. r., ., э г,—, и ч а ю—
z е е с "-. тем, чтэ логический пер к пэч,— тель содержит два элемента ИЛИ, элеч1енты
"запрет" и R — S тTр и г г еeр ы, к — входы которых обьединены и подключены к третьему входу логического переключателя, а первые два входа логического переключателя соединены с 5 — входами второго и третьего
R — Sтриггеров соответственно и входами первого элемента ИЛИ, выход которого подключен к Я вЂ” входу первого Й вЂ” 3 триггера, инверсный выход которого подключен к одному из выходов логического переключателя, а прямой выход подключен к первым входам элементов "запрет", прямой выход второго 3 — 5 триггера и инверсный выход третьего R — - S триггера подключены соответственно ко вторым входам первого и второго элементов "запрет", выходы которых соединены со входами второго элемента ИЛИ
1 выход которого подключен ко второму входу третьего элемента запрет и к другому выходу логического переключателя, выход третьего элемента "запрет" соединен с третьим выходом логического переключателя.
Источники информации, принятые во внимание при экспертизе:
1. Уинклер Дета м оду ляция с и эвышен11 ной информативностью . Зарубежная радиоэлектроника, N 5 1964, стр. 15.
2. Авторское свидетельство СССР 4 349080 Ъ ;- H 0Э )с 1 / 1 2
28. 08. 70 -;. (г.. - --547812
Составитель Ю, Костин
Редактор Л, Народная Техред О. Луговая Корректор Н. Золотовская
Заказ 645/1 03 Тираж 872 Подписное
ЫНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб„д, 4/5
Филиал ППП "Патент", г, Ужгород, ул, Проектная, 4